Rechnerorganisation und Rechnerentwurf: die Hardware/Software-Schnittstelle - MIPS Edition
Gespeichert in:
Vorheriger Titel: | Patterson, David A.: Rechnerorganisation und Rechnerentwurf, 5. Auflage, 2016 |
---|---|
Hauptverfasser: | , |
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Berlin ; Boston
De Gruyter Oldenbourg
[2022]
|
Ausgabe: | 6., aktualisierte und erweiterte Auflage |
Schriftenreihe: | De Gruyter Studium
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | xix, 677 Seiten Illustrationen, Diagramme 24 cm x 17 cm |
ISBN: | 9783110755985 311075598X |
Internformat
MARC
LEADER | 00000nam a22000008c 4500 | ||
---|---|---|---|
001 | BV048454152 | ||
003 | DE-604 | ||
005 | 20221130 | ||
007 | t | ||
008 | 220905s2022 gw a||| |||| 00||| ger d | ||
015 | |a 22,N23 |2 dnb | ||
016 | 7 | |a 1259073629 |2 DE-101 | |
020 | |a 9783110755985 |c kart. : EUR 82.95 (DE), EUR 82.95 (AT) |9 978-3-11-075598-5 | ||
020 | |a 311075598X |9 3-11-075598-X | ||
024 | 3 | |a 9783110755985 | |
035 | |a (OCoLC)1344260774 | ||
035 | |a (DE-599)DNB1259073629 | ||
040 | |a DE-604 |b ger |e rda | ||
041 | 0 | |a ger | |
044 | |a gw |c XA-DE-BE | ||
049 | |a DE-1050 |a DE-860 |a DE-19 |a DE-523 |a DE-Aug4 |a DE-706 |a DE-739 |a DE-1051 |a DE-11 |a DE-188 | ||
082 | 0 | |a 004.22 |2 23/ger | |
084 | |a ST 150 |0 (DE-625)143594: |2 rvk | ||
084 | |8 1\p |a 004 |2 23sdnb | ||
100 | 1 | |a Patterson, David A. |d 1947- |e Verfasser |0 (DE-588)114326452 |4 aut | |
245 | 1 | 0 | |a Rechnerorganisation und Rechnerentwurf |b die Hardware/Software-Schnittstelle - MIPS Edition |c David Patterson, John LeRoy Hennessy |
250 | |a 6., aktualisierte und erweiterte Auflage | ||
264 | 1 | |a Berlin ; Boston |b De Gruyter Oldenbourg |c [2022] | |
264 | 4 | |c © 2022 | |
300 | |a xix, 677 Seiten |b Illustrationen, Diagramme |c 24 cm x 17 cm | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a De Gruyter Studium | |
650 | 0 | 7 | |a Schnittstelle |0 (DE-588)4053059-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a CD-ROM |0 (DE-588)4139307-7 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Informatik |0 (DE-588)4026894-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Rechnerorganisation |0 (DE-588)4177175-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Computerarchitektur |0 (DE-588)4048717-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Softwareentwicklung |0 (DE-588)4116522-6 |2 gnd |9 rswk-swf |
653 | |a Computerarchitektur | ||
653 | |a Hardware | ||
653 | |a Rechnerorganisation | ||
653 | |a TB: Textbook | ||
655 | 7 | |0 (DE-588)4123623-3 |a Lehrbuch |2 gnd-content | |
689 | 0 | 0 | |a Rechnerorganisation |0 (DE-588)4177175-8 |D s |
689 | 0 | 1 | |a Computerarchitektur |0 (DE-588)4048717-9 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Computerarchitektur |0 (DE-588)4048717-9 |D s |
689 | 1 | 1 | |a Schnittstelle |0 (DE-588)4053059-0 |D s |
689 | 1 | 2 | |a CD-ROM |0 (DE-588)4139307-7 |D s |
689 | 1 | |5 DE-604 | |
689 | 2 | 0 | |a Softwareentwicklung |0 (DE-588)4116522-6 |D s |
689 | 2 | |5 DE-604 | |
689 | 3 | 0 | |a Informatik |0 (DE-588)4026894-9 |D s |
689 | 3 | |5 DE-604 | |
689 | 4 | 0 | |a Rechnerorganisation |0 (DE-588)4177175-8 |D s |
689 | 4 | |5 DE-604 | |
700 | 1 | |a Hennessy, John L. |d 1952- |e Verfasser |0 (DE-588)114326436 |4 aut | |
710 | 2 | |a De Gruyter Oldenbourg |0 (DE-588)1065492103 |4 pbl | |
776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe, PDF |z 978-3-11-075618-0 |
776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe, EPUB |z 978-3-11-075-625-8 |
780 | 0 | 0 | |i Vorangegangen ist |a Patterson, David A.: Rechnerorganisation und Rechnerentwurf, 5. Auflage, 2016 |
856 | 4 | 2 | |m Digitalisierung UB Passau - ADAM Catalogue Enrichment |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=033832258&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-033832258 | ||
883 | 1 | |8 1\p |a vlb |d 20220603 |q DE-101 |u https://d-nb.info/provenance/plan#vlb |
Datensatz im Suchindex
_version_ | 1804184389221875712 |
---|---|
adam_text | Inhaltsverzeichnis 1 Abstraktionen und Technologien 1.1 1.2 1.3 1.4 1.5 1.6 1.7 1.8 1.9 1.10 1.11 1.12 1.13 1.14 1.15 2 Befehle: Die Sprache des Rechners 2.1 2.2 2.3 2.4 2.5 2.6 2.7 2.8 2.9 2.10 2.11 2.12 2.13 2.14 2.15 2.16 1 Einführung........................................................................ 1 Sieben große Ideen in der Computerarchitektur............... 9 Was sich hinter einem Programm verbirgt........................ 12 Unter der Haube.................................................................. 16 Prozessorherstellung und Speichertechnologien............... 25 Leistung.............................................................................. 30 Die Hürde des Stromverbrauchs....................................... 42 Der Wechsel von Einzelprozessoren zu Multiprozessoren ... 45 Fallstudie: Benchmarking des Intel Core І7 .......................... 49 Beschleunigung: Matrixmultiplikation in Python ................. 51 Fallstricke und Trugschlüsse............................................. 53 Schlussbetrachtungen......................................................... 56 Historische Perspektiven und Literaturhinweise............... 58 Fragestellungen für das Selbststudium.............................. 59 Aufgaben.......................................................................... 62 71 Einführung........................................................................ 71 Operationen der Rechnerhardware.................................... 74 Operanden der Rechnerhardware....................................... 76 Vorzeichenbehaftete und nicht
vorzeichenbehaftete Zahlen . . 83 Darstellung von Befehlen im Rechner.............................. 91 Logische Operationen......................................................... 98 Befehle zum Treffen von Entscheidungen.......................... 101 Unterstützung von Prozeduren durch die Rechnerhardware . . 107 Kommunikation mit Menschen ................................................118 Umgang mit 32-Bit-Direktoperanden und 32-Bit-Adressen . . 124 Parallelität und Befehle: Synchronisierung .......................... 133 Übersetzen und Starten eines Programms .................................136 Zusammenfassung am Beispiel eines Sortierprogramms in C . 146 Felder und Zeiger im Vergleich........................................... 155 Fortgeschrittener Stoff: C-Compiler und Java-Interpreter . . . 159 Fallstudie: ARMv7-Befehle (32 Bit)................................. 159
Inhaltsverzeichnis xviii 2.17 2.18 2.19 2.20 2.21 2.22 2.23 2.24 2.25 Fallstudie: ARMv8-Befehle (64 Bit)............................................ 163 Fallstudie: RISC-V-Befehle............................................................ 164 Fallstudie: x86-Befehle...................................................................165 Beschleunigung: Matrixmultiplikation in C ................................176 Fallstricke und Trugschlüsse......................................................... 177 Schlussbetrachtungen...................................................................... 179 Historische Perspektiven und Literaturhinweise......................... 181 Fragestellungen für das Selbststudium......................................... 182 Aufgaben..................................................................................... 185 3 Rechnerarithmetik 197 3.1 Einführung....................................................................................... 197 3.2 Addition und Subtraktion................................................................. 197 3.3 Multiplikation ................................................................................... 202 3.4 Division............................................................................................. 209 3.5 Gleitkommaarithmetik................................................................... 217 3.6 Parallelität und Computerarithmetik: Subwort-Parallelität . . . 246 3.7 Fallstudie: Streaming-SIMD und Vektorerweiterungen für x86 247 3.8 Beschleunigung: Subwort-Parallelität
.......................................... 249 3.9 Fallstricke und Trugschlüsse.......................................................... 251 3.10 Schlussbetrachtungen...................................................................... 255 3.11 Historische Perspektiven und Literaturhinweise.......................... 259 3.12 Fragestellungen für das Selbststudium.......................................... 259 3.13 Aufgaben..........................................................................................262 4 Der Prozessor 271 4.1 Einführung...................................................................................... 271 4.2 Konventionen für den Entwurf von Logikschaltungen............. 276 4.3 Aufbau eines Datenpfades ............................................................. 279 4.4 Eine einfache Implementierungsmethode....................................... 288 4.5 Eine Mehrtaktimplementierung....................................................... 300 4.6 Übersicht über die Technik des Pipelinings....................................302 4.7 Pipelining von Datenpfad und Steuerwerk.................................... 317 4.8 Datenkonflikte: Forwarding vs. Stalling....................................... 335 4.9 Steuerkonflikte................................................................................ 349 4.10 Ausnahmebehandlung...................................................................... 359 4.11 Parallelität auf Befehlsebene.......................................................... 366 4.12 Fallstudie: Intel Core І7 6700 und ARM Cortex-A53
............. 382 4.13 Beschleunigung: Parallelität auf Befehlsebene............................. 391 4.14 Fortgeschrittener Stoff: Einführung in den Schaltungsentwurf . 393 4.15 Fallstricke und Trugschlüsse.......................................................... 393 4.16 Schlussbetrachtungen.......................................................................395 4.17 Historische Perspektiven und Literaturhinweise.......................... 396 4.18 Fragestellungen für das Selbststudium.......................................... 396 4.19 Aufgaben..........................................................................................398
xix Inhaltsverzeichnis 5 Groß und schnell: Ausnutzung der Speicherhierarchie 5.1 5.2 5.3 5.4 5.5 5.6 5.7 5.8 5.9 5.10 5.11 5.12 5.13 5.14 5.15 5.16 5.17 5.18 5.19 6 Parallele Prozessoren: Vom Client zur Cloud 6.1 6.2 6.3 6.4 6.5 6.6 6.7 6.8 6.9 6.10 6.11 6.12 6.13 6.14 6.15 6.16 6.17 6.18 417 Einführung................................................................................ 417 Speichertechnologien................................................................. 422 Grundlagen des Cachings........................................................... 429 Cache-Leistung messen und verbessern................................... 444 Zuverlässige Speicherhierarchie............................................... 465 Virtuelle Maschinen.................................................................... 471 Virtueller Speicher.................................................................... 476 Allgemeines Schema der Speicherhierarchien.......................... 506 Steuerung eines einfachen Caches............................................ 514 Parallelität und Speicherhierarchien: Cache-Kohärenz........... 519 Parallelität und Speicherhierarchie: RAID................................ 524 Fortgeschrittener Stoff: Cache-Controller ................................ 524 Speicherhierarchien von ARM Cortex-A53 und Intel Core І7 . 524 Beschleunigung: Cache-Blocking ............................................ 529 Fallstricke und Trugschlüsse..................................................... 530
Schlussbetrachtungen................................................................. 537 Historische Perspektive und Literaturhinweise.......................... 538 Fragestellungen für das Selbststudium...................................... 538 Aufgaben................................................................................... 543 563 Einführung................................................................................ 563 Warum es schwierig ist, parallele Programme zu entwickeln . 565 SISD, MIMD, SIMD, SPMD und Vektor................................... 571 Hardwareseitiges Multithreading............................................... 579 Multiprozessoren mit gemeinsam genutztem Speicher........... 583 Grafikprozessoren (GPUs) - Einführung................................... 587 Domänenspezifische Architekturen............................................ 595 Cluster und Warehouse Scale Computer................................... 599 Einführung in Multiprozessor-Netztopologien.......................... 605 Kommunikation mit der Außenwelt: Cluster............................. 609 Multiprozessor-Benchmarks und Performanzmodelle........... 609 Google TPUv3 und NVIDIA Volta............................................ 620 Beschleunigung: Multiple Prozessoren...................................... 630 Fallstricke und Trugschlüsse..................................................... 633 Schlussbetrachtungen................................................................. 636 Historische Perspektive und Literaturhinweise.......................... 639 Fragestellungen für
das Selbststudium...................................... 639 Aufgaben................................................................................... 641 Fachbegriffe Deutsch - Englisch 657 Englisch - Deutsch.............................................................................. 657 Deutsch - Englisch.............................................................................. 660 Stichwortverzeichnis 663
|
adam_txt |
Inhaltsverzeichnis 1 Abstraktionen und Technologien 1.1 1.2 1.3 1.4 1.5 1.6 1.7 1.8 1.9 1.10 1.11 1.12 1.13 1.14 1.15 2 Befehle: Die Sprache des Rechners 2.1 2.2 2.3 2.4 2.5 2.6 2.7 2.8 2.9 2.10 2.11 2.12 2.13 2.14 2.15 2.16 1 Einführung. 1 Sieben große Ideen in der Computerarchitektur. 9 Was sich hinter einem Programm verbirgt. 12 Unter der Haube. 16 Prozessorherstellung und Speichertechnologien. 25 Leistung. 30 Die Hürde des Stromverbrauchs. 42 Der Wechsel von Einzelprozessoren zu Multiprozessoren . 45 Fallstudie: Benchmarking des Intel Core І7 . 49 Beschleunigung: Matrixmultiplikation in Python . 51 Fallstricke und Trugschlüsse. 53 Schlussbetrachtungen. 56 Historische Perspektiven und Literaturhinweise. 58 Fragestellungen für das Selbststudium. 59 Aufgaben. 62 71 Einführung. 71 Operationen der Rechnerhardware. 74 Operanden der Rechnerhardware. 76 Vorzeichenbehaftete und nicht
vorzeichenbehaftete Zahlen . . 83 Darstellung von Befehlen im Rechner. 91 Logische Operationen. 98 Befehle zum Treffen von Entscheidungen. 101 Unterstützung von Prozeduren durch die Rechnerhardware . . 107 Kommunikation mit Menschen .118 Umgang mit 32-Bit-Direktoperanden und 32-Bit-Adressen . . 124 Parallelität und Befehle: Synchronisierung . 133 Übersetzen und Starten eines Programms .136 Zusammenfassung am Beispiel eines Sortierprogramms in C . 146 Felder und Zeiger im Vergleich. 155 Fortgeschrittener Stoff: C-Compiler und Java-Interpreter . . . 159 Fallstudie: ARMv7-Befehle (32 Bit). 159
Inhaltsverzeichnis xviii 2.17 2.18 2.19 2.20 2.21 2.22 2.23 2.24 2.25 Fallstudie: ARMv8-Befehle (64 Bit). 163 Fallstudie: RISC-V-Befehle. 164 Fallstudie: x86-Befehle.165 Beschleunigung: Matrixmultiplikation in C .176 Fallstricke und Trugschlüsse. 177 Schlussbetrachtungen. 179 Historische Perspektiven und Literaturhinweise. 181 Fragestellungen für das Selbststudium. 182 Aufgaben. 185 3 Rechnerarithmetik 197 3.1 Einführung. 197 3.2 Addition und Subtraktion. 197 3.3 Multiplikation . 202 3.4 Division. 209 3.5 Gleitkommaarithmetik. 217 3.6 Parallelität und Computerarithmetik: Subwort-Parallelität . . . 246 3.7 Fallstudie: Streaming-SIMD und Vektorerweiterungen für x86 247 3.8 Beschleunigung: Subwort-Parallelität
. 249 3.9 Fallstricke und Trugschlüsse. 251 3.10 Schlussbetrachtungen. 255 3.11 Historische Perspektiven und Literaturhinweise. 259 3.12 Fragestellungen für das Selbststudium. 259 3.13 Aufgaben.262 4 Der Prozessor 271 4.1 Einführung. 271 4.2 Konventionen für den Entwurf von Logikschaltungen. 276 4.3 Aufbau eines Datenpfades . 279 4.4 Eine einfache Implementierungsmethode. 288 4.5 Eine Mehrtaktimplementierung. 300 4.6 Übersicht über die Technik des Pipelinings.302 4.7 Pipelining von Datenpfad und Steuerwerk. 317 4.8 Datenkonflikte: Forwarding vs. Stalling. 335 4.9 Steuerkonflikte. 349 4.10 Ausnahmebehandlung. 359 4.11 Parallelität auf Befehlsebene. 366 4.12 Fallstudie: Intel Core І7 6700 und ARM Cortex-A53
. 382 4.13 Beschleunigung: Parallelität auf Befehlsebene. 391 4.14 Fortgeschrittener Stoff: Einführung in den Schaltungsentwurf . 393 4.15 Fallstricke und Trugschlüsse. 393 4.16 Schlussbetrachtungen.395 4.17 Historische Perspektiven und Literaturhinweise. 396 4.18 Fragestellungen für das Selbststudium. 396 4.19 Aufgaben.398
xix Inhaltsverzeichnis 5 Groß und schnell: Ausnutzung der Speicherhierarchie 5.1 5.2 5.3 5.4 5.5 5.6 5.7 5.8 5.9 5.10 5.11 5.12 5.13 5.14 5.15 5.16 5.17 5.18 5.19 6 Parallele Prozessoren: Vom Client zur Cloud 6.1 6.2 6.3 6.4 6.5 6.6 6.7 6.8 6.9 6.10 6.11 6.12 6.13 6.14 6.15 6.16 6.17 6.18 417 Einführung. 417 Speichertechnologien. 422 Grundlagen des Cachings. 429 Cache-Leistung messen und verbessern. 444 Zuverlässige Speicherhierarchie. 465 Virtuelle Maschinen. 471 Virtueller Speicher. 476 Allgemeines Schema der Speicherhierarchien. 506 Steuerung eines einfachen Caches. 514 Parallelität und Speicherhierarchien: Cache-Kohärenz. 519 Parallelität und Speicherhierarchie: RAID. 524 Fortgeschrittener Stoff: Cache-Controller . 524 Speicherhierarchien von ARM Cortex-A53 und Intel Core І7 . 524 Beschleunigung: Cache-Blocking . 529 Fallstricke und Trugschlüsse. 530
Schlussbetrachtungen. 537 Historische Perspektive und Literaturhinweise. 538 Fragestellungen für das Selbststudium. 538 Aufgaben. 543 563 Einführung. 563 Warum es schwierig ist, parallele Programme zu entwickeln . 565 SISD, MIMD, SIMD, SPMD und Vektor. 571 Hardwareseitiges Multithreading. 579 Multiprozessoren mit gemeinsam genutztem Speicher. 583 Grafikprozessoren (GPUs) - Einführung. 587 Domänenspezifische Architekturen. 595 Cluster und Warehouse Scale Computer. 599 Einführung in Multiprozessor-Netztopologien. 605 Kommunikation mit der Außenwelt: Cluster. 609 Multiprozessor-Benchmarks und Performanzmodelle. 609 Google TPUv3 und NVIDIA Volta. 620 Beschleunigung: Multiple Prozessoren. 630 Fallstricke und Trugschlüsse. 633 Schlussbetrachtungen. 636 Historische Perspektive und Literaturhinweise. 639 Fragestellungen für
das Selbststudium. 639 Aufgaben. 641 Fachbegriffe Deutsch - Englisch 657 Englisch - Deutsch. 657 Deutsch - Englisch. 660 Stichwortverzeichnis 663 |
any_adam_object | 1 |
any_adam_object_boolean | 1 |
author | Patterson, David A. 1947- Hennessy, John L. 1952- |
author_GND | (DE-588)114326452 (DE-588)114326436 |
author_facet | Patterson, David A. 1947- Hennessy, John L. 1952- |
author_role | aut aut |
author_sort | Patterson, David A. 1947- |
author_variant | d a p da dap j l h jl jlh |
building | Verbundindex |
bvnumber | BV048454152 |
classification_rvk | ST 150 |
ctrlnum | (OCoLC)1344260774 (DE-599)DNB1259073629 |
dewey-full | 004.22 |
dewey-hundreds | 000 - Computer science, information, general works |
dewey-ones | 004 - Computer science |
dewey-raw | 004.22 |
dewey-search | 004.22 |
dewey-sort | 14.22 |
dewey-tens | 000 - Computer science, information, general works |
discipline | Informatik |
discipline_str_mv | Informatik |
edition | 6., aktualisierte und erweiterte Auflage |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>03260nam a22007578c 4500</leader><controlfield tag="001">BV048454152</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20221130 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">220905s2022 gw a||| |||| 00||| ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">22,N23</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">1259073629</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783110755985</subfield><subfield code="c">kart. : EUR 82.95 (DE), EUR 82.95 (AT)</subfield><subfield code="9">978-3-11-075598-5</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">311075598X</subfield><subfield code="9">3-11-075598-X</subfield></datafield><datafield tag="024" ind1="3" ind2=" "><subfield code="a">9783110755985</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1344260774</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)DNB1259073629</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">XA-DE-BE</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-1050</subfield><subfield code="a">DE-860</subfield><subfield code="a">DE-19</subfield><subfield code="a">DE-523</subfield><subfield code="a">DE-Aug4</subfield><subfield code="a">DE-706</subfield><subfield code="a">DE-739</subfield><subfield code="a">DE-1051</subfield><subfield code="a">DE-11</subfield><subfield code="a">DE-188</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">004.22</subfield><subfield code="2">23/ger</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 150</subfield><subfield code="0">(DE-625)143594:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="8">1\p</subfield><subfield code="a">004</subfield><subfield code="2">23sdnb</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Patterson, David A.</subfield><subfield code="d">1947-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)114326452</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Rechnerorganisation und Rechnerentwurf</subfield><subfield code="b">die Hardware/Software-Schnittstelle - MIPS Edition</subfield><subfield code="c">David Patterson, John LeRoy Hennessy</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">6., aktualisierte und erweiterte Auflage</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Berlin ; Boston</subfield><subfield code="b">De Gruyter Oldenbourg</subfield><subfield code="c">[2022]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">© 2022</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">xix, 677 Seiten</subfield><subfield code="b">Illustrationen, Diagramme</subfield><subfield code="c">24 cm x 17 cm</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">De Gruyter Studium</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Schnittstelle</subfield><subfield code="0">(DE-588)4053059-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">CD-ROM</subfield><subfield code="0">(DE-588)4139307-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Informatik</subfield><subfield code="0">(DE-588)4026894-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Rechnerorganisation</subfield><subfield code="0">(DE-588)4177175-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Softwareentwicklung</subfield><subfield code="0">(DE-588)4116522-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Computerarchitektur</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Hardware</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Rechnerorganisation</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">TB: Textbook</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4123623-3</subfield><subfield code="a">Lehrbuch</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Rechnerorganisation</subfield><subfield code="0">(DE-588)4177175-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Schnittstelle</subfield><subfield code="0">(DE-588)4053059-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="2"><subfield code="a">CD-ROM</subfield><subfield code="0">(DE-588)4139307-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">Softwareentwicklung</subfield><subfield code="0">(DE-588)4116522-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="3" ind2="0"><subfield code="a">Informatik</subfield><subfield code="0">(DE-588)4026894-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="3" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="4" ind2="0"><subfield code="a">Rechnerorganisation</subfield><subfield code="0">(DE-588)4177175-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="4" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Hennessy, John L.</subfield><subfield code="d">1952-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)114326436</subfield><subfield code="4">aut</subfield></datafield><datafield tag="710" ind1="2" ind2=" "><subfield code="a">De Gruyter Oldenbourg</subfield><subfield code="0">(DE-588)1065492103</subfield><subfield code="4">pbl</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Online-Ausgabe, PDF</subfield><subfield code="z">978-3-11-075618-0</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Online-Ausgabe, EPUB</subfield><subfield code="z">978-3-11-075-625-8</subfield></datafield><datafield tag="780" ind1="0" ind2="0"><subfield code="i">Vorangegangen ist</subfield><subfield code="a">Patterson, David A.: Rechnerorganisation und Rechnerentwurf, 5. Auflage, 2016</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">Digitalisierung UB Passau - ADAM Catalogue Enrichment</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=033832258&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-033832258</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">vlb</subfield><subfield code="d">20220603</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#vlb</subfield></datafield></record></collection> |
genre | (DE-588)4123623-3 Lehrbuch gnd-content |
genre_facet | Lehrbuch |
id | DE-604.BV048454152 |
illustrated | Illustrated |
index_date | 2024-07-03T20:31:51Z |
indexdate | 2024-07-10T09:38:33Z |
institution | BVB |
institution_GND | (DE-588)1065492103 |
isbn | 9783110755985 311075598X |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-033832258 |
oclc_num | 1344260774 |
open_access_boolean | |
owner | DE-1050 DE-860 DE-19 DE-BY-UBM DE-523 DE-Aug4 DE-706 DE-739 DE-1051 DE-11 DE-188 |
owner_facet | DE-1050 DE-860 DE-19 DE-BY-UBM DE-523 DE-Aug4 DE-706 DE-739 DE-1051 DE-11 DE-188 |
physical | xix, 677 Seiten Illustrationen, Diagramme 24 cm x 17 cm |
publishDate | 2022 |
publishDateSearch | 2022 |
publishDateSort | 2022 |
publisher | De Gruyter Oldenbourg |
record_format | marc |
series2 | De Gruyter Studium |
spelling | Patterson, David A. 1947- Verfasser (DE-588)114326452 aut Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition David Patterson, John LeRoy Hennessy 6., aktualisierte und erweiterte Auflage Berlin ; Boston De Gruyter Oldenbourg [2022] © 2022 xix, 677 Seiten Illustrationen, Diagramme 24 cm x 17 cm txt rdacontent n rdamedia nc rdacarrier De Gruyter Studium Schnittstelle (DE-588)4053059-0 gnd rswk-swf CD-ROM (DE-588)4139307-7 gnd rswk-swf Informatik (DE-588)4026894-9 gnd rswk-swf Rechnerorganisation (DE-588)4177175-8 gnd rswk-swf Computerarchitektur (DE-588)4048717-9 gnd rswk-swf Softwareentwicklung (DE-588)4116522-6 gnd rswk-swf Computerarchitektur Hardware Rechnerorganisation TB: Textbook (DE-588)4123623-3 Lehrbuch gnd-content Rechnerorganisation (DE-588)4177175-8 s Computerarchitektur (DE-588)4048717-9 s DE-604 Schnittstelle (DE-588)4053059-0 s CD-ROM (DE-588)4139307-7 s Softwareentwicklung (DE-588)4116522-6 s Informatik (DE-588)4026894-9 s Hennessy, John L. 1952- Verfasser (DE-588)114326436 aut De Gruyter Oldenbourg (DE-588)1065492103 pbl Erscheint auch als Online-Ausgabe, PDF 978-3-11-075618-0 Erscheint auch als Online-Ausgabe, EPUB 978-3-11-075-625-8 Vorangegangen ist Patterson, David A.: Rechnerorganisation und Rechnerentwurf, 5. Auflage, 2016 Digitalisierung UB Passau - ADAM Catalogue Enrichment application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=033832258&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis 1\p vlb 20220603 DE-101 https://d-nb.info/provenance/plan#vlb |
spellingShingle | Patterson, David A. 1947- Hennessy, John L. 1952- Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition Schnittstelle (DE-588)4053059-0 gnd CD-ROM (DE-588)4139307-7 gnd Informatik (DE-588)4026894-9 gnd Rechnerorganisation (DE-588)4177175-8 gnd Computerarchitektur (DE-588)4048717-9 gnd Softwareentwicklung (DE-588)4116522-6 gnd |
subject_GND | (DE-588)4053059-0 (DE-588)4139307-7 (DE-588)4026894-9 (DE-588)4177175-8 (DE-588)4048717-9 (DE-588)4116522-6 (DE-588)4123623-3 |
title | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition |
title_auth | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition |
title_exact_search | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition |
title_exact_search_txtP | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition |
title_full | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition David Patterson, John LeRoy Hennessy |
title_fullStr | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition David Patterson, John LeRoy Hennessy |
title_full_unstemmed | Rechnerorganisation und Rechnerentwurf die Hardware/Software-Schnittstelle - MIPS Edition David Patterson, John LeRoy Hennessy |
title_old | Patterson, David A.: Rechnerorganisation und Rechnerentwurf, 5. Auflage, 2016 |
title_short | Rechnerorganisation und Rechnerentwurf |
title_sort | rechnerorganisation und rechnerentwurf die hardware software schnittstelle mips edition |
title_sub | die Hardware/Software-Schnittstelle - MIPS Edition |
topic | Schnittstelle (DE-588)4053059-0 gnd CD-ROM (DE-588)4139307-7 gnd Informatik (DE-588)4026894-9 gnd Rechnerorganisation (DE-588)4177175-8 gnd Computerarchitektur (DE-588)4048717-9 gnd Softwareentwicklung (DE-588)4116522-6 gnd |
topic_facet | Schnittstelle CD-ROM Informatik Rechnerorganisation Computerarchitektur Softwareentwicklung Lehrbuch |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=033832258&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT pattersondavida rechnerorganisationundrechnerentwurfdiehardwaresoftwareschnittstellemipsedition AT hennessyjohnl rechnerorganisationundrechnerentwurfdiehardwaresoftwareschnittstellemipsedition AT degruyteroldenbourg rechnerorganisationundrechnerentwurfdiehardwaresoftwareschnittstellemipsedition |