Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
München
Verlag Dr. Hut
2021
|
Ausgabe: | 1. Auflage |
Schriftenreihe: | Informationstechnik
|
Schlagworte: | |
Online-Zugang: | Inhaltstext http://www.dr.hut-verlag.de/978-3-8439-4693-3.html Inhaltsverzeichnis |
Beschreibung: | xi, 177 Seiten Illustrationen, Diagramme 21 cm x 14.8 cm, 298 g |
ISBN: | 9783843946933 3843946930 |
Internformat
MARC
LEADER | 00000nam a22000008c 4500 | ||
---|---|---|---|
001 | BV047296132 | ||
003 | DE-604 | ||
005 | 20220912 | ||
007 | t | ||
008 | 210525s2021 gw a||| m||| 00||| ger d | ||
015 | |a 21,N09 |2 dnb | ||
016 | 7 | |a 1227946716 |2 DE-101 | |
020 | |a 9783843946933 |c Paperback : EUR 42.00 (DE), EUR 43.20 (AT) |9 978-3-8439-4693-3 | ||
020 | |a 3843946930 |9 3-8439-4693-0 | ||
024 | 3 | |a 9783843946933 | |
035 | |a (OCoLC)1244453372 | ||
035 | |a (DE-599)DNB1227946716 | ||
040 | |a DE-604 |b ger |e rda | ||
041 | 0 | |a ger | |
044 | |a gw |c XA-DE-BY | ||
049 | |a DE-12 |a DE-91 |a DE-83 | ||
084 | |a ZN 4940 |0 (DE-625)157423: |2 rvk | ||
084 | |8 1\p |a 621.3 |2 23sdnb | ||
084 | |a DAT 135 |2 stub | ||
100 | 1 | |a Hesselbarth, Sebastian |d 1979- |e Verfasser |0 (DE-588)1230025774 |4 aut | |
245 | 1 | 0 | |a Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |c Sebastian Hesselbarth |
250 | |a 1. Auflage | ||
264 | 1 | |a München |b Verlag Dr. Hut |c 2021 | |
300 | |a xi, 177 Seiten |b Illustrationen, Diagramme |c 21 cm x 14.8 cm, 298 g | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a Informationstechnik | |
502 | |b Dissertation |c Universität Hannover |d 2021 | ||
650 | 0 | 7 | |a Field programmable gate array |0 (DE-588)4347749-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Prozessor |0 (DE-588)4176076-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Verlustleistung |0 (DE-588)4187881-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Eingebettetes System |0 (DE-588)4396978-1 |2 gnd |9 rswk-swf |
653 | |a Verlustleistung | ||
653 | |a Thermische Modellierung | ||
653 | |a Emulation | ||
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Prozessor |0 (DE-588)4176076-1 |D s |
689 | 0 | 1 | |a Eingebettetes System |0 (DE-588)4396978-1 |D s |
689 | 0 | 2 | |a Verlustleistung |0 (DE-588)4187881-4 |D s |
689 | 0 | 3 | |a Field programmable gate array |0 (DE-588)4347749-5 |D s |
689 | 0 | |5 DE-604 | |
710 | 2 | |a Verlag Dr. Hut (München) |0 (DE-588)10174118-2 |4 pbl | |
776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe |t Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |d München : Verlag Dr. Hut, 2021 |h Online-Ressource, 193 Seiten |
856 | 4 | 2 | |m X:MVB |q text/html |u http://deposit.dnb.de/cgi-bin/dokserv?id=6c51b954b8b74de5a0a5fdfd033d5461&prov=M&dok_var=1&dok_ext=htm |3 Inhaltstext |
856 | 4 | 2 | |m X:MVB |u http://www.dr.hut-verlag.de/978-3-8439-4693-3.html |
856 | 4 | 2 | |m HEBIS Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=032699386&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-032699386 | ||
883 | 1 | |8 1\p |a adb-pa |d 20210506 |q DE-101 |u https://d-nb.info/provenance/plan#adb-pa |
Datensatz im Suchindex
_version_ | 1804182472646197249 |
---|---|
adam_text | Methodik zur FPGA-basierten Analyse und Optimierung
der Verlustleistung und des thermischen Verhaltens
von eingebetteten Prozessoren
Der Fakultät für Elektrotechnik und Informatik
der Gottfried Wilhelm Leibniz Universität Hannover
zur Erlangung des akademischen Grades
Doktor-Ingenieur
(abgekürzt: Dr -Ing )
genehmigte Dissertation
von Herrn
Dipl -Wirtsch -Ing Sebastian Hesselbarth
geboren am 23 11 1979
in Bad Pyrmont
Inhaltsverzeichnis
Abkürzungsverzeichnis
1 Einleitung
1 1 Zielsetzung der Arbeit vr rsceneeeernenennnn
1 2 Aufbauder Arbeit 222 esnnnsserereerenennne
2 Grundlagen
2 1 Verlustleistung in VLSI-Schaltkreisen 2 22222000000
211 Dynamische Verlustleistung 2220er neeenenn
212 Statische Verlustleistung 222002 ecernennen
2 2 Thermische Modellierung von VLSI-Schaltkreisen 2222
221 AufbaudesChip-Gehäuses 222 02 ee
222 Wärmeleitung in Festkörpenm 22 vr reeeeneeene
2 3 Untersuchte eingebettete Prozessoren rc ee eee
231 Leon? RISC Prozessor 2 222 eeeeerre rennen
232 Cadence Tensilica Xtensa LX5 ASIP Prozessor 2 «
24 Field Programmable Gate Array (FPGA) 2200er en en
3 Stand der Wissenschaft und Technik
3 1 Schätzung der Verlustleistung von programmierbaren Prozessoren
311 Simulationsbasierte Verlustleistungsschätzung
312 Emulation der Verlustleistungsschätzung 2er
3 2 Bestimmung der Wärmeverteilung in VLSI-Schaltkreisen -
4 FPGA-basierte Entwurfsumgebung für SoC-Design
4 1 Aufbau der Entwurfsumgebung 222er eereeeennen
411 Automatisierte Generierung des Gesamtsystems 2
412 Projektspezifisches Subsystem rennen
413 Framework zur Kommunikation cr sven enuen
4 2 Unterstütze FPFGA-Emulationsplattformen 2 2er ren een
4 3 Anwendungsbeispiele zur Nutzung der Entwurfsumgebung
431 Miniaturisierte SAR-Bildgenerierung 2 2-000 eee
432 Vektorfeld-basierte Fahrerassistenzsysteme 4-4
5 Methodik zur präzisen Schätzung der Verlustleistung programmierbarer
vi
Prozessoren 53
5 1 Zielsetzung der Methodik 0202 0000 ee eee rete 53
5 2 Hybride FLPA/ILPA für Prozessoren im Entwurfsstadium -++* 54
521 Bestimmung der zyklengenauen Verlustleistung ++ + + ++ 58
522 Analyse der instruktionsabhingigen Verlustleistung - +++ - 60
523 Analyse der datenabhängigen Verlustleistung - +++ 63
5 24 Abhängigkeit der Verlustleistung vom Prozessorzustand - - 66
525 Modellierung der Verlustleistung ----- e+e? 67
5 3 Emulation der Veriustleistungsschätzung 0 ee ett 70
531 Aufbau des Moduls zur Verlustleistungsschätzung «+ + 70
532 Berechnung der Hamming-Distanz --- +s ert 72
533 FPGA-Impiementierung der Veriustleistungsschatzung ~~ - - 73
534 Grafische Oberfläche zur Analyse der Verlustleistung -+-- 75
FPGA-beschleunigte Bestimmung der Temperaturverteilung 79
6 1 Motivation und Zielsetzung ee ts 80
6 2 Analyse der HotSpot-Temperaturverteilung 2 6 +e ee ree 81
621 Algorithmischer Aufbau 2 00 ee ee ee 81
622 Software-basierte Optimierung der Algorithmen ---+--- 85
6 3 FPGA-Implementierung der Berechnung der Temperaturverteilung - - 86
6 4 Evaluation der FPGA-Implementierung «2 2 es 92
Analyse der anwendungsspezifischen Energieeffizienz programmierbarer
Prozessoren 97
7 1 Bewertung der Schätzgenauigkeit ee ee et 97
7 2 Benchmark-Applikationen aus dem Embedded-Bereich + + 98
7 3 Evaluation der Verlustleistungsmodelle 2 errors rn 99
731 Evaluation der Verlustleistungsmodelle desLeon2 + - 99
732 Evaluation der Verlustleistungsmodelle des Xtensa LXS --- 100
7 4 Analyse von verlustleistungsorientierten Optimierungen -- ++ - 103
741 Beschreibung der Zielapplikation zur JPEG-Kompression und De-
Kompression 22 0 ee ee ee ee es 103
742 Einfluss von Hardware-Optimierungen auf die Verlustleistungsef-
fizienz ee eee 106
743 Einfluss von Software-Optimierungen auf die Verlustleistungsefti-
ZWENZ oo ee es 109
744 _Architekturwahl unter Verlustleistungsaspekten --+- +» 113
745 Parameterwahl unter Verlustleistungsaspekten - + 114
746 Verlustleistungseffizienz von Instruktionssatzerweiterungen 117
8 Diskussion und Zt f 1g der Methodik
8 1 Bewertung der Verlustleistungsschätzung 2-0-0 004
8 2 Grenzen der Verlustleistungsschatzung 2 ee ee ee ee eee
8 3 Bewertung der Berechnung der Warmeverteilung :5
8 4 Grenzen der Berechnung der Warmeverteilung 222222000
A Instruktionsspezifische Verlustleistung
A l Instnuktionsspezifische Verlustleistung des Leon? Instruktionssatzes
A 2 Instruktionsspezifische Verlustleistung des Xtensa LX5 Instruktionssatzes
mit Instruktionssatzerweiterungen 222 2202er ernennen
B Verlustleistungsmodelle und Parameter
B l Verlustleistungsmodelle des Leon2 Prozessors 2 2 22222000
B 2 Verlustleistungsmodellte des Xtensa LX5 Prozessorts 22 22
C Ressourcenbedart der FPGA-Implementierungen des HotSpot-Verfahrens
Eigene Publikationen
Lebenslauf
vii
|
adam_txt |
Methodik zur FPGA-basierten Analyse und Optimierung
der Verlustleistung und des thermischen Verhaltens
von eingebetteten Prozessoren
Der Fakultät für Elektrotechnik und Informatik
der Gottfried Wilhelm Leibniz Universität Hannover
zur Erlangung des akademischen Grades
Doktor-Ingenieur
(abgekürzt: Dr -Ing )
genehmigte Dissertation
von Herrn
Dipl -Wirtsch -Ing Sebastian Hesselbarth
geboren am 23 11 1979
in Bad Pyrmont
Inhaltsverzeichnis
Abkürzungsverzeichnis
1 Einleitung
1 1 Zielsetzung der Arbeit vr rsceneeeernenennnn
1 2 Aufbauder Arbeit 222 esnnnsserereerenennne
2 Grundlagen
2 1 Verlustleistung in VLSI-Schaltkreisen 2 22222000000
211 Dynamische Verlustleistung 2220er neeenenn
212 Statische Verlustleistung 222002 ecernennen
2 2 Thermische Modellierung von VLSI-Schaltkreisen 2222
221 AufbaudesChip-Gehäuses 222 02 ee
222 Wärmeleitung in Festkörpenm 22 vr reeeeneeene
2 3 Untersuchte eingebettete Prozessoren rc ee eee
231 Leon? RISC Prozessor 2 222 eeeeerre rennen
232 Cadence Tensilica Xtensa LX5 ASIP Prozessor 2 «
24 Field Programmable Gate Array (FPGA) 2200er en en
3 Stand der Wissenschaft und Technik
3 1 Schätzung der Verlustleistung von programmierbaren Prozessoren
311 Simulationsbasierte Verlustleistungsschätzung
312 Emulation der Verlustleistungsschätzung 2er
3 2 Bestimmung der Wärmeverteilung in VLSI-Schaltkreisen -
4 FPGA-basierte Entwurfsumgebung für SoC-Design
4 1 Aufbau der Entwurfsumgebung 222er eereeeennen
411 Automatisierte Generierung des Gesamtsystems 2
412 Projektspezifisches Subsystem rennen
413 Framework zur Kommunikation cr sven enuen
4 2 Unterstütze FPFGA-Emulationsplattformen 2 2er ren een
4 3 Anwendungsbeispiele zur Nutzung der Entwurfsumgebung
431 Miniaturisierte SAR-Bildgenerierung 2 2-000 eee
432 Vektorfeld-basierte Fahrerassistenzsysteme 4-4
5 Methodik zur präzisen Schätzung der Verlustleistung programmierbarer
vi
Prozessoren 53
5 1 Zielsetzung der Methodik 0202 0000 ee eee rete 53
5 2 Hybride FLPA/ILPA für Prozessoren im Entwurfsstadium -++* 54
521 Bestimmung der zyklengenauen Verlustleistung ++ + + ++ 58
522 Analyse der instruktionsabhingigen Verlustleistung - +++ - 60
523 Analyse der datenabhängigen Verlustleistung - +++ 63
5 24 Abhängigkeit der Verlustleistung vom Prozessorzustand - - 66
525 Modellierung der Verlustleistung ----- e+e? 67
5 3 Emulation der Veriustleistungsschätzung 0 ee ett 70
531 Aufbau des Moduls zur Verlustleistungsschätzung «+ + 70
532 Berechnung der Hamming-Distanz --- +s ert 72
533 FPGA-Impiementierung der Veriustleistungsschatzung ~~ - - 73
534 Grafische Oberfläche zur Analyse der Verlustleistung -+-- 75
FPGA-beschleunigte Bestimmung der Temperaturverteilung 79
6 1 Motivation und Zielsetzung ee ts 80
6 2 Analyse der HotSpot-Temperaturverteilung 2 6 +e ee ree 81
621 Algorithmischer Aufbau 2 00 ee ee ee 81
622 Software-basierte Optimierung der Algorithmen ---+--- 85
6 3 FPGA-Implementierung der Berechnung der Temperaturverteilung - - 86
6 4 Evaluation der FPGA-Implementierung «2 2 es 92
Analyse der anwendungsspezifischen Energieeffizienz programmierbarer
Prozessoren 97
7 1 Bewertung der Schätzgenauigkeit ee ee et 97
7 2 Benchmark-Applikationen aus dem Embedded-Bereich + + 98
7 3 Evaluation der Verlustleistungsmodelle 2 errors rn 99
731 Evaluation der Verlustleistungsmodelle desLeon2 + - 99
732 Evaluation der Verlustleistungsmodelle des Xtensa LXS --- 100
7 4 Analyse von verlustleistungsorientierten Optimierungen -- ++ - 103
741 Beschreibung der Zielapplikation zur JPEG-Kompression und De-
Kompression 22 0 ee ee ee ee es 103
742 Einfluss von Hardware-Optimierungen auf die Verlustleistungsef-
fizienz ee eee 106
743 Einfluss von Software-Optimierungen auf die Verlustleistungsefti-
ZWENZ oo ee es 109
744 _Architekturwahl unter Verlustleistungsaspekten --+- +» 113
745 Parameterwahl unter Verlustleistungsaspekten - + 114
746 Verlustleistungseffizienz von Instruktionssatzerweiterungen 117
8 Diskussion und Zt f 1g der Methodik
8 1 Bewertung der Verlustleistungsschätzung 2-0-0 004
8 2 Grenzen der Verlustleistungsschatzung 2 ee ee ee ee eee
8 3 Bewertung der Berechnung der Warmeverteilung :5
8 4 Grenzen der Berechnung der Warmeverteilung 222222000
A Instruktionsspezifische Verlustleistung
A l Instnuktionsspezifische Verlustleistung des Leon? Instruktionssatzes
A 2 Instruktionsspezifische Verlustleistung des Xtensa LX5 Instruktionssatzes
mit Instruktionssatzerweiterungen 222 2202er ernennen
B Verlustleistungsmodelle und Parameter
B l Verlustleistungsmodelle des Leon2 Prozessors 2 2 22222000
B 2 Verlustleistungsmodellte des Xtensa LX5 Prozessorts 22 22
C Ressourcenbedart der FPGA-Implementierungen des HotSpot-Verfahrens
Eigene Publikationen
Lebenslauf
vii |
any_adam_object | 1 |
any_adam_object_boolean | 1 |
author | Hesselbarth, Sebastian 1979- |
author_GND | (DE-588)1230025774 |
author_facet | Hesselbarth, Sebastian 1979- |
author_role | aut |
author_sort | Hesselbarth, Sebastian 1979- |
author_variant | s h sh |
building | Verbundindex |
bvnumber | BV047296132 |
classification_rvk | ZN 4940 |
classification_tum | DAT 135 |
ctrlnum | (OCoLC)1244453372 (DE-599)DNB1227946716 |
discipline | Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
discipline_str_mv | Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
edition | 1. Auflage |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>02908nam a22006138c 4500</leader><controlfield tag="001">BV047296132</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20220912 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">210525s2021 gw a||| m||| 00||| ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">21,N09</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">1227946716</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783843946933</subfield><subfield code="c">Paperback : EUR 42.00 (DE), EUR 43.20 (AT)</subfield><subfield code="9">978-3-8439-4693-3</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3843946930</subfield><subfield code="9">3-8439-4693-0</subfield></datafield><datafield tag="024" ind1="3" ind2=" "><subfield code="a">9783843946933</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1244453372</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)DNB1227946716</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">XA-DE-BY</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-12</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-83</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 4940</subfield><subfield code="0">(DE-625)157423:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="8">1\p</subfield><subfield code="a">621.3</subfield><subfield code="2">23sdnb</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 135</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Hesselbarth, Sebastian</subfield><subfield code="d">1979-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)1230025774</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren</subfield><subfield code="c">Sebastian Hesselbarth</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">1. Auflage</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">München</subfield><subfield code="b">Verlag Dr. Hut</subfield><subfield code="c">2021</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">xi, 177 Seiten</subfield><subfield code="b">Illustrationen, Diagramme</subfield><subfield code="c">21 cm x 14.8 cm, 298 g</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Informationstechnik</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="b">Dissertation</subfield><subfield code="c">Universität Hannover</subfield><subfield code="d">2021</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Prozessor</subfield><subfield code="0">(DE-588)4176076-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Verlustleistung</subfield><subfield code="0">(DE-588)4187881-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Eingebettetes System</subfield><subfield code="0">(DE-588)4396978-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Verlustleistung</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Thermische Modellierung</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Emulation</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Prozessor</subfield><subfield code="0">(DE-588)4176076-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Eingebettetes System</subfield><subfield code="0">(DE-588)4396978-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Verlustleistung</subfield><subfield code="0">(DE-588)4187881-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="3"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="710" ind1="2" ind2=" "><subfield code="a">Verlag Dr. Hut (München)</subfield><subfield code="0">(DE-588)10174118-2</subfield><subfield code="4">pbl</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Online-Ausgabe</subfield><subfield code="t">Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren</subfield><subfield code="d">München : Verlag Dr. Hut, 2021</subfield><subfield code="h">Online-Ressource, 193 Seiten</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">X:MVB</subfield><subfield code="q">text/html</subfield><subfield code="u">http://deposit.dnb.de/cgi-bin/dokserv?id=6c51b954b8b74de5a0a5fdfd033d5461&prov=M&dok_var=1&dok_ext=htm</subfield><subfield code="3">Inhaltstext</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">X:MVB</subfield><subfield code="u">http://www.dr.hut-verlag.de/978-3-8439-4693-3.html</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">HEBIS Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=032699386&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-032699386</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">adb-pa</subfield><subfield code="d">20210506</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#adb-pa</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV047296132 |
illustrated | Illustrated |
index_date | 2024-07-03T17:21:57Z |
indexdate | 2024-07-10T09:08:06Z |
institution | BVB |
institution_GND | (DE-588)10174118-2 |
isbn | 9783843946933 3843946930 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-032699386 |
oclc_num | 1244453372 |
open_access_boolean | |
owner | DE-12 DE-91 DE-BY-TUM DE-83 |
owner_facet | DE-12 DE-91 DE-BY-TUM DE-83 |
physical | xi, 177 Seiten Illustrationen, Diagramme 21 cm x 14.8 cm, 298 g |
publishDate | 2021 |
publishDateSearch | 2021 |
publishDateSort | 2021 |
publisher | Verlag Dr. Hut |
record_format | marc |
series2 | Informationstechnik |
spelling | Hesselbarth, Sebastian 1979- Verfasser (DE-588)1230025774 aut Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren Sebastian Hesselbarth 1. Auflage München Verlag Dr. Hut 2021 xi, 177 Seiten Illustrationen, Diagramme 21 cm x 14.8 cm, 298 g txt rdacontent n rdamedia nc rdacarrier Informationstechnik Dissertation Universität Hannover 2021 Field programmable gate array (DE-588)4347749-5 gnd rswk-swf Prozessor (DE-588)4176076-1 gnd rswk-swf Verlustleistung (DE-588)4187881-4 gnd rswk-swf Eingebettetes System (DE-588)4396978-1 gnd rswk-swf Verlustleistung Thermische Modellierung Emulation (DE-588)4113937-9 Hochschulschrift gnd-content Prozessor (DE-588)4176076-1 s Eingebettetes System (DE-588)4396978-1 s Verlustleistung (DE-588)4187881-4 s Field programmable gate array (DE-588)4347749-5 s DE-604 Verlag Dr. Hut (München) (DE-588)10174118-2 pbl Erscheint auch als Online-Ausgabe Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren München : Verlag Dr. Hut, 2021 Online-Ressource, 193 Seiten X:MVB text/html http://deposit.dnb.de/cgi-bin/dokserv?id=6c51b954b8b74de5a0a5fdfd033d5461&prov=M&dok_var=1&dok_ext=htm Inhaltstext X:MVB http://www.dr.hut-verlag.de/978-3-8439-4693-3.html HEBIS Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=032699386&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis 1\p adb-pa 20210506 DE-101 https://d-nb.info/provenance/plan#adb-pa |
spellingShingle | Hesselbarth, Sebastian 1979- Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren Field programmable gate array (DE-588)4347749-5 gnd Prozessor (DE-588)4176076-1 gnd Verlustleistung (DE-588)4187881-4 gnd Eingebettetes System (DE-588)4396978-1 gnd |
subject_GND | (DE-588)4347749-5 (DE-588)4176076-1 (DE-588)4187881-4 (DE-588)4396978-1 (DE-588)4113937-9 |
title | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |
title_auth | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |
title_exact_search | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |
title_exact_search_txtP | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |
title_full | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren Sebastian Hesselbarth |
title_fullStr | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren Sebastian Hesselbarth |
title_full_unstemmed | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren Sebastian Hesselbarth |
title_short | Methodik zur FPGA-basierten Analyse und Optimierung der Verlustleistung und des thermischen Verhaltens von eingebetteten Prozessoren |
title_sort | methodik zur fpga basierten analyse und optimierung der verlustleistung und des thermischen verhaltens von eingebetteten prozessoren |
topic | Field programmable gate array (DE-588)4347749-5 gnd Prozessor (DE-588)4176076-1 gnd Verlustleistung (DE-588)4187881-4 gnd Eingebettetes System (DE-588)4396978-1 gnd |
topic_facet | Field programmable gate array Prozessor Verlustleistung Eingebettetes System Hochschulschrift |
url | http://deposit.dnb.de/cgi-bin/dokserv?id=6c51b954b8b74de5a0a5fdfd033d5461&prov=M&dok_var=1&dok_ext=htm http://www.dr.hut-verlag.de/978-3-8439-4693-3.html http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=032699386&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT hesselbarthsebastian methodikzurfpgabasiertenanalyseundoptimierungderverlustleistungunddesthermischenverhaltensvoneingebettetenprozessoren AT verlagdrhutmunchen methodikzurfpgabasiertenanalyseundoptimierungderverlustleistungunddesthermischenverhaltensvoneingebettetenprozessoren |