Rechnerarchitektur: einführung in den Aufbau moderner computer
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Elektronisch E-Book |
Sprache: | German |
Veröffentlicht: |
Munich, Germany
Oldenbourg Verlag
[2013]
|
Schlagworte: | |
Online-Zugang: | FAW01 FAW02 |
Beschreibung: | Online resource; title from PDF title page (ebrary, viewed April 28, 2014) |
Beschreibung: | 1 online resource illustrations |
ISBN: | 9783486720020 3486720023 9783486720037 |
Internformat
MARC
LEADER | 00000nmm a2200000zc 4500 | ||
---|---|---|---|
001 | BV043781173 | ||
003 | DE-604 | ||
005 | 20180911 | ||
007 | cr|uuu---uuuuu | ||
008 | 160920s2013 |||| o||u| ||||||ger d | ||
020 | |a 9783486720020 |9 978-3-486-72002-0 | ||
020 | |a 3486720023 |9 3-486-72002-3 | ||
020 | |a 9783486720037 |9 978-3-486-72003-7 | ||
035 | |a (ZDB-4-EBA)ocn880450010 | ||
035 | |a (OCoLC)880450010 | ||
035 | |a (DE-599)BVBBV043781173 | ||
040 | |a DE-604 |b ger |e rda | ||
041 | 0 | |a ger | |
049 | |a DE-1046 |a DE-1047 | ||
082 | 0 | |a 004.22 |2 23 | |
100 | 1 | |a Hellmann, Roland |d 1978- |e Verfasser |0 (DE-588)1034281925 |4 aut | |
245 | 1 | 0 | |a Rechnerarchitektur |b einführung in den Aufbau moderner computer |c von Prof. Roland Hellmann |
264 | 1 | |a Munich, Germany |b Oldenbourg Verlag |c [2013] | |
264 | 4 | |c © 2013 | |
300 | |a 1 online resource |b illustrations | ||
336 | |b txt |2 rdacontent | ||
337 | |b c |2 rdamedia | ||
338 | |b cr |2 rdacarrier | ||
500 | |a Online resource; title from PDF title page (ebrary, viewed April 28, 2014) | ||
505 | 8 | |a Vorwort; Teil 1: Grundlagen; 1 Einleitung; 1.1 Grundbegriffe; 1.2 Einheiten; 1.3 Geschichte; 1.4 Arten von Computern; 2 Allgemeiner Aufbau eines Computersystems; 2.1 Blockdiagramm und grundlegende Abläufe; 2.2 Detaillierteres Computermodell; 2.3 Speicher und E/A-Bausteine; 2.4 Prozessor und Busse; 2.5 Taxonomien; 3 Performance und Performanceverbesserung; 3.1 Angabe der Rechenleistung; 3.2 Caching; 3.2.1 Caching beim Lesen von Daten; 3.2.2 Caching beim Schreiben von Daten; 3.2.3 Cacheable Area; 3.2.4 Cache-Hierarchien; 3.3 Pipelining; 4 Verbreitete Rechnerarchitekturen; 4.1 CISC-Architektur | |
505 | 8 | |a 4.2 RISC-Architektur4.3 VON-NEUMANN-Architektur; 4.4 Harvard-Architektur; Teil 2: Digitaltechnik; 5 Grundlegende BOOLEsche Verknüpfungen; 5.1 BOOLEsche Algebra und Digitaltechnik; 5.2 Gatter; 5.2.1 Treiber und Identität; 5.2.2 Inverter und Negation; 5.2.3 UND-Gatter und Konjunktion; 5.2.4 NAND; 5.2.5 ODER-Gatter und Disjunktion; 5.2.6 NOR; 5.2.7 XOR und Antivalenz; 5.2.8 XNOR und Äquivalenz; 5.3 Gesetze der BOOLEschen Algebra; 6 Komplexere Schaltnetz-Komponenten; 6.1 Adressdecoder; 6.2 Multiplexer und Demultiplexer; 6.2.1 Multiplexer 2:1; 6.2.2 Demultiplexer 1:2; 6.2.3 Multiplexer n:1 | |
505 | 8 | |a 6.2.4 Demultiplexer 1:n6.2.5 Multiplexer m × n:n; 6.3 Varianten der Schaltzeichen; 6.4 Digitaler Komparator; 6.5 Addierer; 6.6 ALU; 7 Schaltwerke; 7.1 RS-Flipflop; 7.2 Arten von Eingängen; 7.2.1 Vorrangige Eingänge; 7.2.2 Taktzustandssteuerung; 7.2.3 Taktflankensteuerung; 7.2.4 Asynchrone Eingänge; 7.3 D-Flipflop; 7.4 Register und Schieberegister; 7.5 T-Flipflop; 7.6 JK-Flipflop; 7.7 Zähler; Teil 3: Arithmetik; 8 Zahlendarstellung; 8.1 Vorzeichen-Betrags-Darstellung; 8.2 Einerkomplement; 8.3 Zweierkomplement; 9 Arithmetische und logische Operationen; 9.1 Arithmetische Operationen | |
505 | 8 | |a 9.2 Logische Operationen9.3 Bitoperationen in C und C++; 10 Rechnen mit vorzeichenlosen Dualzahlen; 10.1 Addition und Subtraktion; 10.2 Multiplikation und Division; 11 Rechnen in der Vorzeichen-Betragsdarstellung; 11.1 Addition und Subtraktion; 11.2 Multiplikation und Division; 12 Rechnen im Zweierkomplement; 12.1 Addition und Subtraktion; 12.2 Multiplikation und Division; 12.3 Fazit; 13 Ganzzahl-Rechenwerk; 13.1 Beispiel-Rechenwerk; 13.2 Ergänzende Betrachtungen; 13.3 Beispiel: Addition; 13.4 Beispiel Multiplikation; 14 Gleitkommarechenwerk; 14.1 Darstellung von Gleitkommazahlen | |
505 | 8 | |a 14.2 Umwandlung von Dezimalbrüchen in Dualbrüche14.3 Ein Beispiel-Gleitkommarechenwerk; 14.3.1 Addition und Subtraktion; 14.3.2 Multiplikation; 14.3.3 Division; Teil 4: Prozessoren; 15 Maschinensprache; 16 Steuerwerk; 17 Mikroprogrammierung; 17.1 Konzept; 17.2 Beispiel-Mikroprogrammsteuerung; 17.3 Befehlssatzentwurf; 17.4 Erweiterung der Mikroprogrammsteuerung; 18 Spezielle Techniken und Abläufe im Prozessor; 18.1 Befehlszyklus; 18.2 Strategien bei Programmverzweigungen; 18.3 Out of Order Execution; 18.4 64-Bit-Erweiterungen; 18.5 Sicherheitsfeatures; 19 Multiprozessorsysteme | |
505 | 8 | |a Eine hochkomplexe Architektur verbirgt sich auf engstem Raum - dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung | |
650 | 7 | |a COMPUTERS / Computer Literacy |2 bisacsh | |
650 | 7 | |a COMPUTERS / Computer Science |2 bisacsh | |
650 | 7 | |a COMPUTERS / Data Processing |2 bisacsh | |
650 | 7 | |a COMPUTERS / Hardware / General |2 bisacsh | |
650 | 7 | |a COMPUTERS / Information Technology |2 bisacsh | |
650 | 7 | |a COMPUTERS / Machine Theory |2 bisacsh | |
650 | 7 | |a COMPUTERS / Reference |2 bisacsh | |
650 | 7 | |a Computer architecture |2 fast | |
650 | 7 | |a Digital electronics |2 fast | |
650 | 7 | |a Logic design |2 fast | |
650 | 4 | |a Computer architecture | |
650 | 4 | |a Digital electronics | |
650 | 4 | |a Logic design | |
650 | 4 | |a Informatik | |
650 | 4 | |a Computer architecture |a Digital electronics |a Logic design | |
650 | 0 | 7 | |a Computerarchitektur |0 (DE-588)4048717-9 |2 gnd |9 rswk-swf |
655 | 7 | |8 1\p |0 (DE-588)4123623-3 |a Lehrbuch |2 gnd-content | |
689 | 0 | 0 | |a Computerarchitektur |0 (DE-588)4048717-9 |D s |
689 | 0 | |8 2\p |5 DE-604 | |
776 | 0 | 8 | |i Erscheint auch als |n Druck-Ausgabe |a Hellmann, Roland, author |t Rechnerarchitektur |
912 | |a ZDB-4-EBA | ||
999 | |a oai:aleph.bib-bvb.de:BVB01-029192233 | ||
883 | 1 | |8 1\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 2\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
966 | e | |u http://search.ebscohost.com/login.aspx?direct=true&scope=site&db=nlebk&AN=754033 |l FAW01 |p ZDB-4-EBA |q FAW_PDA_EBA |x Aggregator |3 Volltext | |
966 | e | |u http://search.ebscohost.com/login.aspx?direct=true&scope=site&db=nlebk&AN=754033 |l FAW02 |p ZDB-4-EBA |q FAW_PDA_EBA |x Aggregator |3 Volltext |
Datensatz im Suchindex
_version_ | 1804176611485941761 |
---|---|
any_adam_object | |
author | Hellmann, Roland 1978- |
author_GND | (DE-588)1034281925 |
author_facet | Hellmann, Roland 1978- |
author_role | aut |
author_sort | Hellmann, Roland 1978- |
author_variant | r h rh |
building | Verbundindex |
bvnumber | BV043781173 |
collection | ZDB-4-EBA |
contents | Vorwort; Teil 1: Grundlagen; 1 Einleitung; 1.1 Grundbegriffe; 1.2 Einheiten; 1.3 Geschichte; 1.4 Arten von Computern; 2 Allgemeiner Aufbau eines Computersystems; 2.1 Blockdiagramm und grundlegende Abläufe; 2.2 Detaillierteres Computermodell; 2.3 Speicher und E/A-Bausteine; 2.4 Prozessor und Busse; 2.5 Taxonomien; 3 Performance und Performanceverbesserung; 3.1 Angabe der Rechenleistung; 3.2 Caching; 3.2.1 Caching beim Lesen von Daten; 3.2.2 Caching beim Schreiben von Daten; 3.2.3 Cacheable Area; 3.2.4 Cache-Hierarchien; 3.3 Pipelining; 4 Verbreitete Rechnerarchitekturen; 4.1 CISC-Architektur 4.2 RISC-Architektur4.3 VON-NEUMANN-Architektur; 4.4 Harvard-Architektur; Teil 2: Digitaltechnik; 5 Grundlegende BOOLEsche Verknüpfungen; 5.1 BOOLEsche Algebra und Digitaltechnik; 5.2 Gatter; 5.2.1 Treiber und Identität; 5.2.2 Inverter und Negation; 5.2.3 UND-Gatter und Konjunktion; 5.2.4 NAND; 5.2.5 ODER-Gatter und Disjunktion; 5.2.6 NOR; 5.2.7 XOR und Antivalenz; 5.2.8 XNOR und Äquivalenz; 5.3 Gesetze der BOOLEschen Algebra; 6 Komplexere Schaltnetz-Komponenten; 6.1 Adressdecoder; 6.2 Multiplexer und Demultiplexer; 6.2.1 Multiplexer 2:1; 6.2.2 Demultiplexer 1:2; 6.2.3 Multiplexer n:1 6.2.4 Demultiplexer 1:n6.2.5 Multiplexer m × n:n; 6.3 Varianten der Schaltzeichen; 6.4 Digitaler Komparator; 6.5 Addierer; 6.6 ALU; 7 Schaltwerke; 7.1 RS-Flipflop; 7.2 Arten von Eingängen; 7.2.1 Vorrangige Eingänge; 7.2.2 Taktzustandssteuerung; 7.2.3 Taktflankensteuerung; 7.2.4 Asynchrone Eingänge; 7.3 D-Flipflop; 7.4 Register und Schieberegister; 7.5 T-Flipflop; 7.6 JK-Flipflop; 7.7 Zähler; Teil 3: Arithmetik; 8 Zahlendarstellung; 8.1 Vorzeichen-Betrags-Darstellung; 8.2 Einerkomplement; 8.3 Zweierkomplement; 9 Arithmetische und logische Operationen; 9.1 Arithmetische Operationen 9.2 Logische Operationen9.3 Bitoperationen in C und C++; 10 Rechnen mit vorzeichenlosen Dualzahlen; 10.1 Addition und Subtraktion; 10.2 Multiplikation und Division; 11 Rechnen in der Vorzeichen-Betragsdarstellung; 11.1 Addition und Subtraktion; 11.2 Multiplikation und Division; 12 Rechnen im Zweierkomplement; 12.1 Addition und Subtraktion; 12.2 Multiplikation und Division; 12.3 Fazit; 13 Ganzzahl-Rechenwerk; 13.1 Beispiel-Rechenwerk; 13.2 Ergänzende Betrachtungen; 13.3 Beispiel: Addition; 13.4 Beispiel Multiplikation; 14 Gleitkommarechenwerk; 14.1 Darstellung von Gleitkommazahlen 14.2 Umwandlung von Dezimalbrüchen in Dualbrüche14.3 Ein Beispiel-Gleitkommarechenwerk; 14.3.1 Addition und Subtraktion; 14.3.2 Multiplikation; 14.3.3 Division; Teil 4: Prozessoren; 15 Maschinensprache; 16 Steuerwerk; 17 Mikroprogrammierung; 17.1 Konzept; 17.2 Beispiel-Mikroprogrammsteuerung; 17.3 Befehlssatzentwurf; 17.4 Erweiterung der Mikroprogrammsteuerung; 18 Spezielle Techniken und Abläufe im Prozessor; 18.1 Befehlszyklus; 18.2 Strategien bei Programmverzweigungen; 18.3 Out of Order Execution; 18.4 64-Bit-Erweiterungen; 18.5 Sicherheitsfeatures; 19 Multiprozessorsysteme Eine hochkomplexe Architektur verbirgt sich auf engstem Raum - dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung |
ctrlnum | (ZDB-4-EBA)ocn880450010 (OCoLC)880450010 (DE-599)BVBBV043781173 |
dewey-full | 004.22 |
dewey-hundreds | 000 - Computer science, information, general works |
dewey-ones | 004 - Computer science |
dewey-raw | 004.22 |
dewey-search | 004.22 |
dewey-sort | 14.22 |
dewey-tens | 000 - Computer science, information, general works |
discipline | Informatik |
format | Electronic eBook |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>06149nmm a2200697zc 4500</leader><controlfield tag="001">BV043781173</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20180911 </controlfield><controlfield tag="007">cr|uuu---uuuuu</controlfield><controlfield tag="008">160920s2013 |||| o||u| ||||||ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783486720020</subfield><subfield code="9">978-3-486-72002-0</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3486720023</subfield><subfield code="9">3-486-72002-3</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783486720037</subfield><subfield code="9">978-3-486-72003-7</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(ZDB-4-EBA)ocn880450010</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)880450010</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV043781173</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-1046</subfield><subfield code="a">DE-1047</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">004.22</subfield><subfield code="2">23</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Hellmann, Roland</subfield><subfield code="d">1978-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)1034281925</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Rechnerarchitektur</subfield><subfield code="b">einführung in den Aufbau moderner computer</subfield><subfield code="c">von Prof. Roland Hellmann</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Munich, Germany</subfield><subfield code="b">Oldenbourg Verlag</subfield><subfield code="c">[2013]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">© 2013</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">1 online resource</subfield><subfield code="b">illustrations</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Online resource; title from PDF title page (ebrary, viewed April 28, 2014)</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">Vorwort; Teil 1: Grundlagen; 1 Einleitung; 1.1 Grundbegriffe; 1.2 Einheiten; 1.3 Geschichte; 1.4 Arten von Computern; 2 Allgemeiner Aufbau eines Computersystems; 2.1 Blockdiagramm und grundlegende Abläufe; 2.2 Detaillierteres Computermodell; 2.3 Speicher und E/A-Bausteine; 2.4 Prozessor und Busse; 2.5 Taxonomien; 3 Performance und Performanceverbesserung; 3.1 Angabe der Rechenleistung; 3.2 Caching; 3.2.1 Caching beim Lesen von Daten; 3.2.2 Caching beim Schreiben von Daten; 3.2.3 Cacheable Area; 3.2.4 Cache-Hierarchien; 3.3 Pipelining; 4 Verbreitete Rechnerarchitekturen; 4.1 CISC-Architektur</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">4.2 RISC-Architektur4.3 VON-NEUMANN-Architektur; 4.4 Harvard-Architektur; Teil 2: Digitaltechnik; 5 Grundlegende BOOLEsche Verknüpfungen; 5.1 BOOLEsche Algebra und Digitaltechnik; 5.2 Gatter; 5.2.1 Treiber und Identität; 5.2.2 Inverter und Negation; 5.2.3 UND-Gatter und Konjunktion; 5.2.4 NAND; 5.2.5 ODER-Gatter und Disjunktion; 5.2.6 NOR; 5.2.7 XOR und Antivalenz; 5.2.8 XNOR und Äquivalenz; 5.3 Gesetze der BOOLEschen Algebra; 6 Komplexere Schaltnetz-Komponenten; 6.1 Adressdecoder; 6.2 Multiplexer und Demultiplexer; 6.2.1 Multiplexer 2:1; 6.2.2 Demultiplexer 1:2; 6.2.3 Multiplexer n:1</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">6.2.4 Demultiplexer 1:n6.2.5 Multiplexer m × n:n; 6.3 Varianten der Schaltzeichen; 6.4 Digitaler Komparator; 6.5 Addierer; 6.6 ALU; 7 Schaltwerke; 7.1 RS-Flipflop; 7.2 Arten von Eingängen; 7.2.1 Vorrangige Eingänge; 7.2.2 Taktzustandssteuerung; 7.2.3 Taktflankensteuerung; 7.2.4 Asynchrone Eingänge; 7.3 D-Flipflop; 7.4 Register und Schieberegister; 7.5 T-Flipflop; 7.6 JK-Flipflop; 7.7 Zähler; Teil 3: Arithmetik; 8 Zahlendarstellung; 8.1 Vorzeichen-Betrags-Darstellung; 8.2 Einerkomplement; 8.3 Zweierkomplement; 9 Arithmetische und logische Operationen; 9.1 Arithmetische Operationen</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">9.2 Logische Operationen9.3 Bitoperationen in C und C++; 10 Rechnen mit vorzeichenlosen Dualzahlen; 10.1 Addition und Subtraktion; 10.2 Multiplikation und Division; 11 Rechnen in der Vorzeichen-Betragsdarstellung; 11.1 Addition und Subtraktion; 11.2 Multiplikation und Division; 12 Rechnen im Zweierkomplement; 12.1 Addition und Subtraktion; 12.2 Multiplikation und Division; 12.3 Fazit; 13 Ganzzahl-Rechenwerk; 13.1 Beispiel-Rechenwerk; 13.2 Ergänzende Betrachtungen; 13.3 Beispiel: Addition; 13.4 Beispiel Multiplikation; 14 Gleitkommarechenwerk; 14.1 Darstellung von Gleitkommazahlen</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">14.2 Umwandlung von Dezimalbrüchen in Dualbrüche14.3 Ein Beispiel-Gleitkommarechenwerk; 14.3.1 Addition und Subtraktion; 14.3.2 Multiplikation; 14.3.3 Division; Teil 4: Prozessoren; 15 Maschinensprache; 16 Steuerwerk; 17 Mikroprogrammierung; 17.1 Konzept; 17.2 Beispiel-Mikroprogrammsteuerung; 17.3 Befehlssatzentwurf; 17.4 Erweiterung der Mikroprogrammsteuerung; 18 Spezielle Techniken und Abläufe im Prozessor; 18.1 Befehlszyklus; 18.2 Strategien bei Programmverzweigungen; 18.3 Out of Order Execution; 18.4 64-Bit-Erweiterungen; 18.5 Sicherheitsfeatures; 19 Multiprozessorsysteme</subfield></datafield><datafield tag="505" ind1="8" ind2=" "><subfield code="a">Eine hochkomplexe Architektur verbirgt sich auf engstem Raum - dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Computer Literacy</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Computer Science</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Data Processing</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Hardware / General</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Information Technology</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Machine Theory</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">COMPUTERS / Reference</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">Computer architecture</subfield><subfield code="2">fast</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">Digital electronics</subfield><subfield code="2">fast</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">Logic design</subfield><subfield code="2">fast</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Computer architecture</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Digital electronics</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Logic design</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Informatik</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Computer architecture</subfield><subfield code="a">Digital electronics</subfield><subfield code="a">Logic design</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="8">1\p</subfield><subfield code="0">(DE-588)4123623-3</subfield><subfield code="a">Lehrbuch</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="8">2\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Druck-Ausgabe</subfield><subfield code="a">Hellmann, Roland, author</subfield><subfield code="t">Rechnerarchitektur</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-4-EBA</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-029192233</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">2\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="966" ind1="e" ind2=" "><subfield code="u">http://search.ebscohost.com/login.aspx?direct=true&scope=site&db=nlebk&AN=754033</subfield><subfield code="l">FAW01</subfield><subfield code="p">ZDB-4-EBA</subfield><subfield code="q">FAW_PDA_EBA</subfield><subfield code="x">Aggregator</subfield><subfield code="3">Volltext</subfield></datafield><datafield tag="966" ind1="e" ind2=" "><subfield code="u">http://search.ebscohost.com/login.aspx?direct=true&scope=site&db=nlebk&AN=754033</subfield><subfield code="l">FAW02</subfield><subfield code="p">ZDB-4-EBA</subfield><subfield code="q">FAW_PDA_EBA</subfield><subfield code="x">Aggregator</subfield><subfield code="3">Volltext</subfield></datafield></record></collection> |
genre | 1\p (DE-588)4123623-3 Lehrbuch gnd-content |
genre_facet | Lehrbuch |
id | DE-604.BV043781173 |
illustrated | Illustrated |
indexdate | 2024-07-10T07:34:56Z |
institution | BVB |
isbn | 9783486720020 3486720023 9783486720037 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-029192233 |
oclc_num | 880450010 |
open_access_boolean | |
owner | DE-1046 DE-1047 |
owner_facet | DE-1046 DE-1047 |
physical | 1 online resource illustrations |
psigel | ZDB-4-EBA ZDB-4-EBA FAW_PDA_EBA |
publishDate | 2013 |
publishDateSearch | 2013 |
publishDateSort | 2013 |
publisher | Oldenbourg Verlag |
record_format | marc |
spelling | Hellmann, Roland 1978- Verfasser (DE-588)1034281925 aut Rechnerarchitektur einführung in den Aufbau moderner computer von Prof. Roland Hellmann Munich, Germany Oldenbourg Verlag [2013] © 2013 1 online resource illustrations txt rdacontent c rdamedia cr rdacarrier Online resource; title from PDF title page (ebrary, viewed April 28, 2014) Vorwort; Teil 1: Grundlagen; 1 Einleitung; 1.1 Grundbegriffe; 1.2 Einheiten; 1.3 Geschichte; 1.4 Arten von Computern; 2 Allgemeiner Aufbau eines Computersystems; 2.1 Blockdiagramm und grundlegende Abläufe; 2.2 Detaillierteres Computermodell; 2.3 Speicher und E/A-Bausteine; 2.4 Prozessor und Busse; 2.5 Taxonomien; 3 Performance und Performanceverbesserung; 3.1 Angabe der Rechenleistung; 3.2 Caching; 3.2.1 Caching beim Lesen von Daten; 3.2.2 Caching beim Schreiben von Daten; 3.2.3 Cacheable Area; 3.2.4 Cache-Hierarchien; 3.3 Pipelining; 4 Verbreitete Rechnerarchitekturen; 4.1 CISC-Architektur 4.2 RISC-Architektur4.3 VON-NEUMANN-Architektur; 4.4 Harvard-Architektur; Teil 2: Digitaltechnik; 5 Grundlegende BOOLEsche Verknüpfungen; 5.1 BOOLEsche Algebra und Digitaltechnik; 5.2 Gatter; 5.2.1 Treiber und Identität; 5.2.2 Inverter und Negation; 5.2.3 UND-Gatter und Konjunktion; 5.2.4 NAND; 5.2.5 ODER-Gatter und Disjunktion; 5.2.6 NOR; 5.2.7 XOR und Antivalenz; 5.2.8 XNOR und Äquivalenz; 5.3 Gesetze der BOOLEschen Algebra; 6 Komplexere Schaltnetz-Komponenten; 6.1 Adressdecoder; 6.2 Multiplexer und Demultiplexer; 6.2.1 Multiplexer 2:1; 6.2.2 Demultiplexer 1:2; 6.2.3 Multiplexer n:1 6.2.4 Demultiplexer 1:n6.2.5 Multiplexer m × n:n; 6.3 Varianten der Schaltzeichen; 6.4 Digitaler Komparator; 6.5 Addierer; 6.6 ALU; 7 Schaltwerke; 7.1 RS-Flipflop; 7.2 Arten von Eingängen; 7.2.1 Vorrangige Eingänge; 7.2.2 Taktzustandssteuerung; 7.2.3 Taktflankensteuerung; 7.2.4 Asynchrone Eingänge; 7.3 D-Flipflop; 7.4 Register und Schieberegister; 7.5 T-Flipflop; 7.6 JK-Flipflop; 7.7 Zähler; Teil 3: Arithmetik; 8 Zahlendarstellung; 8.1 Vorzeichen-Betrags-Darstellung; 8.2 Einerkomplement; 8.3 Zweierkomplement; 9 Arithmetische und logische Operationen; 9.1 Arithmetische Operationen 9.2 Logische Operationen9.3 Bitoperationen in C und C++; 10 Rechnen mit vorzeichenlosen Dualzahlen; 10.1 Addition und Subtraktion; 10.2 Multiplikation und Division; 11 Rechnen in der Vorzeichen-Betragsdarstellung; 11.1 Addition und Subtraktion; 11.2 Multiplikation und Division; 12 Rechnen im Zweierkomplement; 12.1 Addition und Subtraktion; 12.2 Multiplikation und Division; 12.3 Fazit; 13 Ganzzahl-Rechenwerk; 13.1 Beispiel-Rechenwerk; 13.2 Ergänzende Betrachtungen; 13.3 Beispiel: Addition; 13.4 Beispiel Multiplikation; 14 Gleitkommarechenwerk; 14.1 Darstellung von Gleitkommazahlen 14.2 Umwandlung von Dezimalbrüchen in Dualbrüche14.3 Ein Beispiel-Gleitkommarechenwerk; 14.3.1 Addition und Subtraktion; 14.3.2 Multiplikation; 14.3.3 Division; Teil 4: Prozessoren; 15 Maschinensprache; 16 Steuerwerk; 17 Mikroprogrammierung; 17.1 Konzept; 17.2 Beispiel-Mikroprogrammsteuerung; 17.3 Befehlssatzentwurf; 17.4 Erweiterung der Mikroprogrammsteuerung; 18 Spezielle Techniken und Abläufe im Prozessor; 18.1 Befehlszyklus; 18.2 Strategien bei Programmverzweigungen; 18.3 Out of Order Execution; 18.4 64-Bit-Erweiterungen; 18.5 Sicherheitsfeatures; 19 Multiprozessorsysteme Eine hochkomplexe Architektur verbirgt sich auf engstem Raum - dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung COMPUTERS / Computer Literacy bisacsh COMPUTERS / Computer Science bisacsh COMPUTERS / Data Processing bisacsh COMPUTERS / Hardware / General bisacsh COMPUTERS / Information Technology bisacsh COMPUTERS / Machine Theory bisacsh COMPUTERS / Reference bisacsh Computer architecture fast Digital electronics fast Logic design fast Computer architecture Digital electronics Logic design Informatik Computer architecture Digital electronics Logic design Computerarchitektur (DE-588)4048717-9 gnd rswk-swf 1\p (DE-588)4123623-3 Lehrbuch gnd-content Computerarchitektur (DE-588)4048717-9 s 2\p DE-604 Erscheint auch als Druck-Ausgabe Hellmann, Roland, author Rechnerarchitektur 1\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 2\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk |
spellingShingle | Hellmann, Roland 1978- Rechnerarchitektur einführung in den Aufbau moderner computer Vorwort; Teil 1: Grundlagen; 1 Einleitung; 1.1 Grundbegriffe; 1.2 Einheiten; 1.3 Geschichte; 1.4 Arten von Computern; 2 Allgemeiner Aufbau eines Computersystems; 2.1 Blockdiagramm und grundlegende Abläufe; 2.2 Detaillierteres Computermodell; 2.3 Speicher und E/A-Bausteine; 2.4 Prozessor und Busse; 2.5 Taxonomien; 3 Performance und Performanceverbesserung; 3.1 Angabe der Rechenleistung; 3.2 Caching; 3.2.1 Caching beim Lesen von Daten; 3.2.2 Caching beim Schreiben von Daten; 3.2.3 Cacheable Area; 3.2.4 Cache-Hierarchien; 3.3 Pipelining; 4 Verbreitete Rechnerarchitekturen; 4.1 CISC-Architektur 4.2 RISC-Architektur4.3 VON-NEUMANN-Architektur; 4.4 Harvard-Architektur; Teil 2: Digitaltechnik; 5 Grundlegende BOOLEsche Verknüpfungen; 5.1 BOOLEsche Algebra und Digitaltechnik; 5.2 Gatter; 5.2.1 Treiber und Identität; 5.2.2 Inverter und Negation; 5.2.3 UND-Gatter und Konjunktion; 5.2.4 NAND; 5.2.5 ODER-Gatter und Disjunktion; 5.2.6 NOR; 5.2.7 XOR und Antivalenz; 5.2.8 XNOR und Äquivalenz; 5.3 Gesetze der BOOLEschen Algebra; 6 Komplexere Schaltnetz-Komponenten; 6.1 Adressdecoder; 6.2 Multiplexer und Demultiplexer; 6.2.1 Multiplexer 2:1; 6.2.2 Demultiplexer 1:2; 6.2.3 Multiplexer n:1 6.2.4 Demultiplexer 1:n6.2.5 Multiplexer m × n:n; 6.3 Varianten der Schaltzeichen; 6.4 Digitaler Komparator; 6.5 Addierer; 6.6 ALU; 7 Schaltwerke; 7.1 RS-Flipflop; 7.2 Arten von Eingängen; 7.2.1 Vorrangige Eingänge; 7.2.2 Taktzustandssteuerung; 7.2.3 Taktflankensteuerung; 7.2.4 Asynchrone Eingänge; 7.3 D-Flipflop; 7.4 Register und Schieberegister; 7.5 T-Flipflop; 7.6 JK-Flipflop; 7.7 Zähler; Teil 3: Arithmetik; 8 Zahlendarstellung; 8.1 Vorzeichen-Betrags-Darstellung; 8.2 Einerkomplement; 8.3 Zweierkomplement; 9 Arithmetische und logische Operationen; 9.1 Arithmetische Operationen 9.2 Logische Operationen9.3 Bitoperationen in C und C++; 10 Rechnen mit vorzeichenlosen Dualzahlen; 10.1 Addition und Subtraktion; 10.2 Multiplikation und Division; 11 Rechnen in der Vorzeichen-Betragsdarstellung; 11.1 Addition und Subtraktion; 11.2 Multiplikation und Division; 12 Rechnen im Zweierkomplement; 12.1 Addition und Subtraktion; 12.2 Multiplikation und Division; 12.3 Fazit; 13 Ganzzahl-Rechenwerk; 13.1 Beispiel-Rechenwerk; 13.2 Ergänzende Betrachtungen; 13.3 Beispiel: Addition; 13.4 Beispiel Multiplikation; 14 Gleitkommarechenwerk; 14.1 Darstellung von Gleitkommazahlen 14.2 Umwandlung von Dezimalbrüchen in Dualbrüche14.3 Ein Beispiel-Gleitkommarechenwerk; 14.3.1 Addition und Subtraktion; 14.3.2 Multiplikation; 14.3.3 Division; Teil 4: Prozessoren; 15 Maschinensprache; 16 Steuerwerk; 17 Mikroprogrammierung; 17.1 Konzept; 17.2 Beispiel-Mikroprogrammsteuerung; 17.3 Befehlssatzentwurf; 17.4 Erweiterung der Mikroprogrammsteuerung; 18 Spezielle Techniken und Abläufe im Prozessor; 18.1 Befehlszyklus; 18.2 Strategien bei Programmverzweigungen; 18.3 Out of Order Execution; 18.4 64-Bit-Erweiterungen; 18.5 Sicherheitsfeatures; 19 Multiprozessorsysteme Eine hochkomplexe Architektur verbirgt sich auf engstem Raum - dem Prozessor. Schritt für Schritt führt der Autor in den grundlegenden Aufbau moderner Rechner ein. Anschaulichkeit und Nachvollziehbarkeit stehen dabei im Vordergrund. Das Buch deckt den typischen Stoff einer einführenden Vorlesung zur Rechnerarchitektur an Hochschulen ab. Mit über 120 Aufgaben incl. Lösungen eignet sich das Buch hervorragend für das Selbststudium oder zur Vor- und Nachbereitung einer Vorlesung COMPUTERS / Computer Literacy bisacsh COMPUTERS / Computer Science bisacsh COMPUTERS / Data Processing bisacsh COMPUTERS / Hardware / General bisacsh COMPUTERS / Information Technology bisacsh COMPUTERS / Machine Theory bisacsh COMPUTERS / Reference bisacsh Computer architecture fast Digital electronics fast Logic design fast Computer architecture Digital electronics Logic design Informatik Computer architecture Digital electronics Logic design Computerarchitektur (DE-588)4048717-9 gnd |
subject_GND | (DE-588)4048717-9 (DE-588)4123623-3 |
title | Rechnerarchitektur einführung in den Aufbau moderner computer |
title_auth | Rechnerarchitektur einführung in den Aufbau moderner computer |
title_exact_search | Rechnerarchitektur einführung in den Aufbau moderner computer |
title_full | Rechnerarchitektur einführung in den Aufbau moderner computer von Prof. Roland Hellmann |
title_fullStr | Rechnerarchitektur einführung in den Aufbau moderner computer von Prof. Roland Hellmann |
title_full_unstemmed | Rechnerarchitektur einführung in den Aufbau moderner computer von Prof. Roland Hellmann |
title_short | Rechnerarchitektur |
title_sort | rechnerarchitektur einfuhrung in den aufbau moderner computer |
title_sub | einführung in den Aufbau moderner computer |
topic | COMPUTERS / Computer Literacy bisacsh COMPUTERS / Computer Science bisacsh COMPUTERS / Data Processing bisacsh COMPUTERS / Hardware / General bisacsh COMPUTERS / Information Technology bisacsh COMPUTERS / Machine Theory bisacsh COMPUTERS / Reference bisacsh Computer architecture fast Digital electronics fast Logic design fast Computer architecture Digital electronics Logic design Informatik Computer architecture Digital electronics Logic design Computerarchitektur (DE-588)4048717-9 gnd |
topic_facet | COMPUTERS / Computer Literacy COMPUTERS / Computer Science COMPUTERS / Data Processing COMPUTERS / Hardware / General COMPUTERS / Information Technology COMPUTERS / Machine Theory COMPUTERS / Reference Computer architecture Digital electronics Logic design Informatik Computer architecture Digital electronics Logic design Computerarchitektur Lehrbuch |
work_keys_str_mv | AT hellmannroland rechnerarchitektureinfuhrungindenaufbaumodernercomputer |