Digitaltechnik: Grundlagen, VHDL, FPGAs, Mikrocontroller
Gespeichert in:
Vorheriger Titel: | Woitowitz, Roland Digitaltechnik |
---|---|
Hauptverfasser: | , , , |
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Berlin
Springer Vieweg
[2016]
|
Ausgabe: | 7., überarbeitete und aktualisierte Auflage |
Schriftenreihe: | Springer-Lehrbuch
OnlinePlus |
Schlagworte: | |
Online-Zugang: | Inhaltstext Inhaltsverzeichnis Inhaltsverzeichnis |
Beschreibung: | XXIII, 560 Seiten Illustrationen, Diagramme |
ISBN: | 9783662497302 3662497301 |
Internformat
MARC
LEADER | 00000nam a22000008c 4500 | ||
---|---|---|---|
001 | BV043762281 | ||
003 | DE-604 | ||
005 | 20190606 | ||
007 | t| | ||
008 | 160913s2016 gw a||| |||| 00||| ger d | ||
015 | |a 16,N22 |2 dnb | ||
016 | 7 | |a 1101788763 |2 DE-101 | |
020 | |a 9783662497302 |c Broschur : EUR 39.99 (DE), EUR 41.11 (AT), sfr 50.00 (freier Preis) |9 978-3-662-49730-2 | ||
020 | |a 3662497301 |9 3-662-49730-1 | ||
024 | 3 | |a 9783662497302 | |
028 | 5 | 2 | |a Bestellnummer: 86349008 |
028 | 5 | 2 | |a Bestellnummer: 978-3-662-49730-2 |
035 | |a (OCoLC)951119483 | ||
035 | |a (DE-599)DNB1101788763 | ||
040 | |a DE-604 |b ger |e rda | ||
041 | 0 | |a ger | |
044 | |a gw |c XA-DE-BE | ||
049 | |a DE-860 |a DE-29T |a DE-12 |a DE-92 |a DE-1050 |a DE-523 |a DE-1046 |a DE-859 |a DE-634 |a DE-83 |a DE-898 |a DE-91 |a DE-2070s |a DE-B768 | ||
082 | 0 | |a 621.3815 |2 22/ger | |
082 | 0 | |a 621.39 |2 22/ger | |
082 | 0 | |a 621.3 |2 23 | |
084 | |a ZN 5600 |0 (DE-625)157468: |2 rvk | ||
084 | |a 620 |2 sdnb | ||
084 | |a ELT 450f |2 stub | ||
084 | |a 621.3 |2 sdnb | ||
100 | 1 | |a Gehrke, Winfried |d 1962- |e Verfasser |0 (DE-588)173012272 |4 aut | |
245 | 1 | 0 | |a Digitaltechnik |b Grundlagen, VHDL, FPGAs, Mikrocontroller |c Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz |
250 | |a 7., überarbeitete und aktualisierte Auflage | ||
264 | 1 | |a Berlin |b Springer Vieweg |c [2016] | |
264 | 4 | |c © 2016 | |
300 | |a XXIII, 560 Seiten |b Illustrationen, Diagramme | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a Springer-Lehrbuch | |
490 | 0 | |a OnlinePlus | |
650 | 0 | 7 | |a Digitaltechnik |0 (DE-588)4012303-0 |2 gnd |9 rswk-swf |
653 | |a Mixed media product | ||
653 | |a Digitaltechnik | ||
653 | |a Elektronik | ||
653 | |a Kommunikationstechnik | ||
653 | |a Mikroelektronik | ||
653 | |a Nachrichtentechnik | ||
653 | |a Signale | ||
655 | 7 | |0 (DE-588)4123623-3 |a Lehrbuch |2 gnd-content | |
689 | 0 | 0 | |a Digitaltechnik |0 (DE-588)4012303-0 |D s |
689 | 0 | |5 DE-604 | |
700 | 1 | |a Winzker, Marco |d 1964- |0 (DE-588)114211167 |4 aut | |
700 | 1 | |a Urbanski, Klaus |d 1942- |0 (DE-588)115702342 |4 aut | |
700 | 1 | |a Woitowitz, Roland |d 1941- |0 (DE-588)115702369 |4 aut | |
710 | 2 | |a Springer-Verlag GmbH |0 (DE-588)1065168780 |4 pbl | |
776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe, eBook |z 978-3-662-49731-9 |
780 | 0 | 0 | |i Vorangegangen ist |a Woitowitz, Roland |t Digitaltechnik |
856 | 4 | 2 | |m X:MVB |q text/html |u http://deposit.dnb.de/cgi-bin/dokserv?id=3388e31d18dd4de680e847bf363ad542&prov=M&dok_var=1&dok_ext=htm |3 Inhaltstext |
856 | 4 | 2 | |m B:DE-101 |q application/pdf |u http://d-nb.info/1101788763/04 |3 Inhaltsverzeichnis |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=029173601&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-029173601 |
Datensatz im Suchindex
_version_ | 1817967939536551936 |
---|---|
adam_text |
INHALTSVERZEICHNIS
1
EINFUEHRUNG.
1
1.1 ARBEITSWEISE DIGITALER
SCHALTUNGEN. 2
1.1.1 DARSTELLUNG VON
INFORMATIONEN. 2
1.1.2 LOGIK-PEGEL UND
LOGIK-ZUSTAND. 2
1.1.3 VERARBEITUNG VON
INFORMATIONEN. 3
1.1.4 BEISPIEL: EINFACHER
GRAFIKCONTROLLER. 4
1.1.5 BEISPIEL: ZAEHLER IM
GRAFIKCONTROLLER. 6
1.2 TECHNISCHE REALISIERUNG DIGITALER
SCHALTUNGEN. 7
1.2.1
LOGIKBAUSTEINE.
7
1.2.2 KUNDENSPEZIFISCHE INTEGRIERTE SCHALTUNG
.
8
1.2.3
STANDARDBAUELEMENTE.
8
1.2.4 PROGRAMMIERBARE
SCHALTUNG. 9
1.2.5
MIKROCONTROLLER.
10
1.3 DIGITALE UND ANALOGE
INFORMATIONEN.
11
1.3.1 DARSTELLUNG VON
INFORMATIONEN. 11
1.3.2 VOR- UND NACHTEILE DER
DARSTELLUNGEN. 11
1.3.3 WERT-UND
ZEITDISKRET.
12
1.4
UEBUNGSAUFGABEN.
13
2 DIGITALE CODIERUNG VON INFORMATIONEN
.
17
2.1
GRUNDLAGEN.
18
2.2 VORZEICHENLOSE
ZAHLEN.
19
2.2.1
STELLENWERTSYSTEME.
19
2.2.2 DARSTELLUNG VORZEICHENLOSER ZAHLEN IN DER DIGITALTECHNIK
.
20
2.2.3 UMWANDLUNG ZWISCHEN ZAHLENSYSTEMEN
.
22
2.2.4 BEISPIELE ZUR UMWANDLUNG ZWISCHEN ZAHLENSYSTEMEN
.
22
2.2.5 WERTEBEREICHE UND
WORTBREITE. 24
2.2.6 ZAHLENDARSTELLUNG MIT BEGRENZTER WORTBREITE
.
25
2.2.7 BINAERE VORZEICHENLOSE
ADDITION. 26
2.2.8 BINAERE VORZEICHENLOSE
SUBTRAKTION. 27
2.2.9 BINAERE VORZEICHENLOSE MULTIPLIKATION UND DIVISION
.
29
2.3 VORZEICHENBEHAFTETE
ZAHLEN.
30
2.3.1
VORZEICHEN-BETRAG-DARSTELLUNG.
30
2.3.2
ZWEIERKOMPLEMENT-DARSTELLUNG.
32
2.3.3 ADDITION UND SUBTRAKTION IN ZWEIERKOMPLEMENT-DARSTELLUNG. . . 34
2.3.4 MULTIPLIKATION UND DIVISION IN
ZWEIERKOMPLEMENT-DARSTELLUNG.
35
2.3.5
BIAS-DARSTELLUNG.
36
2.3.6 DARSTELLBARE
ZAHLENBEREICHE.
36
2.4 REELLE
ZAHLEN.
37
2.4.1
FESTKOMMA-DARSTELLUNG.
37
2.4.2
GLEITKOMMA-DARSTELLUNG.
38
2.4.3 REELLE ZAHLEN IN DIGITALEN SYSTEMEN
.
39
2.5
CODES.
39
2.5.1
BCD-CODE.
40
2.5.2
GRAY-CODE.
41
2.5.3
1-AUS-N-CODE.
43
2.5.4
ASCII-CODE.
44
2.5.5
7-SEGMENT-CODE.
44
2.6
UEBUNGSAUFGABEN.
47
3 EINFUEHRUNG IN V H D L
.
51
3.1 DESIGNMETHODIK IM
UEBERBLICK.
52
3.2 GRUNDSTRUKTUR EINES
VHDL-MODULS. 54
3.2.1
BIBLIOTHEKEN.
55
3.2.2 ENTITY UND
ARCHITECTURE.
56
3.2.3
BEZEICHNER.
57
3.3 GRUNDLEGENDE
DATENTYPEN.
58
3.3.1
INTEGER.
58
3.3.2 S TD JO G IC
.
59
3.3.3
STD_LOGIC_VECTOR.
60
3.3.4 SIGNED UND
UNSIGNED.
61
3.3.5
KONSTANTEN.
62
3.3.6 UMWANDLUNG ZWISCHEN DATENTYPEN
.
63
3.3.7 DATENTYP B
IT.
64
3.4
OPERATOREN.
65
3.5
SIGNALE.
67
3.5.1 DEFINITION UND VERWENDUNG VON SIGNALEN
.
67
3.5.2
SIGNALZUWEISUNGEN.
68
3.6
PROZESSE.
69
3.6.1 SYNTAKTISCHER AUFBAU VON PROZESSEN
.
70
3.6.2 AUSFUEHRUNG VON
PROZESSEN. 71
3.6.3
VARIABLEN.
72
3.6.4 SIGNALZUWEISUNGEN IN
PROZESSEN. 73
3.6.5 WICHTIGE SPRACHKONSTRUKTE IN VHDL-PROZESSEN.
75
3.7
HIERARCHIE.
79
3.8
UEBUNGSAUFGABEN.
81
4 KOMBINATORISCHE
SCHALTUNGEN.
85
4.1
SCHALTALGEBRA.
86
4.1.1 SCHALTFUNKTION UND
SCHALTZEICHEN. 86
4.1.2
FUNKTIONSTABELLE.
87
4.1.3 FUNKTIONSTABELLE MIT
DON*T-CARE. 87
4.2 FUNKTIONEN DER
SCHALTALGEBRA.
88
4.2.1
UND-VERKNUEPFUNG.
89
4.2.2
ODER-VERKNUEPFUNG.
90
4.2.3 NEGATION,
INVERTER.
90
4.2.4
NAND-VERKNUEPFUNG.
91
4.2.5
NOR-VERKNUEPFUNG.
92
4.2.6 XOR-VERKNUEPFUNG
.
92
4.2.7
XNOR-VERKNUEPFUNG.
92
4.2.8 WEITERE
VERKNUEPFUNGEN.
93
4.2.9
LOGIKSTUFEN.
93
4.2.10 US-AMERIKANISCHE
LOGIKSYMBOLE. 94
4.3 RECHENREGELN DER
SCHALTALGEBRA.
94
4.3.1
VORRANGREGELN.
94
4.3.2
RECHENREGELN.
95
4.4 SCHALTUNGSENTWURF DURCH
MINIMIEREN. 98
4.4.1
MINTERME.
98
4.4.2 SCHALTUNGSENTWURF MIT
MINTERMEN. 98
4.4.3 MINIMIERUNG VON
MINTERMEN. 99
4.4.4
MAXTERME.
100
4.4.5 SCHALTUNGSENTWURF MIT
MAXTERMEN. 100
4.4.6 MINIMIERUNG VON M
AXTERMEN. 100
4.5 SCHALTUNGSMINIMIERUNG MIT KARNAUGH-DIAGRAMM
.
101
4.5.1 GRUNDSAETZLICHE
VORGEHENSWEISE. 101
4.5.2 KARNAUGH-DIAGRAMM FUER ZWEI VARIABLEN
.
102
4.5.3 KARNAUGH-DIAGRAMM FUER DREI VARIABLEN
.
103
4.5.4 KARNAUGH-DIAGRAMM FUER VIER VARIABLEN
.
104
4.5.5 AUSWAHL DER ERFORDERLICHEN
TERME. 106
4.5.6 ERMITTLUNG DER MINIMIERTEN
FUNKTION. 106
4.5.7 KARNAUGH-DIAGRAMM MIT DON*T-C ARE
.
107
4.5.8 KARNAUGH-DIAGRAMM FUER MEHR ALS VIER VARIABLEN
.
109
4.5.9 KARNAUGH-DIAGRAMM DER KONJUNKTIVEN NORMALFORM
.
109
4.6 VHDL FUER KOMBINATORISCHE
SCHALTUNGEN. 110
4.6.1 BESCHREIBUNG LOGISCHER VERKNUEPFUNGEN
.
110
4.6.2 BESCHREIBUNG DER
FUNKTION. 111
4.7
UEBUNGSAUFGABEN.
112
5 SEQUENZIELLE
SCHALTUNGEN.
115
5.1
SPEICHERELEMENTE.
116
5.1.1
RS-FLIP-FLOP.
116
5.1.2 TAKTSTEUERUNG VON
FLIP-FLOPS. 118
5.1.3
D-FLIP-FLOP.
122
5.1.4 ERWEITERUNG DES
D-FLIP-FLOPS. 125
5.1.5 WEITERE
FLIP-FLOPS.
128
5.1.6
KIPPSTUFEN.
129
5.2 ENDLICHE
AUTOMATEN.
129
5.2.1
AUTOMATENTHEORIE.
130
5.2.2 BEISPIEL FUER EINEN
AUTOMATEN. 132
5.2.3 ENTWURF VON
AUTOMATEN.
135
5.2.4 CODIERUNG VON
ZUSTAENDEN. 144
5.2.5 ENTWURF VON
MEALY-AUTOMATEN. 149
5.2.6 VERGLEICH VON MEALY- UND MOORE-AUTOMAT
.
153
5.2.7
REGISTERAUSGABE.
154
5.2.8 ASYNCHRONE
AUTOMATEN.
157
5.3 ENTWURF SEQUENZIELLER SCHALTUNGEN MIT VHDL
.
158
5.3.1 GRUNDFORM DES GETAKTETEN PROZESSES
.
158
5.3.2 ERWEITERTE FUNKTION DES GETAKTETEN PROZESSES
.
159
5.3.3 STEUERLEITUNGEN FUER
FLIP-FLOPS. 160
5.3.4 ENTWURF VON
AUTOMATEN.
163
5.3.5 PROGRAMMIERSTILE FUER
VHDL-CODE. 166
5.4
UEBUNGSAUFGABEN.
167
6
SCHALTUNGSSTRUKTUREN.
173
6.1 GRUNDSTRUKTUREN DIGITALER
SCHALTUNGEN. 173
6.1.1 TOP-DOWN
ENTWURF.
173
6.1.2 DARSTELLUNG VON SCHALTUNGSSTRUKTUREN
.
174
6.2 KOMBINATORISCHE
GRUNDSTRUKTUREN.
175
6.2.1
MULTIPLEXER.
175
6.2.2
DEMULTIPLEXER.
176
6.2.3
ADDIERER.
177
6.3 SEQUENZIELLE
GRUNDSTRUKTUREN.
180
6.3.1
ZAEHLER.
180
6.3.2
SCHIEBEREGISTER.
182
6.3.3 RUECKGEKOPPELTES
SCHIEBEREGISTER. 183
6.4
ZEITVERHALTEN.
184
6.4.1 VERZOEGERUNGSZEIT REALER SCHALTUNGEN
.
184
6.4.2 TRANSIENTE
SIGNALZUSTAENDE.
184
6.4.3 SIGNALUEBERGAENGE IN KOMPLEXEN SCHALTUNGEN
.
185
6.5 TAKTKONZEPT IN REALEN
SCHALTUNGEN. 186
6.5.1 REGISTER-TRANSFER-LEVEL
(RTL). 186
6.5.2 BEISPIEL FUER ENTWURF MIT REGISTER-TRANSFER-LEVEL:
AMPELSTEUERUNG.
187
6.5.3 KRITISCHER
PFAD.
190
6.5.4
PIPELINING.
191
6.5.5
TAKTUEBERGAENGE.
193
6.5.6 METASTABILITAET VON
FLIP-FLOPS. 195
6.5.7 TAKTUEBERGANG MEHRERER
SIGNALE. 196
6.6 SPEZIELLE
EIN-/AUSGANGSSTRUKTUREN.
197
6.6.1
SCHMITT-TRIGGER-EINGANG.
197
6.6.2
TRI-STATE-AUSGANG.
198
6.6.3 OPEN-KOLLEKTOR-
AUSGANG. 199
6.7
UEBUNGSAUFGABEN.
200
7 REALISIERUNG DIGITALER SYSTEME
.
203
7.1 STANDARDISIERTE
LOGIKBAUSTEINE.
204
7.1.1 CHARAKTERISTISCHE EIGENSCHAFTEN DIGITALER SCHALTKREISE
.
206
7.1.2
LASTFAKTOREN.
206
7.1.3
STOERSPANNUNGSABSTAND.
208
7.1.4
SCHALTZEITEN.
208
7.1.5
LOGIKFAMILIEN.
209
7.2 KOMPONENTEN FUER DIGITALE
SYSTEME. 210
7.2.1
ASICS.
210
7.2.2
ASSPS.
211
7.2.3 FPGAS UND CPLD
S.
211
7.2.4
MIKROCONTROLLER.
212
7.2.5 VERGLEICH DER
ALTERNATIVEN.
214
7.2.6 KOMBINATION VON
KOMPONENTEN. 214
7.3 VHDL-BASIERTER
SYSTEMENTWURF.
215
7.3.1
DESIGNFLOW.
215
7.3.2
VHDL-EINGABE.
216
7.3.3
SIMULATION.
217
7.3.4
SYNTHESE.
219
7.3.5 PLATZIERUNG UND
VERDRAHTUNG. 220
7.3.6
TIMINGANALYSE.
220
7.3.7
INBETRIEBNAHME.
221
7.3.8 DER DIGITALE ENTWURF ALS ITERATIVER PROZESS
.
222
7.4
UEBUNGSAUFGABEN.
223
8
VHDL-VERTIEFUNG.
225
8.1 WEITERE
DATENTYPEN.
225
8.1.1 NATURAL UND R E A
L.
225
8.1.2
BOOLEAN.
226
8.1.3
TIME.
226
8.1.4 STD_ULOGIC, STD_ULOGIC_VECTOR
.
227
8.1.5 BENUTZERDEFINIERTE DATENTYPEN
.
227
8.1.6 ZEICHEN UND ZEICHENKETTEN
.
227
8.1.7
SUBTYPES.
228
8.1.8
ARRAYS.
229
8.1.9
RECORDS.
230
8.2 SPRACHELEMENTE ZUR CODE-STRUKTURIERUNG
.
231
8.2.1
FUNCTION.
231
8.2.2
PROCEDURE.
232
8.2.3 ENTITY-DEKLARATION MIT GENERICS
.
234
8.2.4
GENERATE-ANWEISUNG.
236
8.2.5
ATTRIBUTE.
238
8.2.6 INSTALLIERUNG MIT DER COMPONENT-ANWEISUNG
.
240
8.2.7
PAKETE.
241
8.2.8 EINBINDUNG VON SPEZIALKOMPONENTEN
.
243
8.3 SPRACHELEMENTE ZUR
VERIFIKATION.
250
8.3.1 BINAERE
EIN-/AUSGABE.
250
8.3.2 EIN-ZAUSGABE MIT TEXTDATEIEN
.
251
8.3.3 WAIT-ANWEISUNGEN IN TESTBENCHES
.
253
8.3.4 TESTBENCH MIT INTERAKTIVER UEBERPRUEFUNG
.
254
8.3.5 TESTBENCH MIT ASSERT-ANWEISUNGEN
.
255
8.3.6 TESTBENCH MIT DATEIEIN-/-AUSGABE
.
256
8.4
UEBUNGSAUFGABEN.
260
9 PROGRAMMIERBARE
LOGIK.
263
9.1 GRUNDKONZEPTE PROGRAMMIERBARER L O G IK
. 264
9.1.1 ZWEISTUFIGE L O G IK
.
264
9.1.2 TABELLENBASIERTE LOGIKIMPLEMENTIERUNG
.
267
9.2 SIMPLE PROGRAMMABLE LOGIC DEVICE (SPLD)
.
269
9.3 COMPLEX PROGRAMMABLE LOGIC DEVICE (CPLD )
.
271
9.4 FIELD PROGRAMMABLE GATE
ARRAYS. 273
9.4.1 ALLGEMEINER AUFBAU EINES FPGAS
.
273
9.4.2 TAKTVERTEILUNG IM F PG A
. 276
9.4.3 TYPISCHE SPEZIALKOMPONENTEN
.
277
9.5
FPGA-FAMILIEN.
281
9.5.1 VERGLEICH AUSGEWAEHLTER FPGA-FAMILIEN
.
282
9.6 HINWEISE ZUM
SELBSTSTUDIUM.
285
9.7
UEBUNGSAUFGABEN.
286
10
HALBLEITERTECHNIK.
289
10.1
CMOS-TECHNOLOGIE.
290
10.1.1 PRINZIPIELLER
AUFBAU.
290
10.1.2
FELDEFFEKTTRANSISTOREN.
292
10.1.3
LAYOUT.
294
10.2 GRUNDSCHALTUNGEN IN
CMOS-TECHNIK. 296
10.2.1 INVERTER.
.
.
.
296
10.2.2
LOGIKGATTER.
296
10.2.3
TRANSMISSION-GATE.
297
10.2.4
FLIP-FLOP.
298
10.3
VERLUSTLEISTUNG.
300
10.3.1 STATISCHE
VERLUSTLEISTUNG.
301
10.3.2 DYNAMISCHE
VERLUSTLEISTUNG.
301
10.3.3 ENTWURF ENERGIEEFFIZIENTER
SCHALTUNGEN. 303
10.4 INTEGRIERTE
SCHALTUNGEN.
304
10.4.1 LOGIKSYNTHESE UND
LAYOUT. 304
10.4.2 HERSTELLUNG.
.
.
307
10.4.3
PACKAGING.
308
10.4.4
GEHAEUSE.
309
10.5 MINIATURISIERUNG DER
HALBLEITERTECHNIK. 310
10.5.1 MOORE*SCHES
GESETZ.
310
10.5.2
FINFET-TRANSISTOREN.
311
10.5.3 WEITERE
TECHNOLOGIEENTWICKLUNG. 312
10.6
UEBUNGSAUFGABEN.
312
11
SPEICHER.
315
11.1
UEBERSICHT.
316
11.1.1 BEGRIFFE UND ABKUERZUNGEN
.
.-
.
316
11.1.2
GRUNDSTRUKTUR.
317
11.1.3 PHYSIKALISCHES
INTERFACE.
318
11.2
SPEICHERTECHNOLOGIEN.
319
11.2.1 SRAM
.
319
11.2.2
DRAM.
321
11.2.3 R O M
.
323
11.2.4
OTP-SPEICHER.
323
11.2.5
EEPROM.
324
11.2.6 INNOVATIVE
SPEICHERTECHNIKEN. 326
11.3 EINGEBETTETER
SPEICHER.
329
11.3.1 SRAM
.
329
11.3.2
DRAM.
331
11.3.3 R O M
.
331
11.3.4 NV RA M
.
332
11.4 DISKRETE
SPEICHERBAUSTEINE.
332
11.4.1 PRAKTISCHER
EINSATZ.
333
11.4.2
QDR-II-SRAM.
334
11.4.3
DDR3-SDRAM.
337
11.4.4
EEPROM.
340
11.4.5 FRAM MIT SERIELLEM
INTERFACE. 344
11.5
SPEICHERSYSTEME.
345
11.5.1
ADRESSDECODIERUNG.
346
11.5.2 MULTIPLEXING DES
DATENBUSSES. 348
11.5.3 ANSTEUERUNG DISKRETER SPEICHERBAUSTEINE
.
350
11.6
UEBUNGSAUFGABEN.
350
12 ANALOG-DIGITAL- UND DIGITAL-ANALOG-UMSETZER
.
353
12.1 GRUNDPRINZIP VON ANALOG-DIGITAL-UMSETZERN
.
353
12.1.1 SYSTEME ZUR UMSETZUNG ANALOGER IN DIGITALE SIGNALE
.
355
12.1.2
ABTASTTHEOREM.
356
12.1.3 ABTASTHALTEGLIED
(AHG). 357
12.1.4 ERREICHBARE GENAUIGKEIT FUER ADUS ABHAENGIG VON DER
CODEWORTLAENGE.
359
12.1.5 CODIERUNG DER
ADU-WERTE. 361
12.2 VERFAHREN ZUR
ANALOG-DIGITAL-UMSETZUNG.
361
12.2.1 PARALLEL
VERFAHREN.
362
12.2.2
WAEGEVERFAHREN.
363
12.2.3
ZAEHLVERFAHREN.
365
12.2.4 ERWEITERTES PARALLEL
VERFAHREN. 366
12.2.5 ERWEITERTES
ZAEHLVERFAHREN.
369
12.2.6 SINGLE- UND DUAL-SLOPE-VERFAHREN
.
370
12.2.7
SIGMA-DELTA-UMSETZER.
371
12.3 VERFAHREN ZUR
DIGITAL-ANALOG-UMSETZUNG.
374
12.3.1
DIREKTVERFAHREN.
375
12.3.2 SUMMATION GEWICHTETER
STROEME. 375
12.3.3
R-2R-LEITEMETZWERK.
377
12.3.4
PULSWEITENMODULATION.
379
12.4 EIGENSCHAFTEN REALER AD- UND
DA-UMSETZER. 380
12.4.1 STATISCHE
FEHLER.
380
12.4.2 DYNAMISCHE
FEHLER.
384
12.5 ANSTEUERUNG VON DISKRETEN AD- UND DA-UMSETZERN
.
388
12.5.1 SERIELLE
ANSTEUERUNG.
388
12.5.2 PARALLELE ANSTEUERUNG
.
391
12.5.3 SERIELLE HOCHGESCHWINDIGKEITSSCHNITTSTELLE JESD204B
.
393
12.6
UEBUNGSAUFGABEN.
395
13 GRUNDLAGEN DER MIKROPROZESSORTECHNIK
.
397
13.1 GRUNDSTRUKTUR EINES
MIKRORECHNERSYSTEMS. 397
13.2 BEFEHLSABARBEITUNG IN EINEM
MIKROPROZESSOR. 401
13.3 TYPISCHE
BEFEHLSKLASSEN.
402
13.3.1 AUFBAU EINES
BEFEHLSWORTES. 402
13.3.2 ARITHMETISCHE UND LOGISCHE
BEFEHLE. 403
13.3.3
TRANSFERBEFEHLE.
404
13.3.4 BEFEHLE ZUR PROGRAMMABLAUFSTEUERUNG
.
405
13.3.5
SPEZIALBEFEHLE.
405
13.4 ADRESSIERUNG VON DATEN UND
BEFEHLEN. 406
13.4.1 UNMITTELBARE
ADRESSIERUNG. 406
13.4.2 ABSOLUTE
ADRESSIERUNG.
407
13.4.3 INDIREKTE
ADRESSIERUNG.
407
13.4.4 INDIREKTE ADRESSIERUNG MIT DEM STACKPOINTER
.
409
13.4.5
BEFEHLSADRESSIERUNG.
410
13.5 MASSNAHMEN ZUR STEIGERUNG DER RECHENLEISTUNG
.
410
13.5.1 ERHOEHUNG DER
TAKTFREQUENZ. 411
13.5.2 PARALLELITAET
.
411
13.5.3
PIPELINING.
412
13.5.4
BEFEHLSSATZERWEITERUNGEN.
415
13.6 GRUNDLEGENDE
MIKROPROZESSORARCHITEKTUREN.
416
13.6.1 C IS C
.
416
13.6.2 R IS C
.
417
13.6.3 RISC UND
HARVARD-ARCHITEKTUR. 418
13.7
MIKROCONTROLLER.
420
13.8
UEBUNGSAUFGABEN.
423
14 M
IKROCONTROLLER.
425
14.1 DIE MIKROCONTROLLER-FAMILIE
AVR. 425
14.2 PROGRAMMIERUNG VON
MIKROCONTROLLERN. 427
14.2.1 PROGRAMMIERUNG IN
ASSEMBLER. 429
14.2.2 PROGRAMMIERUNG IN C
. 430
14.3 DIE
AVR-CPU.
433
14.4 DER
AVR-BEFEHLSSATZ.
436
14.4.1 ARITHMETISCHE UND LOGISCHE BEFEHLE
.
436
14.4.2
TRANSFERBEFEHLE.
437
14.4.3 BEFEHLE ZUR PROGRAMMABLAUFSTEUERUNG
.
437
14.5 VERWENDUNG DER
AVR-BEFEHLE.
444
14.5.1 ARITHMETISCHE UND LOGISCHE GRUNDFUNKTIONEN
.
444
14.5.2 BEFEHLE FUER DEN ZUGRIFF AUF SPEICHER UND
PERIPHERIEKOMPONENTEN.
451
14.5.3
PROGRAMMVERZWEIGUNGEN.
453
14.6 GRUNDLAGEN DER
INTERRUPTVERARBEITUNG.
458
14.6.1
INTERRUPTFREIGABE.
459
14.6.2
INTERRUPT-SERVICE-ROUTINEN.
460
14.7 EINGEBETTETE
PERIPHERIEKOMPONENTEN.
463
14.7.1
PORTS.
464
14.7.2
TIMER.
470
14.7.3 SCHNITTSTELLEN FUER DIE SERIELLE DATENUEBERTRAGUNG
.
484
14.7.4 S P
I.
492
14.7.5 TWI/I2C
.
497
14.7.6 ANALOGE PERIPHERIEKOMPONENTEN
.
504
14.7.7 INTERRUPT-BASIERTE KOMMUNIKATION MIT
PERIPHERIEKOMPONENTEN.
511
14.8 HINWEISE ZUM PRAKTISCHEN SELBSTSTUDIUM
.
523
14.8.1
HARDWAREAUSWAHL.
523
14.8.2
ENTWICKLUNGSUMGEBUNGEN.
523
14.8.3 PROGRAMMIERUNG UND DEBUGGING VON AVR-MIKROCONTROLLEM. 524
14.9 UEBUNGSAUFGABEN
.
526
15 LOESUNGEN DER
UEBUNGSAUFGABEN.
529
LITERATURHINWEISE.
549
STICHWORTVERZEICHNIS
553 |
any_adam_object | 1 |
author | Gehrke, Winfried 1962- Winzker, Marco 1964- Urbanski, Klaus 1942- Woitowitz, Roland 1941- |
author_GND | (DE-588)173012272 (DE-588)114211167 (DE-588)115702342 (DE-588)115702369 |
author_facet | Gehrke, Winfried 1962- Winzker, Marco 1964- Urbanski, Klaus 1942- Woitowitz, Roland 1941- |
author_role | aut aut aut aut |
author_sort | Gehrke, Winfried 1962- |
author_variant | w g wg m w mw k u ku r w rw |
building | Verbundindex |
bvnumber | BV043762281 |
classification_rvk | ZN 5600 |
classification_tum | ELT 450f |
ctrlnum | (OCoLC)951119483 (DE-599)DNB1101788763 |
dewey-full | 621.3815 621.39 621.3 |
dewey-hundreds | 600 - Technology (Applied sciences) |
dewey-ones | 621 - Applied physics |
dewey-raw | 621.3815 621.39 621.3 |
dewey-search | 621.3815 621.39 621.3 |
dewey-sort | 3621.3815 |
dewey-tens | 620 - Engineering and allied operations |
discipline | Maschinenbau / Maschinenwesen Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
edition | 7., überarbeitete und aktualisierte Auflage |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a22000008c 4500</leader><controlfield tag="001">BV043762281</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20190606</controlfield><controlfield tag="007">t|</controlfield><controlfield tag="008">160913s2016 gw a||| |||| 00||| ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">16,N22</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">1101788763</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783662497302</subfield><subfield code="c">Broschur : EUR 39.99 (DE), EUR 41.11 (AT), sfr 50.00 (freier Preis)</subfield><subfield code="9">978-3-662-49730-2</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3662497301</subfield><subfield code="9">3-662-49730-1</subfield></datafield><datafield tag="024" ind1="3" ind2=" "><subfield code="a">9783662497302</subfield></datafield><datafield tag="028" ind1="5" ind2="2"><subfield code="a">Bestellnummer: 86349008</subfield></datafield><datafield tag="028" ind1="5" ind2="2"><subfield code="a">Bestellnummer: 978-3-662-49730-2</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)951119483</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)DNB1101788763</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">XA-DE-BE</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-860</subfield><subfield code="a">DE-29T</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-92</subfield><subfield code="a">DE-1050</subfield><subfield code="a">DE-523</subfield><subfield code="a">DE-1046</subfield><subfield code="a">DE-859</subfield><subfield code="a">DE-634</subfield><subfield code="a">DE-83</subfield><subfield code="a">DE-898</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-2070s</subfield><subfield code="a">DE-B768</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.3815</subfield><subfield code="2">22/ger</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.39</subfield><subfield code="2">22/ger</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.3</subfield><subfield code="2">23</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5600</subfield><subfield code="0">(DE-625)157468:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">620</subfield><subfield code="2">sdnb</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 450f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">621.3</subfield><subfield code="2">sdnb</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Gehrke, Winfried</subfield><subfield code="d">1962-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)173012272</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Digitaltechnik</subfield><subfield code="b">Grundlagen, VHDL, FPGAs, Mikrocontroller</subfield><subfield code="c">Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">7., überarbeitete und aktualisierte Auflage</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Berlin</subfield><subfield code="b">Springer Vieweg</subfield><subfield code="c">[2016]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">© 2016</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">XXIII, 560 Seiten</subfield><subfield code="b">Illustrationen, Diagramme</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Springer-Lehrbuch</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">OnlinePlus</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Mixed media product</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Digitaltechnik</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Elektronik</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Kommunikationstechnik</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Mikroelektronik</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Nachrichtentechnik</subfield></datafield><datafield tag="653" ind1=" " ind2=" "><subfield code="a">Signale</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4123623-3</subfield><subfield code="a">Lehrbuch</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Winzker, Marco</subfield><subfield code="d">1964-</subfield><subfield code="0">(DE-588)114211167</subfield><subfield code="4">aut</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Urbanski, Klaus</subfield><subfield code="d">1942-</subfield><subfield code="0">(DE-588)115702342</subfield><subfield code="4">aut</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Woitowitz, Roland</subfield><subfield code="d">1941-</subfield><subfield code="0">(DE-588)115702369</subfield><subfield code="4">aut</subfield></datafield><datafield tag="710" ind1="2" ind2=" "><subfield code="a">Springer-Verlag GmbH</subfield><subfield code="0">(DE-588)1065168780</subfield><subfield code="4">pbl</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Online-Ausgabe, eBook</subfield><subfield code="z">978-3-662-49731-9</subfield></datafield><datafield tag="780" ind1="0" ind2="0"><subfield code="i">Vorangegangen ist</subfield><subfield code="a">Woitowitz, Roland</subfield><subfield code="t">Digitaltechnik</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">X:MVB</subfield><subfield code="q">text/html</subfield><subfield code="u">http://deposit.dnb.de/cgi-bin/dokserv?id=3388e31d18dd4de680e847bf363ad542&prov=M&dok_var=1&dok_ext=htm</subfield><subfield code="3">Inhaltstext</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">B:DE-101</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://d-nb.info/1101788763/04</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=029173601&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-029173601</subfield></datafield></record></collection> |
genre | (DE-588)4123623-3 Lehrbuch gnd-content |
genre_facet | Lehrbuch |
id | DE-604.BV043762281 |
illustrated | Illustrated |
indexdate | 2024-12-09T13:02:11Z |
institution | BVB |
institution_GND | (DE-588)1065168780 |
isbn | 9783662497302 3662497301 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-029173601 |
oclc_num | 951119483 |
open_access_boolean | |
owner | DE-860 DE-29T DE-12 DE-92 DE-1050 DE-523 DE-1046 DE-859 DE-634 DE-83 DE-898 DE-BY-UBR DE-91 DE-BY-TUM DE-2070s DE-B768 |
owner_facet | DE-860 DE-29T DE-12 DE-92 DE-1050 DE-523 DE-1046 DE-859 DE-634 DE-83 DE-898 DE-BY-UBR DE-91 DE-BY-TUM DE-2070s DE-B768 |
physical | XXIII, 560 Seiten Illustrationen, Diagramme |
publishDate | 2016 |
publishDateSearch | 2016 |
publishDateSort | 2016 |
publisher | Springer Vieweg |
record_format | marc |
series2 | Springer-Lehrbuch OnlinePlus |
spelling | Gehrke, Winfried 1962- Verfasser (DE-588)173012272 aut Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz 7., überarbeitete und aktualisierte Auflage Berlin Springer Vieweg [2016] © 2016 XXIII, 560 Seiten Illustrationen, Diagramme txt rdacontent n rdamedia nc rdacarrier Springer-Lehrbuch OnlinePlus Digitaltechnik (DE-588)4012303-0 gnd rswk-swf Mixed media product Digitaltechnik Elektronik Kommunikationstechnik Mikroelektronik Nachrichtentechnik Signale (DE-588)4123623-3 Lehrbuch gnd-content Digitaltechnik (DE-588)4012303-0 s DE-604 Winzker, Marco 1964- (DE-588)114211167 aut Urbanski, Klaus 1942- (DE-588)115702342 aut Woitowitz, Roland 1941- (DE-588)115702369 aut Springer-Verlag GmbH (DE-588)1065168780 pbl Erscheint auch als Online-Ausgabe, eBook 978-3-662-49731-9 Vorangegangen ist Woitowitz, Roland Digitaltechnik X:MVB text/html http://deposit.dnb.de/cgi-bin/dokserv?id=3388e31d18dd4de680e847bf363ad542&prov=M&dok_var=1&dok_ext=htm Inhaltstext B:DE-101 application/pdf http://d-nb.info/1101788763/04 Inhaltsverzeichnis DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=029173601&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Gehrke, Winfried 1962- Winzker, Marco 1964- Urbanski, Klaus 1942- Woitowitz, Roland 1941- Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller Digitaltechnik (DE-588)4012303-0 gnd |
subject_GND | (DE-588)4012303-0 (DE-588)4123623-3 |
title | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller |
title_auth | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller |
title_exact_search | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller |
title_full | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz |
title_fullStr | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz |
title_full_unstemmed | Digitaltechnik Grundlagen, VHDL, FPGAs, Mikrocontroller Winfried Gehrke, Marco Winzker, Klaus Urbanski, Roland Woitowitz |
title_old | Woitowitz, Roland Digitaltechnik |
title_short | Digitaltechnik |
title_sort | digitaltechnik grundlagen vhdl fpgas mikrocontroller |
title_sub | Grundlagen, VHDL, FPGAs, Mikrocontroller |
topic | Digitaltechnik (DE-588)4012303-0 gnd |
topic_facet | Digitaltechnik Lehrbuch |
url | http://deposit.dnb.de/cgi-bin/dokserv?id=3388e31d18dd4de680e847bf363ad542&prov=M&dok_var=1&dok_ext=htm http://d-nb.info/1101788763/04 http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=029173601&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT gehrkewinfried digitaltechnikgrundlagenvhdlfpgasmikrocontroller AT winzkermarco digitaltechnikgrundlagenvhdlfpgasmikrocontroller AT urbanskiklaus digitaltechnikgrundlagenvhdlfpgasmikrocontroller AT woitowitzroland digitaltechnikgrundlagenvhdlfpgasmikrocontroller AT springerverlaggmbh digitaltechnikgrundlagenvhdlfpgasmikrocontroller |