Entwurf und Technologie hochintegrierter Schaltungen:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Elektronisch E-Book |
Sprache: | German |
Veröffentlicht: |
Wiesbaden
Vieweg+Teubner Verlag
1989
|
Schriftenreihe: | Leitfäden und Monographien der Informatik
|
Schlagworte: | |
Online-Zugang: | Volltext |
Beschreibung: | Der hohe Integrationsgrad moderner MOS-Technologien verlagert den Entwurfsschwerpunkt digitaler Schaltungen von der physikalischen Ebene hin zur logischen Ebene. In der Vergangenheit optimierten technologieorientierte Schaltungsspezialisten die Funktionalität der Systeme hinsichtlich der begrenzten Chipfläche. Heute bedeuten die alltäglichen Systementwürfe keine Herausforderung mehr an den Chipflächenbedarf. Die Systementwickler sind im Gegenteil aufgrund der funktionellen Komplexität der Systeme oft kaum in der Lage, das realisierbare Chipflächenangebot auszunutzen; denn der hohe Integrationsgrad bietet die Möglichkeit, komplexe Algorithmen und Programmteile direkt in VLSIEntwürfe umzusetzen. Der Entwickler komplexer digitaler Systeme sollte in der Lage sein, den Entwurf durchgängig von der algorithmischen Beschreibung (Verhalten) bis hin zur physikalischen Verwirklichung (Layout) durchführen zu kennen, um effiziente Lösungen zu finden und die Fortschritte in der integrierten Schaltungstechnik ausnutzen zu kennen. Führt auch die Entwurfsautomation und der Einsatz von Halbfertigprodukten (in Form von Standardzellenentwürfen und Gate-Arrays) zu einer weitgehenden Entlastung von den Problemen der physikalischen Entwurfsebene, so soll doch mit diesem Buch das Wissen zum Entwurf maßgeschneiderter Zellen vermittelt werden. Dieses Wissen ist für den technisch orientierten Informatiker aus zweierlei Gründen interessant: Erstens wird er in die Lage versetzt, die Wahl der Entwurfsstile kritisch gegeneinander abzuwägen sowie deren Entwicklungstrends mit ihren Auswirkungen auf den Systementwurf beurteilen zu können, zweitens ist der Entwicklungsstand der Entwurfsautomation noch nicht abgeschlossen, und es besteht in Verbindung mit der Anwendung von Workstations der Bedarf nach Hintergrundwissen im Bereich des physikalischen Entwurfs |
Beschreibung: | 1 Online-Ressource (247S.) |
ISBN: | 9783322848154 9783519022671 |
DOI: | 10.1007/978-3-322-84815-4 |
Internformat
MARC
LEADER | 00000nmm a2200000zc 4500 | ||
---|---|---|---|
001 | BV042429313 | ||
003 | DE-604 | ||
005 | 20180125 | ||
007 | cr|uuu---uuuuu | ||
008 | 150320s1989 |||| o||u| ||||||ger d | ||
020 | |a 9783322848154 |c Online |9 978-3-322-84815-4 | ||
020 | |a 9783519022671 |c Print |9 978-3-519-02267-1 | ||
024 | 7 | |a 10.1007/978-3-322-84815-4 |2 doi | |
035 | |a (OCoLC)863908765 | ||
035 | |a (DE-599)BVBBV042429313 | ||
040 | |a DE-604 |b ger |e aacr | ||
041 | 0 | |a ger | |
049 | |a DE-91 |a DE-634 |a DE-92 |a DE-573 |a DE-706 |a DE-1046 |a DE-1047 | ||
082 | 0 | |a 620 |2 23 | |
084 | |a TEC 000 |2 stub | ||
084 | |a DAT 000 |2 stub | ||
100 | 1 | |a Post, Hans-Ulrich |e Verfasser |4 aut | |
245 | 1 | 0 | |a Entwurf und Technologie hochintegrierter Schaltungen |c von Hans-Ulrich Post |
264 | 1 | |a Wiesbaden |b Vieweg+Teubner Verlag |c 1989 | |
300 | |a 1 Online-Ressource (247S.) | ||
336 | |b txt |2 rdacontent | ||
337 | |b c |2 rdamedia | ||
338 | |b cr |2 rdacarrier | ||
490 | 0 | |a Leitfäden und Monographien der Informatik | |
500 | |a Der hohe Integrationsgrad moderner MOS-Technologien verlagert den Entwurfsschwerpunkt digitaler Schaltungen von der physikalischen Ebene hin zur logischen Ebene. In der Vergangenheit optimierten technologieorientierte Schaltungsspezialisten die Funktionalität der Systeme hinsichtlich der begrenzten Chipfläche. Heute bedeuten die alltäglichen Systementwürfe keine Herausforderung mehr an den Chipflächenbedarf. Die Systementwickler sind im Gegenteil aufgrund der funktionellen Komplexität der Systeme oft kaum in der Lage, das realisierbare Chipflächenangebot auszunutzen; denn der hohe Integrationsgrad bietet die Möglichkeit, komplexe Algorithmen und Programmteile direkt in VLSIEntwürfe umzusetzen. Der Entwickler komplexer digitaler Systeme sollte in der Lage sein, den Entwurf durchgängig von der algorithmischen Beschreibung (Verhalten) bis hin zur physikalischen Verwirklichung (Layout) durchführen zu kennen, um effiziente Lösungen zu finden und die Fortschritte in der integrierten Schaltungstechnik ausnutzen zu kennen. Führt auch die Entwurfsautomation und der Einsatz von Halbfertigprodukten (in Form von Standardzellenentwürfen und Gate-Arrays) zu einer weitgehenden Entlastung von den Problemen der physikalischen Entwurfsebene, so soll doch mit diesem Buch das Wissen zum Entwurf maßgeschneiderter Zellen vermittelt werden. Dieses Wissen ist für den technisch orientierten Informatiker aus zweierlei Gründen interessant: Erstens wird er in die Lage versetzt, die Wahl der Entwurfsstile kritisch gegeneinander abzuwägen sowie deren Entwicklungstrends mit ihren Auswirkungen auf den Systementwurf beurteilen zu können, zweitens ist der Entwicklungsstand der Entwurfsautomation noch nicht abgeschlossen, und es besteht in Verbindung mit der Anwendung von Workstations der Bedarf nach Hintergrundwissen im Bereich des physikalischen Entwurfs | ||
650 | 4 | |a Engineering | |
650 | 4 | |a Engineering, general | |
650 | 4 | |a Ingenieurwissenschaften | |
650 | 0 | 7 | |a MOS-Schaltung |0 (DE-588)4135571-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Technik |0 (DE-588)4059205-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a VLSI |0 (DE-588)4117388-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a LSI |0 (DE-588)4168200-2 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Entwurf |0 (DE-588)4121208-3 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |2 gnd |9 rswk-swf |
689 | 0 | 0 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |D s |
689 | 0 | 1 | |a Entwurf |0 (DE-588)4121208-3 |D s |
689 | 0 | |8 1\p |5 DE-604 | |
689 | 1 | 0 | |a VLSI |0 (DE-588)4117388-0 |D s |
689 | 1 | 1 | |a Entwurf |0 (DE-588)4121208-3 |D s |
689 | 1 | |8 2\p |5 DE-604 | |
689 | 2 | 0 | |a LSI |0 (DE-588)4168200-2 |D s |
689 | 2 | 1 | |a Technik |0 (DE-588)4059205-4 |D s |
689 | 2 | |8 3\p |5 DE-604 | |
689 | 3 | 0 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |D s |
689 | 3 | 1 | |a LSI |0 (DE-588)4168200-2 |D s |
689 | 3 | |8 4\p |5 DE-604 | |
689 | 4 | 0 | |a VLSI |0 (DE-588)4117388-0 |D s |
689 | 4 | 1 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |D s |
689 | 4 | |8 5\p |5 DE-604 | |
689 | 5 | 0 | |a MOS-Schaltung |0 (DE-588)4135571-4 |D s |
689 | 5 | |8 6\p |5 DE-604 | |
856 | 4 | 0 | |u https://doi.org/10.1007/978-3-322-84815-4 |x Verlag |3 Volltext |
912 | |a ZDB-2-STI |a ZDB-2-BAD | ||
940 | 1 | |q ZDB-2-STI_Archive | |
999 | |a oai:aleph.bib-bvb.de:BVB01-027864644 | ||
883 | 1 | |8 1\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 2\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 3\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 4\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 5\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 6\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk |
Datensatz im Suchindex
_version_ | 1804153110002663424 |
---|---|
any_adam_object | |
author | Post, Hans-Ulrich |
author_facet | Post, Hans-Ulrich |
author_role | aut |
author_sort | Post, Hans-Ulrich |
author_variant | h u p hup |
building | Verbundindex |
bvnumber | BV042429313 |
classification_tum | TEC 000 DAT 000 |
collection | ZDB-2-STI ZDB-2-BAD |
ctrlnum | (OCoLC)863908765 (DE-599)BVBBV042429313 |
dewey-full | 620 |
dewey-hundreds | 600 - Technology (Applied sciences) |
dewey-ones | 620 - Engineering and allied operations |
dewey-raw | 620 |
dewey-search | 620 |
dewey-sort | 3620 |
dewey-tens | 620 - Engineering and allied operations |
discipline | Technik Technik Informatik |
doi_str_mv | 10.1007/978-3-322-84815-4 |
format | Electronic eBook |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>04849nmm a2200769zc 4500</leader><controlfield tag="001">BV042429313</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20180125 </controlfield><controlfield tag="007">cr|uuu---uuuuu</controlfield><controlfield tag="008">150320s1989 |||| o||u| ||||||ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783322848154</subfield><subfield code="c">Online</subfield><subfield code="9">978-3-322-84815-4</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783519022671</subfield><subfield code="c">Print</subfield><subfield code="9">978-3-519-02267-1</subfield></datafield><datafield tag="024" ind1="7" ind2=" "><subfield code="a">10.1007/978-3-322-84815-4</subfield><subfield code="2">doi</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)863908765</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV042429313</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">aacr</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-91</subfield><subfield code="a">DE-634</subfield><subfield code="a">DE-92</subfield><subfield code="a">DE-573</subfield><subfield code="a">DE-706</subfield><subfield code="a">DE-1046</subfield><subfield code="a">DE-1047</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">620</subfield><subfield code="2">23</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">TEC 000</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 000</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Post, Hans-Ulrich</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Entwurf und Technologie hochintegrierter Schaltungen</subfield><subfield code="c">von Hans-Ulrich Post</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Wiesbaden</subfield><subfield code="b">Vieweg+Teubner Verlag</subfield><subfield code="c">1989</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">1 Online-Ressource (247S.)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Leitfäden und Monographien der Informatik</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Der hohe Integrationsgrad moderner MOS-Technologien verlagert den Entwurfsschwerpunkt digitaler Schaltungen von der physikalischen Ebene hin zur logischen Ebene. In der Vergangenheit optimierten technologieorientierte Schaltungsspezialisten die Funktionalität der Systeme hinsichtlich der begrenzten Chipfläche. Heute bedeuten die alltäglichen Systementwürfe keine Herausforderung mehr an den Chipflächenbedarf. Die Systementwickler sind im Gegenteil aufgrund der funktionellen Komplexität der Systeme oft kaum in der Lage, das realisierbare Chipflächenangebot auszunutzen; denn der hohe Integrationsgrad bietet die Möglichkeit, komplexe Algorithmen und Programmteile direkt in VLSIEntwürfe umzusetzen. Der Entwickler komplexer digitaler Systeme sollte in der Lage sein, den Entwurf durchgängig von der algorithmischen Beschreibung (Verhalten) bis hin zur physikalischen Verwirklichung (Layout) durchführen zu kennen, um effiziente Lösungen zu finden und die Fortschritte in der integrierten Schaltungstechnik ausnutzen zu kennen. Führt auch die Entwurfsautomation und der Einsatz von Halbfertigprodukten (in Form von Standardzellenentwürfen und Gate-Arrays) zu einer weitgehenden Entlastung von den Problemen der physikalischen Entwurfsebene, so soll doch mit diesem Buch das Wissen zum Entwurf maßgeschneiderter Zellen vermittelt werden. Dieses Wissen ist für den technisch orientierten Informatiker aus zweierlei Gründen interessant: Erstens wird er in die Lage versetzt, die Wahl der Entwurfsstile kritisch gegeneinander abzuwägen sowie deren Entwicklungstrends mit ihren Auswirkungen auf den Systementwurf beurteilen zu können, zweitens ist der Entwicklungsstand der Entwurfsautomation noch nicht abgeschlossen, und es besteht in Verbindung mit der Anwendung von Workstations der Bedarf nach Hintergrundwissen im Bereich des physikalischen Entwurfs</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Engineering</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Engineering, general</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Ingenieurwissenschaften</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">MOS-Schaltung</subfield><subfield code="0">(DE-588)4135571-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Technik</subfield><subfield code="0">(DE-588)4059205-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">LSI</subfield><subfield code="0">(DE-588)4168200-2</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="8">1\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="8">2\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">LSI</subfield><subfield code="0">(DE-588)4168200-2</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2="1"><subfield code="a">Technik</subfield><subfield code="0">(DE-588)4059205-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="8">3\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="3" ind2="0"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="3" ind2="1"><subfield code="a">LSI</subfield><subfield code="0">(DE-588)4168200-2</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="3" ind2=" "><subfield code="8">4\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="4" ind2="0"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="4" ind2="1"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="4" ind2=" "><subfield code="8">5\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="5" ind2="0"><subfield code="a">MOS-Schaltung</subfield><subfield code="0">(DE-588)4135571-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="5" ind2=" "><subfield code="8">6\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="0"><subfield code="u">https://doi.org/10.1007/978-3-322-84815-4</subfield><subfield code="x">Verlag</subfield><subfield code="3">Volltext</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-2-STI</subfield><subfield code="a">ZDB-2-BAD</subfield></datafield><datafield tag="940" ind1="1" ind2=" "><subfield code="q">ZDB-2-STI_Archive</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-027864644</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">2\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">3\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">4\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">5\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">6\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield></record></collection> |
id | DE-604.BV042429313 |
illustrated | Not Illustrated |
indexdate | 2024-07-10T01:21:23Z |
institution | BVB |
isbn | 9783322848154 9783519022671 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-027864644 |
oclc_num | 863908765 |
open_access_boolean | |
owner | DE-91 DE-BY-TUM DE-634 DE-92 DE-573 DE-706 DE-1046 DE-1047 |
owner_facet | DE-91 DE-BY-TUM DE-634 DE-92 DE-573 DE-706 DE-1046 DE-1047 |
physical | 1 Online-Ressource (247S.) |
psigel | ZDB-2-STI ZDB-2-BAD ZDB-2-STI_Archive |
publishDate | 1989 |
publishDateSearch | 1989 |
publishDateSort | 1989 |
publisher | Vieweg+Teubner Verlag |
record_format | marc |
series2 | Leitfäden und Monographien der Informatik |
spelling | Post, Hans-Ulrich Verfasser aut Entwurf und Technologie hochintegrierter Schaltungen von Hans-Ulrich Post Wiesbaden Vieweg+Teubner Verlag 1989 1 Online-Ressource (247S.) txt rdacontent c rdamedia cr rdacarrier Leitfäden und Monographien der Informatik Der hohe Integrationsgrad moderner MOS-Technologien verlagert den Entwurfsschwerpunkt digitaler Schaltungen von der physikalischen Ebene hin zur logischen Ebene. In der Vergangenheit optimierten technologieorientierte Schaltungsspezialisten die Funktionalität der Systeme hinsichtlich der begrenzten Chipfläche. Heute bedeuten die alltäglichen Systementwürfe keine Herausforderung mehr an den Chipflächenbedarf. Die Systementwickler sind im Gegenteil aufgrund der funktionellen Komplexität der Systeme oft kaum in der Lage, das realisierbare Chipflächenangebot auszunutzen; denn der hohe Integrationsgrad bietet die Möglichkeit, komplexe Algorithmen und Programmteile direkt in VLSIEntwürfe umzusetzen. Der Entwickler komplexer digitaler Systeme sollte in der Lage sein, den Entwurf durchgängig von der algorithmischen Beschreibung (Verhalten) bis hin zur physikalischen Verwirklichung (Layout) durchführen zu kennen, um effiziente Lösungen zu finden und die Fortschritte in der integrierten Schaltungstechnik ausnutzen zu kennen. Führt auch die Entwurfsautomation und der Einsatz von Halbfertigprodukten (in Form von Standardzellenentwürfen und Gate-Arrays) zu einer weitgehenden Entlastung von den Problemen der physikalischen Entwurfsebene, so soll doch mit diesem Buch das Wissen zum Entwurf maßgeschneiderter Zellen vermittelt werden. Dieses Wissen ist für den technisch orientierten Informatiker aus zweierlei Gründen interessant: Erstens wird er in die Lage versetzt, die Wahl der Entwurfsstile kritisch gegeneinander abzuwägen sowie deren Entwicklungstrends mit ihren Auswirkungen auf den Systementwurf beurteilen zu können, zweitens ist der Entwicklungsstand der Entwurfsautomation noch nicht abgeschlossen, und es besteht in Verbindung mit der Anwendung von Workstations der Bedarf nach Hintergrundwissen im Bereich des physikalischen Entwurfs Engineering Engineering, general Ingenieurwissenschaften MOS-Schaltung (DE-588)4135571-4 gnd rswk-swf Technik (DE-588)4059205-4 gnd rswk-swf VLSI (DE-588)4117388-0 gnd rswk-swf Schaltungsentwurf (DE-588)4179389-4 gnd rswk-swf LSI (DE-588)4168200-2 gnd rswk-swf Entwurf (DE-588)4121208-3 gnd rswk-swf Integrierte Schaltung (DE-588)4027242-4 gnd rswk-swf Integrierte Schaltung (DE-588)4027242-4 s Entwurf (DE-588)4121208-3 s 1\p DE-604 VLSI (DE-588)4117388-0 s 2\p DE-604 LSI (DE-588)4168200-2 s Technik (DE-588)4059205-4 s 3\p DE-604 Schaltungsentwurf (DE-588)4179389-4 s 4\p DE-604 5\p DE-604 MOS-Schaltung (DE-588)4135571-4 s 6\p DE-604 https://doi.org/10.1007/978-3-322-84815-4 Verlag Volltext 1\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 2\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 3\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 4\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 5\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 6\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk |
spellingShingle | Post, Hans-Ulrich Entwurf und Technologie hochintegrierter Schaltungen Engineering Engineering, general Ingenieurwissenschaften MOS-Schaltung (DE-588)4135571-4 gnd Technik (DE-588)4059205-4 gnd VLSI (DE-588)4117388-0 gnd Schaltungsentwurf (DE-588)4179389-4 gnd LSI (DE-588)4168200-2 gnd Entwurf (DE-588)4121208-3 gnd Integrierte Schaltung (DE-588)4027242-4 gnd |
subject_GND | (DE-588)4135571-4 (DE-588)4059205-4 (DE-588)4117388-0 (DE-588)4179389-4 (DE-588)4168200-2 (DE-588)4121208-3 (DE-588)4027242-4 |
title | Entwurf und Technologie hochintegrierter Schaltungen |
title_auth | Entwurf und Technologie hochintegrierter Schaltungen |
title_exact_search | Entwurf und Technologie hochintegrierter Schaltungen |
title_full | Entwurf und Technologie hochintegrierter Schaltungen von Hans-Ulrich Post |
title_fullStr | Entwurf und Technologie hochintegrierter Schaltungen von Hans-Ulrich Post |
title_full_unstemmed | Entwurf und Technologie hochintegrierter Schaltungen von Hans-Ulrich Post |
title_short | Entwurf und Technologie hochintegrierter Schaltungen |
title_sort | entwurf und technologie hochintegrierter schaltungen |
topic | Engineering Engineering, general Ingenieurwissenschaften MOS-Schaltung (DE-588)4135571-4 gnd Technik (DE-588)4059205-4 gnd VLSI (DE-588)4117388-0 gnd Schaltungsentwurf (DE-588)4179389-4 gnd LSI (DE-588)4168200-2 gnd Entwurf (DE-588)4121208-3 gnd Integrierte Schaltung (DE-588)4027242-4 gnd |
topic_facet | Engineering Engineering, general Ingenieurwissenschaften MOS-Schaltung Technik VLSI Schaltungsentwurf LSI Entwurf Integrierte Schaltung |
url | https://doi.org/10.1007/978-3-322-84815-4 |
work_keys_str_mv | AT posthansulrich entwurfundtechnologiehochintegrierterschaltungen |