Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Elektronisch E-Book |
Sprache: | German |
Veröffentlicht: |
2011
|
Schlagworte: | |
Online-Zugang: | https://nbn-resolving.org/urn:nbn:de:bvb:706-2622 kostenfrei |
Beschreibung: | XIII, 166 S. Ill., graph. Darst. |
Internformat
MARC
LEADER | 00000nmm a2200000zc 4500 | ||
---|---|---|---|
001 | BV039750983 | ||
003 | DE-604 | ||
005 | 20180713 | ||
006 | a m||| 00||| | ||
007 | cr|uuu---uuuuu | ||
008 | 111209s2011 |||| o||u| ||||||ger d | ||
015 | |a 11,O12 |2 dnb | ||
024 | 7 | |a urn:nbn:de:bvb:706-2622 |2 urn | |
035 | |a (OCoLC)772907143 | ||
035 | |a (DE-599)BVBBV039750983 | ||
040 | |a DE-604 |b ger | ||
041 | 0 | |a ger | |
049 | |a DE-384 |a DE-473 |a DE-703 |a DE-1051 |a DE-824 |a DE-29 |a DE-12 |a DE-91 |a DE-19 |a DE-1049 |a DE-92 |a DE-739 |a DE-898 |a DE-355 |a DE-706 |a DE-20 |a DE-1102 | ||
100 | 1 | |a Scholz, Rainer |d 1978- |e Verfasser |0 (DE-588)1017897921 |4 aut | |
245 | 1 | 0 | |a Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten |c Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder |
264 | 1 | |c 2011 | |
300 | |a XIII, 166 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b c |2 rdamedia | ||
338 | |b cr |2 rdacarrier | ||
502 | |a Neubiberg, Univ. der Bundeswehr München, Diss., 2011 | ||
650 | 0 | 7 | |a Computerarchitektur |0 (DE-588)4048717-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a EPIC-Architektur |0 (DE-588)4822987-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Partielle Rekonfiguration |0 (DE-588)7747655-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Field programmable gate array |0 (DE-588)4347749-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a System-on-Chip |0 (DE-588)4740357-3 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a EPIC-Architektur |0 (DE-588)4822987-8 |D s |
689 | 0 | 1 | |a System-on-Chip |0 (DE-588)4740357-3 |D s |
689 | 0 | 2 | |a Field programmable gate array |0 (DE-588)4347749-5 |D s |
689 | 0 | 3 | |a Computerarchitektur |0 (DE-588)4048717-9 |D s |
689 | 0 | 4 | |a Partielle Rekonfiguration |0 (DE-588)7747655-4 |D s |
689 | 0 | |5 DE-604 | |
856 | 4 | |u https://nbn-resolving.org/urn:nbn:de:bvb:706-2622 |x Resolving-System | |
856 | 4 | |u https://athene-forschung.unibw.de/89538 |x Verlag |z kostenfrei | |
912 | |a ebook | ||
999 | |a oai:aleph.bib-bvb.de:BVB01-024598438 |
Datensatz im Suchindex
_version_ | 1804148643050029056 |
---|---|
any_adam_object | |
author | Scholz, Rainer 1978- |
author_GND | (DE-588)1017897921 |
author_facet | Scholz, Rainer 1978- |
author_role | aut |
author_sort | Scholz, Rainer 1978- |
author_variant | r s rs |
building | Verbundindex |
bvnumber | BV039750983 |
collection | ebook |
ctrlnum | (OCoLC)772907143 (DE-599)BVBBV039750983 |
format | Thesis Electronic eBook |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>02122nmm a2200469zc 4500</leader><controlfield tag="001">BV039750983</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20180713 </controlfield><controlfield tag="006">a m||| 00||| </controlfield><controlfield tag="007">cr|uuu---uuuuu</controlfield><controlfield tag="008">111209s2011 |||| o||u| ||||||ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">11,O12</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="024" ind1="7" ind2=" "><subfield code="a">urn:nbn:de:bvb:706-2622</subfield><subfield code="2">urn</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)772907143</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV039750983</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-384</subfield><subfield code="a">DE-473</subfield><subfield code="a">DE-703</subfield><subfield code="a">DE-1051</subfield><subfield code="a">DE-824</subfield><subfield code="a">DE-29</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-19</subfield><subfield code="a">DE-1049</subfield><subfield code="a">DE-92</subfield><subfield code="a">DE-739</subfield><subfield code="a">DE-898</subfield><subfield code="a">DE-355</subfield><subfield code="a">DE-706</subfield><subfield code="a">DE-20</subfield><subfield code="a">DE-1102</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Scholz, Rainer</subfield><subfield code="d">1978-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)1017897921</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten</subfield><subfield code="c">Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">2011</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">XIII, 166 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Neubiberg, Univ. der Bundeswehr München, Diss., 2011</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">EPIC-Architektur</subfield><subfield code="0">(DE-588)4822987-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Partielle Rekonfiguration</subfield><subfield code="0">(DE-588)7747655-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">System-on-Chip</subfield><subfield code="0">(DE-588)4740357-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">EPIC-Architektur</subfield><subfield code="0">(DE-588)4822987-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">System-on-Chip</subfield><subfield code="0">(DE-588)4740357-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="3"><subfield code="a">Computerarchitektur</subfield><subfield code="0">(DE-588)4048717-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="4"><subfield code="a">Partielle Rekonfiguration</subfield><subfield code="0">(DE-588)7747655-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">https://nbn-resolving.org/urn:nbn:de:bvb:706-2622</subfield><subfield code="x">Resolving-System</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">https://athene-forschung.unibw.de/89538</subfield><subfield code="x">Verlag</subfield><subfield code="z">kostenfrei</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ebook</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-024598438</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV039750983 |
illustrated | Illustrated |
indexdate | 2024-07-10T00:10:23Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-024598438 |
oclc_num | 772907143 |
open_access_boolean | 1 |
owner | DE-384 DE-473 DE-BY-UBG DE-703 DE-1051 DE-824 DE-29 DE-12 DE-91 DE-BY-TUM DE-19 DE-BY-UBM DE-1049 DE-92 DE-739 DE-898 DE-BY-UBR DE-355 DE-BY-UBR DE-706 DE-20 DE-1102 |
owner_facet | DE-384 DE-473 DE-BY-UBG DE-703 DE-1051 DE-824 DE-29 DE-12 DE-91 DE-BY-TUM DE-19 DE-BY-UBM DE-1049 DE-92 DE-739 DE-898 DE-BY-UBR DE-355 DE-BY-UBR DE-706 DE-20 DE-1102 |
physical | XIII, 166 S. Ill., graph. Darst. |
psigel | ebook |
publishDate | 2011 |
publishDateSearch | 2011 |
publishDateSort | 2011 |
record_format | marc |
spelling | Scholz, Rainer 1978- Verfasser (DE-588)1017897921 aut Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder 2011 XIII, 166 S. Ill., graph. Darst. txt rdacontent c rdamedia cr rdacarrier Neubiberg, Univ. der Bundeswehr München, Diss., 2011 Computerarchitektur (DE-588)4048717-9 gnd rswk-swf EPIC-Architektur (DE-588)4822987-8 gnd rswk-swf Partielle Rekonfiguration (DE-588)7747655-4 gnd rswk-swf Field programmable gate array (DE-588)4347749-5 gnd rswk-swf System-on-Chip (DE-588)4740357-3 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content EPIC-Architektur (DE-588)4822987-8 s System-on-Chip (DE-588)4740357-3 s Field programmable gate array (DE-588)4347749-5 s Computerarchitektur (DE-588)4048717-9 s Partielle Rekonfiguration (DE-588)7747655-4 s DE-604 https://nbn-resolving.org/urn:nbn:de:bvb:706-2622 Resolving-System https://athene-forschung.unibw.de/89538 Verlag kostenfrei |
spellingShingle | Scholz, Rainer 1978- Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten Computerarchitektur (DE-588)4048717-9 gnd EPIC-Architektur (DE-588)4822987-8 gnd Partielle Rekonfiguration (DE-588)7747655-4 gnd Field programmable gate array (DE-588)4347749-5 gnd System-on-Chip (DE-588)4740357-3 gnd |
subject_GND | (DE-588)4048717-9 (DE-588)4822987-8 (DE-588)7747655-4 (DE-588)4347749-5 (DE-588)4740357-3 (DE-588)4113937-9 |
title | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten |
title_auth | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten |
title_exact_search | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten |
title_full | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder |
title_fullStr | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder |
title_full_unstemmed | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten Rainer Scholz. Universität der Bundeswehr München, Fakultät für Informatik. Gutachter: Klaus Buchenrieder ; Axel Lehmann. Betreuer: Klaus Buchenrieder |
title_short | Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten |
title_sort | optimierung der rechenleistung pro flache von prozessorarchitekturen durch rekonfiguration von funktionseinheiten |
topic | Computerarchitektur (DE-588)4048717-9 gnd EPIC-Architektur (DE-588)4822987-8 gnd Partielle Rekonfiguration (DE-588)7747655-4 gnd Field programmable gate array (DE-588)4347749-5 gnd System-on-Chip (DE-588)4740357-3 gnd |
topic_facet | Computerarchitektur EPIC-Architektur Partielle Rekonfiguration Field programmable gate array System-on-Chip Hochschulschrift |
url | https://nbn-resolving.org/urn:nbn:de:bvb:706-2622 https://athene-forschung.unibw.de/89538 |
work_keys_str_mv | AT scholzrainer optimierungderrechenleistungproflachevonprozessorarchitekturendurchrekonfigurationvonfunktionseinheiten |