Digitale Schaltungen:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Berlin
Verl. Technik
1986
|
Ausgabe: | 1. Aufl. |
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | 560 S. Ill., Taf. |
Internformat
MARC
LEADER | 00000nam a22000002c 4500 | ||
---|---|---|---|
001 | BV025887040 | ||
003 | DE-604 | ||
005 | 00000000000000.0 | ||
007 | t | ||
008 | 100417s1986 a||| |||| 00||| ger d | ||
035 | |a (OCoLC)74784703 | ||
035 | |a (DE-599)BVBBV025887040 | ||
040 | |a DE-604 |b ger |e rakwb | ||
041 | 0 | |a ger | |
049 | |a DE-11 | ||
084 | |a ZN 5620 |0 (DE-625)157469: |2 rvk | ||
100 | 1 | |a Seifart, Manfred |e Verfasser |4 aut | |
245 | 1 | 0 | |a Digitale Schaltungen |c Manfred Seifart |
250 | |a 1. Aufl. | ||
264 | 1 | |a Berlin |b Verl. Technik |c 1986 | |
300 | |a 560 S. |b Ill., Taf. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
650 | 0 | 7 | |a Digitalschaltung |0 (DE-588)4012295-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Mikroprozessor |0 (DE-588)4039232-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Digitaltechnik |0 (DE-588)4012303-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Digitale integrierte Schaltung |0 (DE-588)4113313-4 |2 gnd |9 rswk-swf |
655 | 7 | |8 1\p |0 (DE-588)4006432-3 |a Bibliografie |2 gnd-content | |
655 | 7 | |8 2\p |0 (DE-588)4123623-3 |a Lehrbuch |2 gnd-content | |
689 | 0 | 0 | |a Digitalschaltung |0 (DE-588)4012295-5 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Digitale integrierte Schaltung |0 (DE-588)4113313-4 |D s |
689 | 1 | |5 DE-604 | |
689 | 2 | 0 | |a Digitaltechnik |0 (DE-588)4012303-0 |D s |
689 | 2 | |5 DE-604 | |
689 | 3 | 0 | |a Mikroprozessor |0 (DE-588)4039232-6 |D s |
689 | 3 | |8 3\p |5 DE-604 | |
856 | 4 | 2 | |m SWB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=019133691&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-019133691 | ||
883 | 1 | |8 1\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 2\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
883 | 1 | |8 3\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk |
Datensatz im Suchindex
_version_ | 1804141345936244736 |
---|---|
adam_text | IMAGE 1
INHALTSVERZEICHNIS
SCHREIBWEISE UND FORMELZEICHEN DER WICHTIGSTEN GROESSEN
.............................. 15
1 . EINLEITUNG
............................................................... 19
1 . 1. ANALOGE UND DIGITALE SIGNALE
............................................... 19
1.1 . 1. ANALOGE SIGNALE
................................................ 20
1.1.2. DIGITALE SIGNALE
................................................. 20
1.2. AUFGABEN DIGITALER SCHALTUNGEN
............................................. 22
1.3. VORTEILE DER DIGITALEN SIGNALVERARBEITUNG
.................................... 23
1.4. REALISIERUNG DIGITALER SYSTEME
............................................. .
1.4.1. VERDRAHTUNGS- UND SPEICHERPROGRARNMIERTE SIGNALVERARBEITUNG
........ 1.4.2. VERKNUEPFUNGS- UND ARBEITSPRINZIPIEN
............................. .
1.4.3. KOMBINATIONS- UND FOLGESCHALTUNGEN ............................ .
1.4.4. STANDARD- UND KUNDENSCHALTUNGEN ............................... .
1.4.5. SEMIKUNDENSCHALTUNGEN, GATE ARRAYS ............................ .
1.4.5.1. UEBERBLICK
...................................................... .
1.4.5.2. GATE ARRAYS ...................................................
.
1.5. ENTWICKLUNG DER DIGITALEN SCHALTUNGSTECHNIK
................................. 31
2 . ZAHLENDARSTELLUNG UND GMNDRECHENARTEN
..................................... 35
2.1. ZAHLENDARSTELLUNG IN DER DIGITALTECHNIK
..................................... 35
2.1 . 1. ZAHLENSYSTEME
.................................................. 35
2.1.1 . 1. DUALSYSTEM (NATUERLICHES BINAERSYSTEM)
.............................. 36
2.1.1.2. OKTALSYSTEM
.................................................... 38
2.1 . 1 . 3. HEXADEZIMALSYSTEM (SEDEZIMALSYSTEM)
............................. 38
2.1.1.4. BCD-ZAHLEN ...................................................
41
2.1.2. BIPOLARE DARSTELLUNG ............................................
41
2.1.2.1. VORZEICHEN UND BETRAG
........................................... 41
2:L.Z.Z. OFFSETBINAERE DARSTELLUNG
......................................... 43
2.1.2.3. EINERKOMPLEMENT-DARSTELLUNG
.................................... 44
2.1.2.4. ZWEIERKOMPLEMENT-DARSTELLUNG
................................... 44
2.2. GRUNDRECHENARTEN IM DUALSYSTEM
.......................................... 45
2.2.1. ADDITION .......................................................
45
2.2.2. SUBTRAKTION ....................................................
47
2.2.3. MULTIPLIKATION ..................................................
48
2.2.4. DIVISION .......................................................
49
3.1. POSITIVE UND NEGATIVE LOGIK
............................................... 50
3.2. PEGELBEREICHE
............................................................ 51
IMAGE 2
INHALTSVERZEICHNIS
ELEMENTARE GRUNDGATTER
................................................... 51
BEISPIELE FUER ERWEITERTE GRUNDGATTER . VERDRAHTETE LOGIK
....................... 57
KENNGROESSEN VON LOGIKGATTERN
............................................. 59
3.5.1. STATISCHE KENNGROESSEN ...........................................
59
3.5.2. DYNAMISCHE KENNGROESSEN ........................................ 60
SCHALTUNGSFAMILIEN UND DEREN HERSTELLUNGSTECHNOLOGIEN
......................... 62
HERSTELLUNGSTECHNOLOGIE
................................................... 64
4.1.1. PLANARPROZESS ( UEBERBLICK)
........................................ 64
4.1.2. PLANARPROZESS BEI BIPOLAREN INTEGRIERTEN SCHALTUNGEN
................. 67
4.1.3. BAUELEMENTE IN MONOLITHISCHEN INTEGRIERTEN SCHALTUNGEN
.............. 68
BIPOLARE INTEGRIERTE SCHALTUNGEN
............................................ 72
4.2.1. TTL-SCHALTUNGEN ...............................................
73
4.2.1.1. UBERBLICK
...................................................... 73
4.2.1.2. TTL-GRUNDGATTER ...............................................
76
4.2.1.3. VARIANTEN
...................................................... 78
4.2.1.4. EIGENSCHAFTEN
................................................... 80
4.2.1.5. LOW-POWER-SCHOTTKY-TTL-FAMILIE (LS-TTL) .......................
81
4.2.2. 12L-SCHALTUNGEN ................................................
84
4.2.3. ECL-SCHALTUNGEN ...............................................
87
MOS-SCHALTUNGEN
......................................................... 88
4.3.1. STATISCHE MOS-SCHALTUNGEN ......................................
88
4.3.1.1. EINKANAL-MOS-SCHALTUNGEN ......................................
88
4.3.1.2. CMOS-SCHALTUNGEN (KOMPLEMENTAERE MOS-TECHNIK) .... ...........
95 4.3.1.2.1. INVERTER
....................................................... 96
4.3.1.2.2. VERKNUEPFUNGSPRINZIPIEN . GRUNDSCHALTUNGEN
........................ 99
4.3.1.2.3. BEISPIELE INDUSTRIELLER 1S-BAUREIHEP
................................ 101
4.3.1.2.4. HERSTELLUNGSTECHNOLOGIE
.......................................... 102
4.3.1.2.5. TREND
......................................................... 103
4.3.2. DYNAMISCHE MOS-SCHALTUNGEN ...................................
105
VERGLEICH DER SCHALTUNGSFAMIIIEN ............................. :
............. 105
INTERFACESCHALTUNGEN . STOEREMPFINDLICHKEIT
.................................... 107
WEITERE ENTWICKLUNG DER TECHNOLOGIE INTEGRIERTER SCHALTUNGEN
................. 112
RUECKGEKOPPELTE KIPPSCHALTUNGEN
............................................ 115
EINFUEHRUNG
.............................................................. 115
SCHMIUE-TRIGGER (SCHWELLWERTSCHALTER)
....................................... 117
5.2.1. SCHMITT-TRIGGER MIT OPERATIONSVERSTAERKER BZW . ANALOGKOMPARATOR
.... 118 5.2.2. SCHMITT-TRIGGER MIT EINZELTRANSISTOREN
............................. 122
5.2.3. INTEGRIERTE SCHALTUNGEN
.......................................... 124
FLIPFLOP-STUFEN :
.......................................................... 126
5.3.1. WIRKPRINZIP . GRUND-FLIPFLOP
..................................... 126
5.3.2. GETAKTETE FLIPFLOPS
.............................................. 128
5.3.3. ZAEHL-FLIPFLOPS (ZWISCHENSPEICHER-FLIPFLOPS)
......................... 128
5.3.4. SYSTEMATIK DER FLIPFLOP-STUFEN
.................................... 129
5.3.4.1. UNTERSCHEIDUNG HINSICHTLICH DER WIRKUNGSWEISE DES TAKTIMPULSES
...... 129 5.3.4.2. UNTERSCHEIDUNG HINSICHTLICH DES LOGISCHEN VERHALTENS
................ 134
IMAGE 3
9 INHALTSVERZEICHNIS
UNIVIBRATOREN (MONOFLOPS)
................................................ 135
MULTIVIBRATOREN (ASTABILE MULTIVIBRATOREN)
................................... 142
5.5.1. AUFBAU MIT DISKRETEN BAUELEMENTEN ...............................
142
5.5.2. AUFBAU MIT OPERATIONSVERSTAERKERN ................................
143
5.5.3. AUFBAU MIT LOGISCHEN GATTERN; INTEGRIERTE MULTIVIBRATOREN
............ 145 FREQUENZVERDOPPLER . FREQUENZVERVIELFACHER
.................................. 149
SPERRSCHWINGER .........................................................
150
KODEWANDLER UND MULTIPLEXER
............................................... 151
KODEWANDLER ............................................................
151
6.1.1. DEKODIERER .....................................................
153
6.1.2. KODIERER .......................................................
160
MULTIPLEXER UND DEMULTIPLEXER
............................................ .
6.2.1. MULTIPLEXER ................................................... .
6.2.1.1. GRUNDSTRUKTUR .................................................
.
6.2.1.2. ZUSAMMENSCHALTEN VON MULTIPLEXERN .............................
.
6.2.1.3. ANWENDUNG ................................................... .
6.2.2. DEMULTIPLEXER ................................................. .
6.2.2.1. GRUNDSTRUKTUR .................................................
.
6.2.2.2. ZUSAMMENSCHALTEN VON DEMULTIPLEXERN ...........................
.
6.2.2.3. ANWENDUNG ................................................... .
ZAHLER UND FREQUENZTEILER
.................................................. 171
DUALZAEHLER
.............................................................. 172
7.1.1. ASYNCHRONE DUALZAEHLER ..........................................
172
7.1.1.1. REINER BINAERZAEHLER
.............................................. 172
7.1.1.2. RUECKWAERTSZAEHLER
................................................ 175
7.1.1.3. VORWAERTS-RUECKWAERTS-ZAEHLER
...................................... 175
7.1.2. SYNCHRONE DUALZAEHLER ...........................................
176
DEZIMALZAEHLER
............................................................ 178
ZAEHLER UND TEILER FUER BELIEBIGE TEILERVERHALTNISSE
............................. 184
VORWAHL . VOREINSTELLUNG
................................................... 186
MEHRSTUFIGE ZAEHLER
....................................................... 188
INTEGRIERTE SCHALTUNGEN
.................................................... 190
ANWENDUNGEN ............................................................
193
~NZEIGKLERNENTE UND IHRE ANSTEUERSCHALTUUGEN
................................. 196
DIGITALE ANZEIGEELEMENTE
.................................................. 196
8.1.1. PROJEKTIONSEINHEITEN
............................................. 196
8.1.2. GASENTLADUNGSANZEIGEROEHREN .....................................
196
8 . F . 3. LUMINESZENZDIODENANZEIGEN (LE D-ANZEIGEN)
....................... 197
8.1.4. FLUESSIGKRISTALLANZEIGEN (LCD-ANZEIGEN)
............................ 200
8.1.5. VAKUUMFLUORESZENZANZEIGEN (FLUORESZENZANZEIGEROEHREN; DIGITRONS)
.... 201 8.1.6. ELEKTROLUMINESZENZANZEIGEN (ELD-BAUELEMENTE)
.................... 201
ANSTEUERUNG DIGITALER ANZEIGEELEMENTE
...................................... 202
8.2.1. GRUNDPRINZIP .............................................. 202
8.2.2. MULTIPLEXBETRIEB VON ANZEIGEEINHEITEN
............................. 204
8.2.3. ANSTEUERUNG VON LCD-ANZEIGEELEMENTEN .........................
207
IMAGE 4
10 INHALTSVERZEICHNIS
8.3. QUASIANALOGANZEIGEN
...................................................... 208
8.3.1. LED-ANSTEUERSCHALTKREIS A 277 D .................................
208
8.3.2. PLASMA-LEUCHTBALKENANZEIGE ......................................
210
9 . HALBLEITERSPEIEHER
....................................................... 211
9.1. GRUPPEN VON HALBLEITERSPEICHERN
........................................... 212
9.2. PARALLELREGISTER
........................................................... 214
9.3. SCHIEBEREGISTER
........................................................... 219
9.3.1. WIRKUNGSWEISE ..................................................
219
9.3.2. VARIANTEN ......................................................
221
9.3.3. UMLAUFSPEICHER .................................................
224
9.3.4. DEKADISCHE RINGZAEHLER ..................................... ....
225
9.3.5. TAKT-, WORT- UND ZUFALLSGENERATOREN
.............................. 225
9.3.6. ANWENDUNGEN ................................................. 225
9.4. LADUNGSGEKOPPELTE ANORDNUNGEN (CCD-SPEICHER)
............................ 228
9.4.1. WIRKUNGSWEISE ..................................................
228
9.4.2. TECHNISCHE REALISIERUNG
.......................................... 229
9.5. MATRIXSPEICHER
........................................................... 230
9.5.1. FESTWERTSPEICHER (ROM) ..........................................
232
9.5.1.1. STRUKTUR .....................................................
232
9.5.1.2. PROGRAMMIERBARE FESTWERTSPEICHER (PROM)
........................ 237
9.5.2. SCHREIBILESE-SPEICHER (RAM) ....................................
242
9.5.2.1. STATISCHE RAMS ................................................
245
9.5.2.2. DYNAMISCHE RAMS .............................................
249
9.5.3. ASSOZIATIVSPEICHER (CAM) ........................................
252
9.5.4. LADUNGSGEKOPPELTE SCHALTUNGEN UND MAGNETBLASENSPEICHER ..........
253 .9. 6. WEITERE SPEICHERPRINZIPIEN
................................................ 256
10 . ANWENDUNGEN VON FESTWERTSPEICHERN
......................................... 261
10.1. KOMBINATORISCHE ROM-ANWENDUNGEN (SCHALTNETZE)
.......................... 261
10.1 . 1. TABELLENSPEICHER (LOOK-UP-TAFELN)
................................ 261
10 . I . 2. FUNKTIONSGENERATOREN
........................................... 263
10.1.3. KODEWANDLER ...................................................
265
10.1.4. ZEICHENGENERATOREN .............................................
265
10.1 .5 . SEQUENZGENERATOREN
............................................. 266
10.1.6. ROM-SCHALTNETZE (KOMBINATORISCHE SCHALTUNGEN) ALLGEMEIN
.......... 266
10.2. SEQUENTIELLE ROM-ANWENDUNGEN (SCHALTWERKE)
.............................. 267
10.2.1. PRINZIP ........................................................
267
10.2.2. BEISPIELE
....................................................... 267
11 . PROGRAMMIERBARE LOGI Y U N G E N
......................................... 272
11.1. PRINZIPIELLE STRUKTUR EINER PLA
............................................ 272
11.2. WIRKUNGSWEISE EINER PLA
................................................ 274
11.3. ENTWURFSMETHODIK FUER DIE PLA-PROGRAMMIERUNG
............................. 278
11.4. SEQUENTIELLE SCHALTUNGEN MIT PLAS ............................
......... 280
IMAGE 5
INHALTSVERZEICHNIS 1 1
12 . ARITHMETISCHE GMDSCHALTUNGEN
............................................. 281
12.1. BINAERE KOMPARATOREN
..................................................... 281
12.2. ADDIERER UND SUBTRAHIERER FUER DUALZAHLEN
................................... 283
12.2.1. 1-BIT-ADDIERER
.................................................. 283
12.2.2. MEHRSTELLIGE ADDIERER UND SUBTRAHIERER
............................ 285
12.3. ARITHMETIK-LOGIK-EINHEIT
.................................................. 287
12.4. FEHLERERKENNUNG (PARITAET)
................................................. 293
13 . MIKROPROZESSOREN UND MIKRORECHNER (HARDWARE)
.............................. 296
13.1. STRUKTUR UND FUNKTION EINES MIKRORECHNERS
................................. 296
13.1.1. IDEALER MIKRORECHNER
............................................ 297
13.1.2. STRUKTUR DES MIKRORECHNERS
...................................... 299
13.1.3. BUSSYSTEM .....................................................
302
13.1.4. ARBEITSWEISE EINES MIKRORECHNERMINIMALSYSTEMS
.................... 303
13.2. MIKROPROZESSOR
.......................................................... 306
13.2.1. ARCHITEKTUR
..................................................... 307
13.2.2. FUNKTION ......................................................
311
13.2.2.1. ARBEITSZYKLEN DES PROZESSORS
..................................... 311
13.2.2.2. ABARBEITUNG EINES BEFEHLS
........................................ 311
13.3. ANSCHLUSS VON SPEICHERN
................................................... 316
13.3.1. ALLGEMEINES ....................................................
316
13.3.2. ANSCHLUSS VON ROMS ............................................
320
13.3.3. ANSCHLUSS VON RAMS ............................................
320
13.4. EINGABEIAUSGABE-VERFAHREN
................................................ 322
13.4.1. ADRESSIERUNG DES PERIPHERIEGERAETES
................................ 325
13.4.1.1. GETRENNTE (ISOLIERTE) ADRESSIERUNG UND SPEICHERADRESSIERUNG
( MEMORY MAPPED E/A) ..................................................
325
13.4.1.2. DUAL KODIERTE UND LINEARE ADRESSENAUSWAHL
......................... 326
13.4.2. DATENAUSTAUSCH .................................................
329
13.4.2.1. PROGRAMMIERTER DATENAUSTAUSCH
.................................. 329
. 13.4.2.1 1. SYNCHRONER (UNBEDINGTER) DATENAUSTAUSCH
.......................... 329
13.4.2.1.2. ASYNCHRONER (BEDINGTER) DATENAUSTAUSCH (HANDSHAKE-METHODE)
....... 330 13.4.2.2. INTERRUPTBETRIEB (PROGRAMMUNTERBRECHUNG)
......................... 332
13.4.2.2.1. INTERRUPT-REALISIERUNGSMOEGLICHKEITEN
.............................. 333
13.4.2.2.2. MEHRFACHINTERRUPT
.............................................. 334
13.4.2.2.3. INTERRUPTARBEITSWEISE
............................................ 336
13.4.2.3. DIREKTER SPEICHERZUGRIFF (DMA)
.................................. 339
. 13.4.3. SERIELLE DATENUEBERTRAGUNG
........................................ 339
13.4.4. BEISPIELE INDUSTRIELLER EIA- UND ZUSATZSCHALTUNGEN
.................. 349
13.4.4.1. UBERBLICK
...................................................... 349
13.4.4.2. EINFACHE INTERFACESCHALTKREISE
.................................... 349
13.4.4.3. SCHALTKREIS FUER PARALLELE EIN- UND AUSGABE
......................... 351
13.4.4.4. SCHALTKREIS FUER SERIELLE EIN- UND AUSGABE
........................... 357
13.4.4.5. ZAEHLER/ZEITGEBER
................................................. 359
13.5. BEISPIELE INDUSTRIELLER MIKROPROZESSOREN/MIKRORECHNER
........................ 361
13.5.1. UEBERSICHT UND.TREND ............................................
361
13.5.2. 8-BIT-MIKROPROZESSOREN
.......................................... 369
13.5.2.1. INTE18080
...................................................... 369
13.5.2.1.1. ARCHITEKTUR
.................................................... 369
IMAGE 6
INHALTSVERZEICHNIS
13.5.2.1.2. ARBEITSZYKLEN DES PROZESSORS
..................................... 371
13.5.2.1.3. TYPISCHER MIKRORECHNER MIT DEM MIKROPROZESSOR 8080
.............. 371 13.5.2.2. U880
........................................................ 372
13.5.2.2.1. ARCHITEKTUR
.................................................... 373
13.5.2.2.2. ADRESSIERUNGSARTEN . BEFEHLE
...................................... 375
13.5.2.2.3. INTERFACE ZUM 8080-SYSTEM
....................................... 378
13.5.2.2.4. MIKRORECHNER MIT DER CPU U 880
................................. 378
13.5.2.3. INTEL8085A
.................................................... 381
13.5.3. 16-BIT-MIKROPROZESSOREN
......................................... 381
13.5.3.1. INTEI 8086
...................................................... 381
13.5.3.2. 28000 ........................................................
389
13.5.3.3. SIGNALPROZESSOREN
............................................... 394
13.5.4. 32-BIT-MIKROPROZESSOREN
......................................... 395
13.5.5. EINCHIPMIKRORECHNER ............................................
396
13.5.5.1. 8048/8051/8096
................................................ 396
13.5.5.2. U 881 BIS U 883
................................................ 398
13.5.5.3. ANWENDUNGSSPEZIFISCHE EINCHIPMIKRORECHNER
....................... 411
13.6. MULTIPROZESSOR- UND MEHRRECHNERSYSTEME
................................... 412
14 . MIKROPROZESSOREN UND MIKRORECHNER (SOFTWARE)
............................... 416
14.1. EINFUEHRUNG
.............................................................. 416
14.2. LNITIALISIERUNGSROUTINEN
.................................................... 418
14.3. SCHRITTE BEI DER PROGRAMMERSTELLUNG
........................................ 420
14.4. FLUSSDIAGRAMME
.......................................................... 423
14.5. PROGRAMMIERSPRACHEN
...................................................... 427
14.5.1. MASCHINENSPRACHE (MASCHINENORIENTIERT)
........................... 427
14.5.2. ASSEMBLERSPRACHE ...............................................
. 427
14.5.3. HOEHERE PROGRAMMIERSPRACHEN (ANWENDUNGS- ODER PROBLEMORIENTIERT)
... 428 14.5.4. SCHREIBWEISE VON ASSEMBLERPROGRAMMEN
........................... 430
14.6. ADRESSIERUNGSARTEN
....................................................... 431
14.7. BEFEHLE
................................................................. 433
14.8. PROGRAMMSTRUKTUREN
...................................................... 439
14.8.1. OFFENE STRUKTUREN
............................................... 439
14.8.2. GESCHLOSSENE STRUKTUREN
.......................................... 440
14.9. PROGRARNMIEMNGSTECHNIKEN
................................................ 441
14.9.1. GERADEAUSPROGRAMMIERUNG .......................................
442
14.9.2. VERTEILER
....................................................... 442
14.9.3. SCHLEIFENTECHNIK
................................................ 443
14.9.4. UNTERPROGRAMMTECHNIK ..........................................
445
14.9.5. MAKROS ........................................................
445
14.9.6. BITMANIPULATION
................................................. 446
14.10. PROGRAMMIERBEISPIEL
...................................................... 446
. ....................................... 449 14.1 1 SYSTEMENTWURF MIT
MIKROPROZESSOREN 14.12. ENTWICKLUNGSHILFSMITTEL
................................................... 451
14.12.1. HARDWARE-ENTWICKLUNGSHILFSRNITTEL
................................. 451
14.12.2. SOFTWARE-ENTWICKLUNGSHILFSRNITTEL
.................................. 452
14.12.2.1. CROSS-SOFTWARE
................................................. 453
14.12.2.2. RESIDENTE SOFTWARE
.............................................. 453
IMAGE 7
INHALTSVERZEICHNIS 13
15 . HILFSSCHALTUNGEN FUER DIGITALE SYSTEME
........................................ 457
15.1. KONTAKTENTPRELLUNG
....................................................... 457
15.2. ERZEUGUNG VON NADELIMPULSEN
............................................. 457
15.3. SYNCHRONISATION ASYNCHRONER SIGNALE
........................................ 458
15.4. AUSBLENDEN EINER IMPULSGRUPPE
............................................ 458
15.5. TAKTERZEUGUNG
........................................................... 459
15.6. HILFSSPANNUNGSERZEUGUNG .............................
;.................... 461
16 . DATENIIBERTRAGUNG UND STOEREINFLUESSE
.......................................... 463
16.1. BUSSYSTEME
.............................................................. 463
16.1.1. ALLGEMEINES ....................................................
463
16.1.2. EINHEITLICHE BUSSCHNITTSTELLEN
..................................... 465
16.1.2.1. PARALLELE BUSSYSTEME
............................................ 466
. ...................................................... 466 16.1.2.1 1.
MULTIBUS 16.1.2.1.2. IEC-BUS (IMS-2)
............................................... 467
16.1.2.2. SERIELLE BUSSYSTEME
............................................. 469
16.2. DATENUEBERTRAGUNG
........................................................ 472
16.2.1. ALLGEMEINES ....................................................
472
16.2.2. EINHEITLICHE SERIELLE SCHNITTSTELLEN
.................................. 478
16.3. STOERUNGEN
............................................................... 479
16.3.1. INTERNE STOERSIGNALE
.............................................. 480
16.3.2. EXTERNE STOERSIGNALE
............................................. 483
17 . ENTWURF DIGITALER SYSTEME
.................................................. 486
17.1. ENTWURF VON KOMBINATIONSSCHALTUNGEN (SCHALTNETZE)
......................... 486
17.1.1. . BESCHREIBUNGSMOEGLICHKEITEN VON KOMBINATIONSSCHALTUNGEN
........... 486 17.1.1.1. SCHALTFUNKTION
.................................................. 487
17.1.1.2. SCHALTBELEGUNGSTABELLE (SBT)
..................................... 489
17.1.1.3. SCHALTBELEGUNGSTABELLE UND KANONISCHE NORMALFORMEN
............... 490 17.1.1.4. KARNAUGH-TAFEL
................................................ 491
17.1.2. VEREINFACHUNG (MINIMIERUNG) VON SCHALTFUNKTIONEN
................. 494 17.1.2.1. VEREINFACHUNG VON SCHALTFUNKTIONEN MIT
REGELN DER SCHALTALGEBRA .... 494 17.1.2.2. VEREINFACHUNG VON
SCHALTFUNKTIONEN MIT KARNAUGH-TAFELN .......... 495 17.1.3. PRAKTISCHE
REALISIERUNG VON KOMBINATIONSSCHALTUNGEN ............... 497
17.1.3.1. REALISIERUNG MIT LOGISCHEN GATTERN
................................ 497
17.1.3.2. REALISIERUNG MIT PROGRAMMIERBAREN LOGIKFELDERN
.................... 499
17.1.3.3. REALISIERUNG MIT MULTIPLEXEM (DEMULTIPLEXERN)
..................... 499
17.1.3.4. REALISIERUNG MIT FESTWERTSPEICHERN
................................ 501
17.2. ENTWURF SEQUENTIELLER SCHALTUNGEN (FOLGESCHALTUNGEN. SCIIALTWERKE)
............. 17.2.1. ALLGEMEINES
................................................... .
17.2.2. BESCHREIBUNGSMOEGLICHKEITEN SEQUENTIELLER SCHALTUNGEN
............... 17.2.2.1. ZUSTANDSGRAPH
................................................ .
17.2.2.2. AUTOMATENTABELLE (ZUSTANDSTABELLE)
............................... .
17.2.2.3. KARNAUGH-TAFEL ...............................................
.
17.2.2.4. UBERFUEHR~N~SFUNKTION ........................ .
(ZUSTANDSGLEICHUNG) 17.2.2.5. REGISTER-TRANSFER-METHODE
...................................... .
17.2.3. SYSTEMENTWURF . ALLGEMEINER ABLAUF
.............................. .
IMAGE 8
INHALTSVERZEICHNIS
17.2.3.1. REALISIERUNG MIT GATTERN UND FLIPFLOP
(VERDRAHTUNGSPROGRAMMIERT) .... 511 17.2.3.1.1. HAUPTSCHRITTE
.................................................. 511
17.2.3.1.2. ALLGEMEINGUELTIGE ANSTEUERGLEICHUNGEN FUER FLIPFLOPS
.................. 514 17.2.3.1.3. ENTWURF DES SCHALTNETZES ZUR
ANSTEUERUNG DER FLIPFLOPS (SCHALTNETZ 1) . . 515 17.2.3.1.4. ABLEITUNG
DER TJBERFUEHRUNGSFUNKTIONEN AUS DEM ZUSTANDSGRAPHEN ..... 515
17.2.3.1.5. HERLEITUNG DES SCHALTNETZES ZUR ERZEUGUNG DER
AUSGANGSVARIABLEN (SCHALT-
NETZ2) ......................................................... 517
17.2.3.2. REALISIERUNG MIT MSI-SCHALTUNGEN
................................ 517
17.2.3.3. REALISIERUNG MIT PROGRAMMIERBAREN LSI-SCHALTUNGEN
(SPEICHERPROGRAM- MIERT)
......................................................... 519
17.2.3.3.1. MIKROPROZESSORSYSTEM
........................................... 519
17.2.3.3.2. MIKROPROGRAMMSTEUERUNG
........................................ 519
17.2.4. REALISIERUNGSBEISPIEL
............................................. 520
17.2.4.1. VERDRAHTUNGSPROGRAMMIERTE REALISIERUNG
.......................... 521
17.2.4.2. REALISIERUNG MIT PROM
......................................... 528
17.2.4.3. MIKROPROZESSORVARIANTE
........................................ 531
1 BEFEHLSLISTE DES MIKROPROZESSORS U 880 (ASSEMBLERSPRACHE) ...........
535
ANHANG 2 FJBERBLICK UEBER DIE GRUNDBEFEHLE DES EINCHIPMIKRORECHNERS U
881/882 . . 546
REGISTER
.......................................................................
554
|
any_adam_object | 1 |
author | Seifart, Manfred |
author_facet | Seifart, Manfred |
author_role | aut |
author_sort | Seifart, Manfred |
author_variant | m s ms |
building | Verbundindex |
bvnumber | BV025887040 |
classification_rvk | ZN 5620 |
ctrlnum | (OCoLC)74784703 (DE-599)BVBBV025887040 |
discipline | Elektrotechnik / Elektronik / Nachrichtentechnik |
edition | 1. Aufl. |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01946nam a22004812c 4500</leader><controlfield tag="001">BV025887040</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">00000000000000.0</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">100417s1986 a||| |||| 00||| ger d</controlfield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)74784703</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV025887040</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakwb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-11</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5620</subfield><subfield code="0">(DE-625)157469:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Seifart, Manfred</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Digitale Schaltungen</subfield><subfield code="c">Manfred Seifart</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">1. Aufl.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Berlin</subfield><subfield code="b">Verl. Technik</subfield><subfield code="c">1986</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">560 S.</subfield><subfield code="b">Ill., Taf.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Mikroprozessor</subfield><subfield code="0">(DE-588)4039232-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitale integrierte Schaltung</subfield><subfield code="0">(DE-588)4113313-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="8">1\p</subfield><subfield code="0">(DE-588)4006432-3</subfield><subfield code="a">Bibliografie</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="8">2\p</subfield><subfield code="0">(DE-588)4123623-3</subfield><subfield code="a">Lehrbuch</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Digitale integrierte Schaltung</subfield><subfield code="0">(DE-588)4113313-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="3" ind2="0"><subfield code="a">Mikroprozessor</subfield><subfield code="0">(DE-588)4039232-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="3" ind2=" "><subfield code="8">3\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">SWB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=019133691&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-019133691</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">2\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">3\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield></record></collection> |
genre | 1\p (DE-588)4006432-3 Bibliografie gnd-content 2\p (DE-588)4123623-3 Lehrbuch gnd-content |
genre_facet | Bibliografie Lehrbuch |
id | DE-604.BV025887040 |
illustrated | Illustrated |
indexdate | 2024-07-09T22:14:24Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-019133691 |
oclc_num | 74784703 |
open_access_boolean | |
owner | DE-11 |
owner_facet | DE-11 |
physical | 560 S. Ill., Taf. |
publishDate | 1986 |
publishDateSearch | 1986 |
publishDateSort | 1986 |
publisher | Verl. Technik |
record_format | marc |
spelling | Seifart, Manfred Verfasser aut Digitale Schaltungen Manfred Seifart 1. Aufl. Berlin Verl. Technik 1986 560 S. Ill., Taf. txt rdacontent n rdamedia nc rdacarrier Digitalschaltung (DE-588)4012295-5 gnd rswk-swf Mikroprozessor (DE-588)4039232-6 gnd rswk-swf Digitaltechnik (DE-588)4012303-0 gnd rswk-swf Digitale integrierte Schaltung (DE-588)4113313-4 gnd rswk-swf 1\p (DE-588)4006432-3 Bibliografie gnd-content 2\p (DE-588)4123623-3 Lehrbuch gnd-content Digitalschaltung (DE-588)4012295-5 s DE-604 Digitale integrierte Schaltung (DE-588)4113313-4 s Digitaltechnik (DE-588)4012303-0 s Mikroprozessor (DE-588)4039232-6 s 3\p DE-604 SWB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=019133691&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis 1\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 2\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk 3\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk |
spellingShingle | Seifart, Manfred Digitale Schaltungen Digitalschaltung (DE-588)4012295-5 gnd Mikroprozessor (DE-588)4039232-6 gnd Digitaltechnik (DE-588)4012303-0 gnd Digitale integrierte Schaltung (DE-588)4113313-4 gnd |
subject_GND | (DE-588)4012295-5 (DE-588)4039232-6 (DE-588)4012303-0 (DE-588)4113313-4 (DE-588)4006432-3 (DE-588)4123623-3 |
title | Digitale Schaltungen |
title_auth | Digitale Schaltungen |
title_exact_search | Digitale Schaltungen |
title_full | Digitale Schaltungen Manfred Seifart |
title_fullStr | Digitale Schaltungen Manfred Seifart |
title_full_unstemmed | Digitale Schaltungen Manfred Seifart |
title_short | Digitale Schaltungen |
title_sort | digitale schaltungen |
topic | Digitalschaltung (DE-588)4012295-5 gnd Mikroprozessor (DE-588)4039232-6 gnd Digitaltechnik (DE-588)4012303-0 gnd Digitale integrierte Schaltung (DE-588)4113313-4 gnd |
topic_facet | Digitalschaltung Mikroprozessor Digitaltechnik Digitale integrierte Schaltung Bibliografie Lehrbuch |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=019133691&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT seifartmanfred digitaleschaltungen |