Technische Informatik: eine einführende Darstellung
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
München [u.a.]
Oldenbourg
2008
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis Beschreibung für Leser Inhaltsverzeichnis |
Beschreibung: | Überarb. des gleichnamigen Buches von 2005 |
Beschreibung: | XVI, 419 S. Ill., graph. Darst. |
ISBN: | 9783486586503 |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV023231327 | ||
003 | DE-604 | ||
005 | 20230126 | ||
007 | t | ||
008 | 080401s2008 ad|| |||| 00||| ger d | ||
020 | |a 9783486586503 |9 978-3-486-58650-3 | ||
035 | |a (OCoLC)229991761 | ||
035 | |a (DE-599)BVBBV023231327 | ||
040 | |a DE-604 |b ger |e rakwb | ||
041 | 0 | |a ger | |
049 | |a DE-12 |a DE-91G |a DE-29T |a DE-M347 |a DE-1050 |a DE-20 |a DE-210 |a DE-1051 |a DE-859 |a DE-824 |a DE-Di1 |a DE-703 |a DE-898 |a DE-355 |a DE-858 |a DE-863 |a DE-526 |a DE-634 |a DE-83 |a DE-739 |a DE-11 |a DE-B768 |a DE-573 | ||
082 | 0 | |a 621.39 |2 22/ger | |
084 | |a ST 150 |0 (DE-625)143594: |2 rvk | ||
084 | |a DAT 100f |2 stub | ||
100 | 1 | |a Becker, Bernd |d 1954- |e Verfasser |0 (DE-588)11801109X |4 aut | |
245 | 1 | 0 | |a Technische Informatik |b eine einführende Darstellung |c von Bernd Becker ; Paul Molitor |
264 | 1 | |a München [u.a.] |b Oldenbourg |c 2008 | |
300 | |a XVI, 419 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
500 | |a Überarb. des gleichnamigen Buches von 2005 | ||
650 | 0 | 7 | |a Technische Informatik |0 (DE-588)4196734-3 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4123623-3 |a Lehrbuch |2 gnd-content | |
689 | 0 | 0 | |a Technische Informatik |0 (DE-588)4196734-3 |D s |
689 | 0 | |5 DE-604 | |
700 | 1 | |a Molitor, Paul |d 1959- |e Verfasser |0 (DE-588)120699087 |4 aut | |
856 | 4 | |u http://d-nb.info/988000245/04 |3 Inhaltsverzeichnis | |
856 | 4 | |u http://deposit.dnb.de/cgi-bin/dokserv?id=3089835&prov=M&dok_var=1&dok_ext=htm |3 Beschreibung für Leser | |
856 | 4 | 2 | |m Digitalisierung UB Regensburg |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=016417045&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-016417045 |
Datensatz im Suchindex
DE-BY-863_location | 1000 |
---|---|
DE-BY-FWS_call_number | 1000/ST 150 B395(.008) |
DE-BY-FWS_katkey | 320728 |
DE-BY-FWS_media_number | 083101029608 |
_version_ | 1824553859117219840 |
adam_text |
Inhaltsverzeichnis
1 Einleitung 1
1.1 Was ist überhaupt ein Rechner?. 1
1.1.1 Die verschiedenen Abstraktionsebenen. 2
1.1.2 Hierarchie virtueller Rechner . 4
1.2 Historischer Rückblick. 5
1938-1941: Die ZI, Z2 und Z3. 6
1946: Die ENIAC. 8
1952: Die
IAS
. 10
1953: Die
TRADIC
. 11
1971: Der Intel 4004. 13
1986: Der MIPS R2000. 14
2000: Der Intel Pentium 4. 14
I
Grundlagen 17
2 Grundlegende mathematische Begriffe 21
2.1 Boolesche Algebra. 21
2.2 Boolesche Punktionen . 25
2.3 Boolesche Ausdrücke. 28
2.4 Übungsaufgaben. 37
3 Darstellungen im Rechner 41
3.1 Information. 41
3.2 Darstellung von Zeichen. 42
3.3 Darstellung von Zahlen. 45
3.3.1 Festkommadarstellungen. 45
3.3.2 Gleitkommadarstellungen. 54
3.4 Übungsaufgaben. 66
4 Elementare Bauelemente 69
4.1 Grundlagen elektronischer Schaltkreise. 69
4.1.1 Elektrische Ladung. 70
Inhaltsverzeichnis
4.1.2 Elektrischer Strom . 71
4.1.3 Elektrischer Widerstand, spezifischer Widerstand. 71
4.1.4 Elektrische Spannung, Potentiale. 72
4.1.5 Elektrische Kapazität. 72
4.2 Die wichtigsten Gesetze der Elektronik. 73
4.2.1 Das Ohm'sche Gesetz. 73
4.2.2 Die Kirchhoff'schen Regeln. 74
4.2.3 Seriell und parallel angeordnete Widerstände. 75
4.3 Die wichtigsten Bauelemente. 77
4.3.1 Spannungsquelle. 77
4.3.2 Widerstand . 78
4.3.3 Schalter. 78
4.3.4 Kondensator. 79
4.3.5 Operationsverstärker, Differenzverstärker. 80
5 Elektronische Schaltungen 85
5.1 Spannungsteiler. 85
5.2 Eine Taste zur Eingabe einer 0 oder einer 1. 86
5.3 Tastenfeld. 87
5.4 Logische Grundbausteine. 89
5.5 Digital/Analog-Wandler. 91
5.6 Analog/Digital-Wandler. 92
II
Entwurf digitaler Hardware 95
6 Darstellung Boolescher Funktionen durch
Decision Diagrams
99
6.1 Grundlagen. 99
6.2
Decision Diagrams
.101
6.3 Kronecker
Functional Decision Diagrams
.106
6.4 Übungsaufgaben.122
7 Entwurf zweistufiger Logik 125
7.1 Schaltkreisrealisierung durch PLAs .125
7.1.1 Kosten Disjunktiver Normalformen.128
7.1.2 Visualisierung am Würfel.130
7.2 Implikanten und Primimplikanten.135
7.3 Berechnung von
Minimałpolynomen
.139
7.3.1 Verfahren von Quine/McCluskey.139
Inhaltsverzeichnis _
ХЩ
7.3.2 Bestimmung eines Minimalpolynoms. 145
7.4 Übungsaufgaben. 153
8 Entwurf mehrstufiger Logik 157
8.1 Schaltkreise. 157
8.1.1 Realisierung. 157
8.1.2 Syntaktische Beschreibung von Schaltkreisen.160
8.1.3 Semantik von kombinatorischen Schaltkreisen. 165
8.1.4 Symbolische Simulation. 167
8.1.5 Hierarchischer Entwurf und Teilschaltkreise. 168
8.2 Logiksynthese. 169
8.2.1 Darstellungssatz. 169
8.2.2 Kostenberechnung bei Schaltkreisen. 172
8.2.3 Einfache Ansätze zur Verringerung der Kosten. 173
8.2.4 Synthese unter Verwendung der Shannon'schen Dekomposition.176
8.2.5 Abbildung von
Decision Diagrams.
179
8.2.6 Funktionale Dekomposition Boolescher Funktionen. 181
8.2.7 Schaltungstransformationen . 182
8.3 Übungsaufgaben. 186
9 Grundlegende Schaltungen 189
9.1 Addition in der Zweier-Komplement-Darstellung. 193
9.2 Addierer . 196
9.2.1 Halbaddierer und Volladdierer. 196
9.2.2 Carry-Ripple-Addierer. 198
9.2.3 Inkrementierer und Dekrementierer.201
9.2.4 Conditional-Sum-Addierer. 202
9.2.5 Carry-Lookahead- Addierer.206
9.3 Multiplizierer, ALU . 213
9.3.1 Multiplizierer.213
9.3.2 Prinzipieller Aufbau einer ALU.215
9.4 Übungsaufgaben.218
III
Architektur eines Prozessors 221
10 Ein einfacher Mikroprozessor 225
10.1 Prinzipieller Aufbau eines Rechners.225
10.2 Aufbau des Ein-Zyklen-Prozessors OurMips.230
10.2.1 Rahmengröfem Eckdaten.231
10.2.2 Schnittstelle des Speichers.232
χΐγ
_Inhaltsverzeichnis
10.2.3 Der Datenregistersatz .233
10.2.4 Die Arithmetisch-Logische Einheit.236
10.2.5 Der Befehlszähler und das Statusregister.238
10.2.6 Der Gesamtrechner.240
10.3 Befehlssatz von OurMips.242
10.3.1 Initialisierung.243
10.3.2 Der Befehlssatz im Überblick.244
10.3.3 Befehlsaufbau und Befehlsklassen.244
10.3.4 Lade- und Speicherbefehle.248
10.3.5 Arithmetische Befehle vom Register-Typ.251
10.3.6 Arithmetische Befehle vom
Immediate-
Typ .255
10.3.7 Logische Befehle.259
10.3.8 Sprungbefehle.260
10.4 Das Steuerwerk.266
10.4.1 Berechnung der Befehlsklasse.268
10.4.2 Berechnung der Steuersignale.268
10.4.3 Berechnung des Load-Enable-Signals.270
10.4.4 ALU-Ansteuerung.271
10.5 Übungsaufgaben.272
11 Weitergehende Architekturkonzepte 277
11.1 CISC und RISC.278
Eigenschaften von CISC-Rechnern.278
Eigenschaften von RISC-Rechnern.279
CISC versus RISC.280
11.2
Pipelining
.282
11.2.1
Pipelining
bei der Befehlsausführung.283
11.2.2 Maximale Beschleunigung.285
11.2.3 Pipeline-Konflikte.286
Data
Hazards
.287
Control Hazards
.291
11.3 Speicherhierarchie.293
11.3.1 Die wichtigsten Speichertypen.293
SRAM- und DRAM-Speicherzellen,
Latches
und Flipflops.293
Hauptspeicher.296
Festplatte.300
CD und DVD.303
Magnetband.305
11.3.2 Die Idee der Speicherhierarchie.306
11.4 Caches.308
11.4.1 Ideen. Konzepte. Eigenschaften.309
11.4.2 Der Lesezugriff.310
11.4.3 Interne Organisation.312
Inhaltsverzeichnis
XV
Vollassoziative Cache-Speicher. 312
Direktabgebildete Cache-Speicher. 314
11.4.4 Der Schreibzugriff. 316
11.5 Der virtuelle Speicher . 319
11.6 Übungsaufgaben. 324
IV
Kommunikation 329
12 Kommunikation innerhalb eines Rechners 333
12.1 Parallele und serielle Busse, Protokolle. 333
12.1.1 Serielle Busse. 334
12.1.2 Parallele Busse. 337
12.2 Zuteilung des Busses an einen Master. 343
12.2.1 Stichleitungen. 344
12.2.2
Daisy-Chaining
.344
12.2.3
Polling.
346
12.2.4
Carrier
Sense Multiple Access.346
12.3 Busstruktur in modernen Rechnern. 347
12.4 Übungsaufgaben. 349
13 Fehlertolerante Kodierungen 351
13.1 Grundlegende Begriffe. 351
13.2 Grundlegende Eigenschaften fehlertoleranter Codes .352
13.2.1 Fehlererkennende Codes.353
13.2.2 Fehlerkorrigierende Codes . 356
13.3 Beispiele fehlertoleranter Codes.360
13.3.1 Eindimensionale Parity-Überprüfung. 360
13.3.2 Zweidimensionale Parity-Überprüfung.362
13.3.3
Hamming-Code
.365
13.3.4 CRC-Kodierung.367
13.4 Übungsaufgaben.372
14 Datenkompression 375
14.1 Grundlagen der Informationstheorie.375
14.2 Eindeutige Dekodierbarkeit.378
14.3 Präfixcodes.379
14.4 Längenoptimale Codes. 386
14.4.1 Historischer Rückblick.386
XVI
_Inhaltsverzeichnis
14.4.2 Shannon-Fano-Kodierung. 387
14.4.3 Huffman-Kodierung. 388
14.4.4 Erweiterte Huffman Kodierung. 390
14.4.5 Arithmetische Kodierung. 391
14.5 Übungsaufgaben.394
15 Schlusswort 397
Literaturverzeichnis 401
Index 405 |
adam_txt |
Inhaltsverzeichnis
1 Einleitung 1
1.1 Was ist überhaupt ein Rechner?. 1
1.1.1 Die verschiedenen Abstraktionsebenen. 2
1.1.2 Hierarchie virtueller Rechner . 4
1.2 Historischer Rückblick. 5
1938-1941: Die ZI, Z2 und Z3. 6
1946: Die ENIAC. 8
1952: Die
IAS
. 10
1953: Die
TRADIC
. 11
1971: Der Intel 4004. 13
1986: Der MIPS R2000. 14
2000: Der Intel Pentium 4. 14
I
Grundlagen 17
2 Grundlegende mathematische Begriffe 21
2.1 Boolesche Algebra. 21
2.2 Boolesche Punktionen . 25
2.3 Boolesche Ausdrücke. 28
2.4 Übungsaufgaben. 37
3 Darstellungen im Rechner 41
3.1 Information. 41
3.2 Darstellung von Zeichen. 42
3.3 Darstellung von Zahlen. 45
3.3.1 Festkommadarstellungen. 45
3.3.2 Gleitkommadarstellungen. 54
3.4 Übungsaufgaben. 66
4 Elementare Bauelemente 69
4.1 Grundlagen elektronischer Schaltkreise. 69
4.1.1 Elektrische Ladung. 70
Inhaltsverzeichnis
4.1.2 Elektrischer Strom . 71
4.1.3 Elektrischer Widerstand, spezifischer Widerstand. 71
4.1.4 Elektrische Spannung, Potentiale. 72
4.1.5 Elektrische Kapazität. 72
4.2 Die wichtigsten Gesetze der Elektronik. 73
4.2.1 Das Ohm'sche Gesetz. 73
4.2.2 Die Kirchhoff'schen Regeln. 74
4.2.3 Seriell und parallel angeordnete Widerstände. 75
4.3 Die wichtigsten Bauelemente. 77
4.3.1 Spannungsquelle. 77
4.3.2 Widerstand . 78
4.3.3 Schalter. 78
4.3.4 Kondensator. 79
4.3.5 Operationsverstärker, Differenzverstärker. 80
5 Elektronische Schaltungen 85
5.1 Spannungsteiler. 85
5.2 Eine Taste zur Eingabe einer 0 oder einer 1. 86
5.3 Tastenfeld. 87
5.4 Logische Grundbausteine. 89
5.5 Digital/Analog-Wandler. 91
5.6 Analog/Digital-Wandler. 92
II
Entwurf digitaler Hardware 95
6 Darstellung Boolescher Funktionen durch
Decision Diagrams
99
6.1 Grundlagen. 99
6.2
Decision Diagrams
.101
6.3 Kronecker
Functional Decision Diagrams
.106
6.4 Übungsaufgaben.122
7 Entwurf zweistufiger Logik 125
7.1 Schaltkreisrealisierung durch PLAs .125
7.1.1 Kosten Disjunktiver Normalformen.128
7.1.2 Visualisierung am Würfel.130
7.2 Implikanten und Primimplikanten.135
7.3 Berechnung von
Minimałpolynomen
.139
7.3.1 Verfahren von Quine/McCluskey.139
Inhaltsverzeichnis _
ХЩ
7.3.2 Bestimmung eines Minimalpolynoms. 145
7.4 Übungsaufgaben. 153
8 Entwurf mehrstufiger Logik 157
8.1 Schaltkreise. 157
8.1.1 Realisierung. 157
8.1.2 Syntaktische Beschreibung von Schaltkreisen.160
8.1.3 Semantik von kombinatorischen Schaltkreisen. 165
8.1.4 Symbolische Simulation. 167
8.1.5 Hierarchischer Entwurf und Teilschaltkreise. 168
8.2 Logiksynthese. 169
8.2.1 Darstellungssatz. 169
8.2.2 Kostenberechnung bei Schaltkreisen. 172
8.2.3 Einfache Ansätze zur Verringerung der Kosten. 173
8.2.4 Synthese unter Verwendung der Shannon'schen Dekomposition.176
8.2.5 Abbildung von
Decision Diagrams.
179
8.2.6 Funktionale Dekomposition Boolescher Funktionen. 181
8.2.7 Schaltungstransformationen . 182
8.3 Übungsaufgaben. 186
9 Grundlegende Schaltungen 189
9.1 Addition in der Zweier-Komplement-Darstellung. 193
9.2 Addierer . 196
9.2.1 Halbaddierer und Volladdierer. 196
9.2.2 Carry-Ripple-Addierer. 198
9.2.3 Inkrementierer und Dekrementierer.201
9.2.4 Conditional-Sum-Addierer. 202
9.2.5 Carry-Lookahead- Addierer.206
9.3 Multiplizierer, ALU . 213
9.3.1 Multiplizierer.213
9.3.2 Prinzipieller Aufbau einer ALU.215
9.4 Übungsaufgaben.218
III
Architektur eines Prozessors 221
10 Ein einfacher Mikroprozessor 225
10.1 Prinzipieller Aufbau eines Rechners.225
10.2 Aufbau des Ein-Zyklen-Prozessors OurMips.230
10.2.1 Rahmengröfem Eckdaten.231
10.2.2 Schnittstelle des Speichers.232
χΐγ
_Inhaltsverzeichnis
10.2.3 Der Datenregistersatz .233
10.2.4 Die Arithmetisch-Logische Einheit.236
10.2.5 Der Befehlszähler und das Statusregister.238
10.2.6 Der Gesamtrechner.240
10.3 Befehlssatz von OurMips.242
10.3.1 Initialisierung.243
10.3.2 Der Befehlssatz im Überblick.244
10.3.3 Befehlsaufbau und Befehlsklassen.244
10.3.4 Lade- und Speicherbefehle.248
10.3.5 Arithmetische Befehle vom Register-Typ.251
10.3.6 Arithmetische Befehle vom
Immediate-
Typ .255
10.3.7 Logische Befehle.259
10.3.8 Sprungbefehle.260
10.4 Das Steuerwerk.266
10.4.1 Berechnung der Befehlsklasse.268
10.4.2 Berechnung der Steuersignale.268
10.4.3 Berechnung des Load-Enable-Signals.270
10.4.4 ALU-Ansteuerung.271
10.5 Übungsaufgaben.272
11 Weitergehende Architekturkonzepte 277
11.1 CISC und RISC.278
Eigenschaften von CISC-Rechnern.278
Eigenschaften von RISC-Rechnern.279
CISC versus RISC.280
11.2
Pipelining
.282
11.2.1
Pipelining
bei der Befehlsausführung.283
11.2.2 Maximale Beschleunigung.285
11.2.3 Pipeline-Konflikte.286
Data
Hazards
.287
Control Hazards
.291
11.3 Speicherhierarchie.293
11.3.1 Die wichtigsten Speichertypen.293
SRAM- und DRAM-Speicherzellen,
Latches
und Flipflops.293
Hauptspeicher.296
Festplatte.300
CD und DVD.303
Magnetband.305
11.3.2 Die Idee der Speicherhierarchie.306
11.4 Caches.308
11.4.1 Ideen. Konzepte. Eigenschaften.309
11.4.2 Der Lesezugriff.310
11.4.3 Interne Organisation.312
Inhaltsverzeichnis
XV
Vollassoziative Cache-Speicher. 312
Direktabgebildete Cache-Speicher. 314
11.4.4 Der Schreibzugriff. 316
11.5 Der virtuelle Speicher . 319
11.6 Übungsaufgaben. 324
IV
Kommunikation 329
12 Kommunikation innerhalb eines Rechners 333
12.1 Parallele und serielle Busse, Protokolle. 333
12.1.1 Serielle Busse. 334
12.1.2 Parallele Busse. 337
12.2 Zuteilung des Busses an einen Master. 343
12.2.1 Stichleitungen. 344
12.2.2
Daisy-Chaining
.344
12.2.3
Polling.
346
12.2.4
Carrier
Sense Multiple Access.346
12.3 Busstruktur in modernen Rechnern. 347
12.4 Übungsaufgaben. 349
13 Fehlertolerante Kodierungen 351
13.1 Grundlegende Begriffe. 351
13.2 Grundlegende Eigenschaften fehlertoleranter Codes .352
13.2.1 Fehlererkennende Codes.353
13.2.2 Fehlerkorrigierende Codes . 356
13.3 Beispiele fehlertoleranter Codes.360
13.3.1 Eindimensionale Parity-Überprüfung. 360
13.3.2 Zweidimensionale Parity-Überprüfung.362
13.3.3
Hamming-Code
.365
13.3.4 CRC-Kodierung.367
13.4 Übungsaufgaben.372
14 Datenkompression 375
14.1 Grundlagen der Informationstheorie.375
14.2 Eindeutige Dekodierbarkeit.378
14.3 Präfixcodes.379
14.4 Längenoptimale Codes. 386
14.4.1 Historischer Rückblick.386
XVI
_Inhaltsverzeichnis
14.4.2 Shannon-Fano-Kodierung. 387
14.4.3 Huffman-Kodierung. 388
14.4.4 Erweiterte Huffman Kodierung. 390
14.4.5 Arithmetische Kodierung. 391
14.5 Übungsaufgaben.394
15 Schlusswort 397
Literaturverzeichnis 401
Index 405 |
any_adam_object | 1 |
any_adam_object_boolean | 1 |
author | Becker, Bernd 1954- Molitor, Paul 1959- |
author_GND | (DE-588)11801109X (DE-588)120699087 |
author_facet | Becker, Bernd 1954- Molitor, Paul 1959- |
author_role | aut aut |
author_sort | Becker, Bernd 1954- |
author_variant | b b bb p m pm |
building | Verbundindex |
bvnumber | BV023231327 |
classification_rvk | ST 150 |
classification_tum | DAT 100f |
ctrlnum | (OCoLC)229991761 (DE-599)BVBBV023231327 |
dewey-full | 621.39 |
dewey-hundreds | 600 - Technology (Applied sciences) |
dewey-ones | 621 - Applied physics |
dewey-raw | 621.39 |
dewey-search | 621.39 |
dewey-sort | 3621.39 |
dewey-tens | 620 - Engineering and allied operations |
discipline | Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
discipline_str_mv | Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 c 4500</leader><controlfield tag="001">BV023231327</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20230126</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">080401s2008 ad|| |||| 00||| ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783486586503</subfield><subfield code="9">978-3-486-58650-3</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)229991761</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV023231327</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakwb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-12</subfield><subfield code="a">DE-91G</subfield><subfield code="a">DE-29T</subfield><subfield code="a">DE-M347</subfield><subfield code="a">DE-1050</subfield><subfield code="a">DE-20</subfield><subfield code="a">DE-210</subfield><subfield code="a">DE-1051</subfield><subfield code="a">DE-859</subfield><subfield code="a">DE-824</subfield><subfield code="a">DE-Di1</subfield><subfield code="a">DE-703</subfield><subfield code="a">DE-898</subfield><subfield code="a">DE-355</subfield><subfield code="a">DE-858</subfield><subfield code="a">DE-863</subfield><subfield code="a">DE-526</subfield><subfield code="a">DE-634</subfield><subfield code="a">DE-83</subfield><subfield code="a">DE-739</subfield><subfield code="a">DE-11</subfield><subfield code="a">DE-B768</subfield><subfield code="a">DE-573</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.39</subfield><subfield code="2">22/ger</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 150</subfield><subfield code="0">(DE-625)143594:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 100f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Becker, Bernd</subfield><subfield code="d">1954-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)11801109X</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Technische Informatik</subfield><subfield code="b">eine einführende Darstellung</subfield><subfield code="c">von Bernd Becker ; Paul Molitor</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">München [u.a.]</subfield><subfield code="b">Oldenbourg</subfield><subfield code="c">2008</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">XVI, 419 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Überarb. des gleichnamigen Buches von 2005</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Technische Informatik</subfield><subfield code="0">(DE-588)4196734-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4123623-3</subfield><subfield code="a">Lehrbuch</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Technische Informatik</subfield><subfield code="0">(DE-588)4196734-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Molitor, Paul</subfield><subfield code="d">1959-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)120699087</subfield><subfield code="4">aut</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">http://d-nb.info/988000245/04</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">http://deposit.dnb.de/cgi-bin/dokserv?id=3089835&prov=M&dok_var=1&dok_ext=htm</subfield><subfield code="3">Beschreibung für Leser</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">Digitalisierung UB Regensburg</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=016417045&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-016417045</subfield></datafield></record></collection> |
genre | (DE-588)4123623-3 Lehrbuch gnd-content |
genre_facet | Lehrbuch |
id | DE-604.BV023231327 |
illustrated | Illustrated |
index_date | 2024-07-02T20:19:57Z |
indexdate | 2025-02-20T06:42:34Z |
institution | BVB |
isbn | 9783486586503 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-016417045 |
oclc_num | 229991761 |
open_access_boolean | |
owner | DE-12 DE-91G DE-BY-TUM DE-29T DE-M347 DE-1050 DE-20 DE-210 DE-1051 DE-859 DE-824 DE-Di1 DE-703 DE-898 DE-BY-UBR DE-355 DE-BY-UBR DE-858 DE-863 DE-BY-FWS DE-526 DE-634 DE-83 DE-739 DE-11 DE-B768 DE-573 |
owner_facet | DE-12 DE-91G DE-BY-TUM DE-29T DE-M347 DE-1050 DE-20 DE-210 DE-1051 DE-859 DE-824 DE-Di1 DE-703 DE-898 DE-BY-UBR DE-355 DE-BY-UBR DE-858 DE-863 DE-BY-FWS DE-526 DE-634 DE-83 DE-739 DE-11 DE-B768 DE-573 |
physical | XVI, 419 S. Ill., graph. Darst. |
publishDate | 2008 |
publishDateSearch | 2008 |
publishDateSort | 2008 |
publisher | Oldenbourg |
record_format | marc |
spellingShingle | Becker, Bernd 1954- Molitor, Paul 1959- Technische Informatik eine einführende Darstellung Technische Informatik (DE-588)4196734-3 gnd |
subject_GND | (DE-588)4196734-3 (DE-588)4123623-3 |
title | Technische Informatik eine einführende Darstellung |
title_auth | Technische Informatik eine einführende Darstellung |
title_exact_search | Technische Informatik eine einführende Darstellung |
title_exact_search_txtP | Technische Informatik eine einführende Darstellung |
title_full | Technische Informatik eine einführende Darstellung von Bernd Becker ; Paul Molitor |
title_fullStr | Technische Informatik eine einführende Darstellung von Bernd Becker ; Paul Molitor |
title_full_unstemmed | Technische Informatik eine einführende Darstellung von Bernd Becker ; Paul Molitor |
title_short | Technische Informatik |
title_sort | technische informatik eine einfuhrende darstellung |
title_sub | eine einführende Darstellung |
topic | Technische Informatik (DE-588)4196734-3 gnd |
topic_facet | Technische Informatik Lehrbuch |
url | http://d-nb.info/988000245/04 http://deposit.dnb.de/cgi-bin/dokserv?id=3089835&prov=M&dok_var=1&dok_ext=htm http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=016417045&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT beckerbernd technischeinformatikeineeinfuhrendedarstellung AT molitorpaul technischeinformatikeineeinfuhrendedarstellung |
Inhaltsverzeichnis
Inhaltsverzeichnis
Inhaltsverzeichnis
THWS Würzburg Zentralbibliothek Lesesaal
Signatur: |
1000 ST 150 B395(.008) |
---|---|
Exemplar 1 | ausleihbar Verfügbar Bestellen |