Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
2005
|
Schlagworte: | |
Online-Zugang: | https://nbn-resolving.org/urn:nbn:de:gbv:705-opus-4947 Volltext https://doi.org/10.24405/559 |
Beschreibung: | VIII, 129 S. Ill., graph. Darst. |
DOI: | 10.24405/559 |
Internformat
MARC
LEADER | 00000nam a2200000zc 4500 | ||
---|---|---|---|
001 | BV021988359 | ||
003 | DE-604 | ||
005 | 20230726 | ||
007 | t | ||
008 | 050713s2005 ad|| m||| 00||| ger d | ||
035 | |a (OCoLC)254672656 | ||
035 | |a (DE-599)BVBBV021988359 | ||
040 | |a DE-604 |b ger | ||
041 | 0 | |a ger | |
049 | |a DE-706 | ||
100 | 1 | |a Niyonkuru, Adronis |d 1969- |e Verfasser |0 (DE-588)130151564 |4 aut | |
245 | 1 | 0 | |a Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |c vorgelegt von Adronis Niyonkuru |
264 | 1 | |c 2005 | |
300 | |a VIII, 129 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
502 | |a Hamburg, Helmut-Schmidt-Univ., Diss., 2005 | ||
650 | 4 | |a Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array | |
650 | 0 | 7 | |a Field programmable gate array |0 (DE-588)4347749-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Mikroarchitektur |0 (DE-588)4139308-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Hardware |0 (DE-588)4023422-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Rekonfiguration |0 (DE-588)4306238-6 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Hardware |0 (DE-588)4023422-8 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Mikroarchitektur |0 (DE-588)4139308-9 |D s |
689 | 1 | |5 DE-604 | |
689 | 2 | 0 | |a Rekonfiguration |0 (DE-588)4306238-6 |D s |
689 | 2 | |5 DE-604 | |
689 | 3 | 0 | |a Field programmable gate array |0 (DE-588)4347749-5 |D s |
689 | 3 | |5 DE-604 | |
776 | 0 | 8 | |i Erscheint auch als |n Online-Ausgabe |o 10.24405/559 |
856 | 4 | 1 | |u https://nbn-resolving.org/urn:nbn:de:gbv:705-opus-4947 |x Resolving-System |
856 | 4 | 1 | |s ca. 0,8 MB |u https://openhsu.ub.hsu-hh.de/handle/10.24405/559 |x Verlag |z kostenfrei |3 Volltext |
856 | 4 | 1 | |u https://doi.org/10.24405/559 |x Resolving-System |
912 | |a ebook | ||
999 | |a oai:aleph.bib-bvb.de:BVB01-015203220 |
Datensatz im Suchindex
_version_ | 1804135963071348736 |
---|---|
adam_txt | |
any_adam_object | |
any_adam_object_boolean | |
author | Niyonkuru, Adronis 1969- |
author_GND | (DE-588)130151564 |
author_facet | Niyonkuru, Adronis 1969- |
author_role | aut |
author_sort | Niyonkuru, Adronis 1969- |
author_variant | a n an |
building | Verbundindex |
bvnumber | BV021988359 |
collection | ebook |
ctrlnum | (OCoLC)254672656 (DE-599)BVBBV021988359 |
doi_str_mv | 10.24405/559 |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01871nam a2200481zc 4500</leader><controlfield tag="001">BV021988359</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20230726 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">050713s2005 ad|| m||| 00||| ger d</controlfield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)254672656</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV021988359</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-706</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Niyonkuru, Adronis</subfield><subfield code="d">1969-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)130151564</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen</subfield><subfield code="c">vorgelegt von Adronis Niyonkuru</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">2005</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">VIII, 129 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Hamburg, Helmut-Schmidt-Univ., Diss., 2005</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Mikroarchitektur</subfield><subfield code="0">(DE-588)4139308-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Hardware</subfield><subfield code="0">(DE-588)4023422-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Rekonfiguration</subfield><subfield code="0">(DE-588)4306238-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Hardware</subfield><subfield code="0">(DE-588)4023422-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Mikroarchitektur</subfield><subfield code="0">(DE-588)4139308-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">Rekonfiguration</subfield><subfield code="0">(DE-588)4306238-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="3" ind2="0"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="3" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="776" ind1="0" ind2="8"><subfield code="i">Erscheint auch als</subfield><subfield code="n">Online-Ausgabe</subfield><subfield code="o">10.24405/559</subfield></datafield><datafield tag="856" ind1="4" ind2="1"><subfield code="u">https://nbn-resolving.org/urn:nbn:de:gbv:705-opus-4947</subfield><subfield code="x">Resolving-System</subfield></datafield><datafield tag="856" ind1="4" ind2="1"><subfield code="s">ca. 0,8 MB</subfield><subfield code="u">https://openhsu.ub.hsu-hh.de/handle/10.24405/559</subfield><subfield code="x">Verlag</subfield><subfield code="z">kostenfrei</subfield><subfield code="3">Volltext</subfield></datafield><datafield tag="856" ind1="4" ind2="1"><subfield code="u">https://doi.org/10.24405/559</subfield><subfield code="x">Resolving-System</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ebook</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-015203220</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV021988359 |
illustrated | Illustrated |
index_date | 2024-07-02T16:10:23Z |
indexdate | 2024-07-09T20:48:51Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-015203220 |
oclc_num | 254672656 |
open_access_boolean | 1 |
owner | DE-706 |
owner_facet | DE-706 |
physical | VIII, 129 S. Ill., graph. Darst. |
psigel | ebook |
publishDate | 2005 |
publishDateSearch | 2005 |
publishDateSort | 2005 |
record_format | marc |
spelling | Niyonkuru, Adronis 1969- Verfasser (DE-588)130151564 aut Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen vorgelegt von Adronis Niyonkuru 2005 VIII, 129 S. Ill., graph. Darst. txt rdacontent n rdamedia nc rdacarrier Hamburg, Helmut-Schmidt-Univ., Diss., 2005 Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array Field programmable gate array (DE-588)4347749-5 gnd rswk-swf Mikroarchitektur (DE-588)4139308-9 gnd rswk-swf Hardware (DE-588)4023422-8 gnd rswk-swf Rekonfiguration (DE-588)4306238-6 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Hardware (DE-588)4023422-8 s DE-604 Mikroarchitektur (DE-588)4139308-9 s Rekonfiguration (DE-588)4306238-6 s Field programmable gate array (DE-588)4347749-5 s Erscheint auch als Online-Ausgabe 10.24405/559 https://nbn-resolving.org/urn:nbn:de:gbv:705-opus-4947 Resolving-System ca. 0,8 MB https://openhsu.ub.hsu-hh.de/handle/10.24405/559 Verlag kostenfrei Volltext https://doi.org/10.24405/559 Resolving-System |
spellingShingle | Niyonkuru, Adronis 1969- Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array Field programmable gate array (DE-588)4347749-5 gnd Mikroarchitektur (DE-588)4139308-9 gnd Hardware (DE-588)4023422-8 gnd Rekonfiguration (DE-588)4306238-6 gnd |
subject_GND | (DE-588)4347749-5 (DE-588)4139308-9 (DE-588)4023422-8 (DE-588)4306238-6 (DE-588)4113937-9 |
title | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |
title_auth | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |
title_exact_search | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |
title_exact_search_txtP | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |
title_full | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen vorgelegt von Adronis Niyonkuru |
title_fullStr | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen vorgelegt von Adronis Niyonkuru |
title_full_unstemmed | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen vorgelegt von Adronis Niyonkuru |
title_short | Zum Einsatz von rekonfigurierbarer Hardware in Prozessorarchitekturen |
title_sort | zum einsatz von rekonfigurierbarer hardware in prozessorarchitekturen |
topic | Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array Field programmable gate array (DE-588)4347749-5 gnd Mikroarchitektur (DE-588)4139308-9 gnd Hardware (DE-588)4023422-8 gnd Rekonfiguration (DE-588)4306238-6 gnd |
topic_facet | Hardware - Rekonfiguration - Mikroarchitektur - Field programmable gate array Field programmable gate array Mikroarchitektur Hardware Rekonfiguration Hochschulschrift |
url | https://nbn-resolving.org/urn:nbn:de:gbv:705-opus-4947 https://openhsu.ub.hsu-hh.de/handle/10.24405/559 https://doi.org/10.24405/559 |
work_keys_str_mv | AT niyonkuruadronis zumeinsatzvonrekonfigurierbarerhardwareinprozessorarchitekturen |