PC-Digital-Labor: praxisnahes Lernen mit TTL- und CMOS-Bausteinen
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Poing
Franzis
2006
|
Schriftenreihe: | PC & Elektronik
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis Inhaltsverzeichnis |
Beschreibung: | CD-ROM-Beil. u.d.T.: MultiSIM 7 CD-ROM-Beil. u.d.T.: MultiSIM 7 |
Beschreibung: | 576 S. zahlr. Ill., graph. Darst. 2 CD-ROMs (12 cm) |
ISBN: | 3772342248 |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV021618494 | ||
003 | DE-604 | ||
005 | 20060818 | ||
007 | t | ||
008 | 060614s2006 ad|| |||| 00||| ger d | ||
020 | |a 3772342248 |9 3-7723-4224-8 | ||
035 | |a (OCoLC)162360324 | ||
035 | |a (DE-599)BVBBV021618494 | ||
040 | |a DE-604 |b ger |e rakwb | ||
041 | 0 | |a ger | |
049 | |a DE-92 |a DE-91 |a DE-210 |a DE-12 |a DE-29T |a DE-858 |a DE-634 | ||
084 | |a ZN 5630 |0 (DE-625)157471: |2 rvk | ||
084 | |a ELT 352f |2 stub | ||
100 | 1 | |a Bernstein, Herbert |d 1946- |e Verfasser |0 (DE-588)120171597 |4 aut | |
245 | 1 | 0 | |a PC-Digital-Labor |b praxisnahes Lernen mit TTL- und CMOS-Bausteinen |c Herbert Bernstein |
246 | 1 | 3 | |a PC Digital Labor |
264 | 1 | |a Poing |b Franzis |c 2006 | |
300 | |a 576 S. |b zahlr. Ill., graph. Darst. |e 2 CD-ROMs (12 cm) | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a PC & Elektronik | |
500 | |a CD-ROM-Beil. u.d.T.: MultiSIM 7 | ||
500 | |a CD-ROM-Beil. u.d.T.: MultiSIM 7 | ||
650 | 0 | 7 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Digitale integrierte Schaltung |0 (DE-588)4113313-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a TTL |0 (DE-588)4078444-7 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a CMOS |0 (DE-588)4010319-5 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4151278-9 |a Einführung |2 gnd-content | |
689 | 0 | 0 | |a CMOS |0 (DE-588)4010319-5 |D s |
689 | 0 | 1 | |a Digitale integrierte Schaltung |0 (DE-588)4113313-4 |D s |
689 | 0 | 2 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a TTL |0 (DE-588)4078444-7 |D s |
689 | 1 | 1 | |a Digitale integrierte Schaltung |0 (DE-588)4113313-4 |D s |
689 | 1 | 2 | |a Schaltungsentwurf |0 (DE-588)4179389-4 |D s |
689 | 1 | |5 DE-604 | |
856 | 4 | |u http://www.ulb.tu-darmstadt.de/tocs/180169629.pdf |3 Inhaltsverzeichnis | |
856 | 4 | 2 | |m HEBIS Datenaustausch Darmstadt |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014833593&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-014833593 |
Datensatz im Suchindex
_version_ | 1804135408868524032 |
---|---|
adam_text | PC & ELEKTRONIK HERBERT BERNSTEIN PC DIGITAL LABOR PRAXISNAHES LERNEN
MIT TTL- UND CMOS- BAUSTEINEN MIT 317 ABBILDUNGEN FRANZIS INHALT 1
BOOLESCHE ALGEBRA 13 1.1 MENGENALGEBRA 14 1.1.1 FESTLEGUNG UND
DARSTELLUNG VON MENGEN 15 1.1.2 RELATIONEN ZWISCHEN MENGEN 16 1.1.3
GLEICHMAECHTIGE ODER AEQUIVALENTE MENGEN 17 1.1.4 VERKNUEPFUNGEN VON MENGEN
19 1.1.5 GESETZE DER MENGENALGEBRA 26 1.1.6 ZAEHLAUFGABEN ZUR MENGENLEHRE
31 1.2 AUSSAGENALGEBRA 34 1.2.1 GRUNDBEGRIFFE DER AUSSAGENALGEBRA 35
1.2.2 ARBEITSWEISE DER AUSSAGENLOGIK 38 1.2.3 WAHRHEITSWERTETAFELN FUER
AUSSAGENLOGISCHE VERKNUEPFUNGEN 42 1.2.4 KARNAUGH-VEITCH-DIAGRAMME 48
1.2.5 AUSSAGENLOGISCHE VERKNUEPFUNGEN OHNE BEDEUTUNG FUER DIE
DIGITALTECHNIK, PC-SYSTEME UND SPS-ANLAGEN 53 1.2.6 QUANTORENLOGIK 60
1.2.7 VERGLEICH VON BEGRIFFEN 62 2 SCHALTALGEBRA 63 2.1
DARSTELLUNGSARTEN DER BOOLESCHEN FUNKTIONEN 64 2.1.1 SCHALTTERME 64
2.1.2 SCHALTNETZ UND SCHALTSYMBOLE 66 2.1.3 AXIOME, GESETZE UND THEOREME
DER SCHALTALGEBRA 69 2.1.4 VERGLEICH VON LOGISCHEN SCHALTUNGEN 71 2.1.5
TERMUMFORMUNGEN 73 2.1.6 KONJUNKTIVE UND DISJUNKTIVE NORMALFORM . 76
2.1.7 LOGISCHE FUNKTIONEN 83 2.2 NOR- UND NAND-SCHALTUNGEN 90 2.2.1
EXOR-FUNKTION 92 2.2.2 XOR-FUNKTION 93 2.2.3 VEREINFACHUNG VON
SCHALTUNGEN 94 ^.2.4 ENTWICKLUNGSTHEOREME 99 2.2.5 VERFAHREN NACH QUINE
UND MCCLUSKEY 102 2.2.6 ENTWURF VON DIGITALEN STEUERUNGSSCHALTUNGEN 107
2.2.7 GRUNDSCHALTUNGEN FUER DIE STEUERUNGSTECHNIK 109 8 2.2.8
CODIERSCHALTUNGEN 112 2.2.9 SPEICHERSCHALTUNG 113 2.2.10
RECHENSCHALTUNGEN 114 2.2.11 ADDIERSCHALTUNG 118 3. SCHALTUNGEN MIT
LOGISCHEN GRUNDFUNKTIONEN 120 ARBEITEN MIT DER TTL-BIBLIOTHEK 125 .1
UNTERSUCHEN DES NAND-GATTERS 7400 125 .2 UNTERSUCHEN DES NAND-GATTERS
7403N 134 .3 UNTERSUCHEN DES AND-GATTERS 7408 135 .4 UNTERSUCHEN DES
ODER-GATTERS 7432 137 .5 UNTERSUCHEN DES NICHT-GATTERS 7404 138 .6
UNTERSUCHEN DES EXKLUSIV-ODER-GATTERS 7486 140 .7 UNTERSUCHEN DES
INKLUSIV-ODER-GATTERS 141 3.2 STATISCHES UND DYNAMISCHES VERHALTEN VON
DIGITALSCHALTUNGEN 142 3.2.1 KENNDATEN DER TTL-TECHNIK 142 3.2.2
KENNDATEN UEBER DIE CMOS-TECHNIK 152 3.2.3 UNTERSUCHUNG VON
VERZOEGERUNGSZEITEN 157 3.2.4 STOEREINFLUESSE AUF TTL-SCHALTUNGEN 163 3.2.5
STOERUNGEN DURCH LEITUNGSREFLEXIONEN 168 3.2.6 LEITUNGSREFLEXIONEN 170
3.2.7 STOERUNGEN DURCH MASSE- UND BETRIEBSSPANNUNGSLEITUNGEN 180 3.2.8
STUETZKONDENSATOREN 183 3.3 STATISCHE UND DYNAMISCHE EIGENSCHAFTEN VON
TTL-BAUSTEINEN 188 3.3.1 NICHT-GATTER 188 3.3.2 TREIBER (NICHT
INVERTIERENDER TTL-VERSTAERKER) 192 3.3.3 UND-VERKNUEPFUNG MIT DEM
TTL-BAUSTEIN 7408 193 3.3.4 ODER-VERKNUEPFUNG MIT DEM BAUSTEIN 7432 194
3.3.5 NAND-VERKNUEPFUNG MIT DEM BAUSTEIN 7400 197 3.3.6 NOR-VERKNUEPFUNG
MIT DEM BAUSTEIN 7402 204 3.4 BEISPIELE ZUR BOOLESCHEN ALGEBRA 205 3.4.1
VERKNUEPFUNG VON EINGANGSVARIABLEN 205 3.4.2 INHIBITION UND IMPLIKATION
208 3.4.3 AUFBAU EINER ANTIVALENZ-BZW. EXKLUSIV-ODER-FUNKTION 209 3.4.4
AUFBAU EINER AEQUIVALENZ- BZW. INKLUSIV-ODER-FUNKTION 210 3.4.5
UND/ODER/NICHT-GATTER 211 3.4.6 DIGITALER KOMPARATOR 213 3.4.7
GROESSER-GLEICH-KLEINER-VERGLEICHER 216 3.4.8 HALBADDIERER 218 3.4.9
HALBSUBTRAHIERER 219 3.4.10 VOLLADDIERER 221 3.4.11 ARITHMETISCHE
RECHENEINHEIT 223 3.4.12 ELEKTRONISCHE WEICHE 227 3.4.13 DIGITALER
POLUMSCHALTER 228 3.4.14 DIGITALER DREHSCHALTER 229 3.5 DIGITALER
ANALOGSCHALTER 232 3.5.1 BILATERALER SCHALTER (ANALOGSCHALTER) 233 3.5.2
ARBEITSWEISE VON ANALOGSCHALTERN 238 3.5.3 ANALOGE FREQUENZWEICHE 241
3.5.4 PROGRAMMIERBARE EINGANGSSTUFEN 242 3.6 SCHALTUNG MIT
CMOS-BAUSTEINEN 244 3.6.1 INVERTIERENDER CMOS-BUFFER 4049 245 3.6.2
NICHT INVERTIERENDER CMOS-BUFFER 4050 251 3.6.3 NICHT INVERTIERENDER UND
INVERTIERENDER CMOS-BUFFER 4041 253 3.6.4 CMOS-NAND-GATTER4011 254 3.6.5
CMOS-NOR-GATTER4001 256 3.6.6 ELEKTRONISCHE SCHALTER MIT MECHANISCHER
AUSLOESUNG 261 3.6.7 NOR-UNDNAND-FLIPFLOPS 262 3.6.8 SENSORENSCHALTUNG
MIT CMOS-BAUSTEINEN 265 CODIERER, DECODIERER UND UMCODIERER 268 CODIERER
274 .1 DEZIMAL- ZU BCD-CODIERER MIT ODER-GATTER 275 .2 DEZIMAL- ZU
BCD-CODIERER 74147 277 .3 DEZIMAL-ZU-AIKEN-CODIERER 281 .4
DEZIMAL-ZU-EXZESS-3-CODIERER 283 .5 DEZIMAL-ZU-JUMP-AT-2-CODIERER 285 .6
BCD-ZU-DEZIMAL-DECODER 7442 287 4.2 ANZEIGEEINHEITEN MIT DECODER 293
4.2.1 7-SEGMENT-ANZEIGE OHNE UND MIT 7-SEGMENT-DECODER 294 4.2.2
7-SEGMENT-DECODER 299 4.2.3 PEGEL- UND SIGNALAUSWERTUNG MIT
7-SEGMENT-ANZEIGE 302 4.2.4 DEZIMAL-ZU-GRAY-CODIERER 304 4.3
SCHALTKREISE IN TTL-TECHNIK 306 4.3.1
BCD-ZU-DEZIMAL-DECODER/ANZEIGENTREIBER (O.C, 30V, 80 MA) 7445 306 4.3.2
BCD-ZU-7-SEGMENT-DECODER/ANZEIGENTREIBER (O.C, 30 V) 7446 308 4.3.3
3-BIT-BINAERDECODER/DEMULTIPLEXER (3 ZU 8) 74138 310 4.3.4 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER 74139 312 4.3.5
BCD-ZU-DEZIMAL-DECODER/ANZEIGENTREIBER 74145 316 4.3.6 BINAERER
8-ZU-3-PRIORITAETSCODIERER 74148 318 4.3.7 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER 74155 320 4.3.8 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER (O.C, 2 ZU 4) 74156 323 4.3.9
4-BIT-BINAERDECODER/DEMULTIPLEXER (O.C, 4 ZU 16, 50 UA) 74159 325 4.3.10
BINAERER 8-ZU-3-PRIORITAETSCODIERER (TRI-STATE) 74348 328 4.4 SCHALTKREISE
IN CMOS-TECHNIK 330 4.4.1 BCD-ZU-DEZIMAL-DECODER 4028 330 4.4.2
8-ZU-3-PRIORITAETSCODIERER 4532 333 10 S SPEICHERSCHALTUNGEN UND
SPEZIELLE SCHALTFUNKTIONEN 335 5.1 BISTABILE KIPPSCHALTUNGEN BZW.
FLIPFLOPS 338 5.1.1 NAND-UNDNOR-FLIPFLOP 339 5.1.2 NAND- UND
NOR-SPEICHERFLIPFLOP 340 5.1.3 D-FLIPFLOP 343 5.1.4 JK-FLIPFLOP 344
5.1.5 MASTER-SLAVE-FLIPFLOP 351 5.1.6 JK-MASTER-SLAVE-FLIPFLOP 7472 352
5.1.7 D-FLIPFLOP MIT PRESET UND CLEAR 356 5.1.8 UNTERSUCHUNG UND
ANWENDUNGEN DES TTL-BAUSTEINS 7475 (LATCH-FUNKTION) ....358 5.1.9
UNTERSUCHUNG UND ANWENDUNGEN DES TTL-BAUSTEINS 74116 (LATCH-FUNKTION)
..360 5.1.10 UNTERSUCHUNG UND ANWENDUNGEN DES TTL-BAUSTEINS 74279
(LATCH-FUNKTION 361 5.1.11 UNTERSUCHUNG UND ANWENDUNGEN DES
TTL-BAUSTEINS 74373 (LATCH-FUNKTION) ...365 5.1.12 UNTERSUCHUNG UND
ANWENDUNGEN DES TTL-BAUSTEINS 74375 (LATCH-FUNKTION) ...366 5.1.13
UNTERSUCHUNG DES TTL-BAUSTEINS 74173 (REGISTERFUNKTION) 368 5.1.14
UNTERSUCHUNG DES TTL-BAUSTEINS 74174 (REGISTERFUNKTION) 370 5.1.15
UNTERSUCHUNG DES TTL-BAUSTEINS 74273 (REGISTERFUNKTION) 371 5.1.16
UNTERSUCHUNG DES TTL-BAUSTEINS 74374 (REGISTERFUNKTION) 373 5.1.17
UNTERSUCHUNG DES TTL-BAUSTEINS 74377 (REGISTERFUNKTION) 375 5.2
MONOSTABILE KIPPSCHALTUNG ODER MONOFLOP 378 5.2.1 MONOFLOPS MIT NAND-
UND NOR-GATTERN 379 5.2.2 EINFACHE MONOFLOPS MIT NAND- UND NOR-GATTERN
385 5.2.3 INTEGRIERTES MONOFLOP 74121 387 5.2.4 MONOFLOPS FUER EXTREM
KURZE VERZOEGERUNGSZEITEN 390 5.2.5 MONOFLOPS MIT DEM BAUSTEIN 555 392
5.2.6 NACHTRIGGERBARES MONOFLOP MIT DEM 555 395 5.2.7 VERZOEGERUNGEN VON
IMPULSFLANKEN DURCH EIN MONOFLOP 396 5.2.8 IMPULSVERZOEGERUNGEN DURCH
ZWEI MONOFLOPS 397 5.2.9 SEQUENTIELLE LAUFZEITSCHALTUNG 399 5.3
RECHTECKGENERATOREN 401 5.3.1 GRUNDSCHALTUNGEN EINES RECHTECKGENERATORS
401 5.3.2 RECHTECKGENERATOR MIT START-STOPP-EINGANG 404 5.3.3
RECHTECKGENERATOR MIT MONOFLOP 405 5.3.4 RECHTECKGENERATOR MIT
SCHMITT-TRIGGER 408 5.3.5 RECHTECKGENERATOR MIT SIMULIERTEN
CMOS-NICHT-GATTERN 410 5.3.6 QUARZSTABILISIERTER RECHTECKGENERATOR 413
5.3.7 RECHTECKGENERATOR MIT DEM 555 419 5.3.8 SCHMITT-TRIGGER MIT DEM
555 421 5.3.9 SPANNUNGSGESTEUERTER FREQUENZGENERATOR 422 5.3.10
ASTABILER BETRIEB DES 555 MIT SYMMETRISCHEM TASTVERHAELTNIS 424 5.3.11
EINSTELLBARER RECHTECKGENERATOR 426 5.3.12 RECHTECKGENERATOR MIT
EINSTELLBAREM TASTVERHAELTNIS 427 INHALT 6 FREQUENZTEILER UND ZAEHLER 430
6.1 UNTERSCHIED ZWISCHEN ZAEHLER UND TEILER 433 6.1.1 CODES VON ZAEHLERN
434 6.1.2 DEKADISCHE CODES 437 6.1.3 TETRADISCHEN CODES 438 6.2
FREQUENZTEILER 442 6.2.1 FREQUENZTEILER 1:2 442 6.2.2 FREQUENZTEILER 1:4
443 6.2.3 FREQUENZTEILER 1:8 445 6.2.4 FREQUENZTEILER 1:16 446 6.2.5
VOR- UND RUECKWAERTSZAEHLER 448 6.2.6 TEILER MIT
NEGATIV-FLANKENGETRIGGERTEN JK-FLIPFLOPS 449 6.2.7 FREQUENZTEILER 1:3
451 6.2.8 FREQUENZTEILER 1:5 452 6.2.9 FREQUENZTEILER 1:6 454 6.2.10
FREQUENZTEILER 1:7 455 6.2.11 FREQUENZTEILER 1:10 457 6.3 INTEGRIERTE
BINAERTEILER UND BINAERZAEHLER 458 6.3.1 TTL-BAUSTEIN 7492 458 6.3.2
FREQUENZTEILER 1:16 MIT DEM 7493 461 6.3.3 FREQUENZTEILER 1:256 MIT DEM
74393 463 6.3.4 DEZIMALZAEHLER 7490 UND 74290 468 6.3.5 MODULO-100-ZAEHLER
MIT ZWEISTELLIGER ANZEIGE 473 6.3.6 MODULO-60-ZAEHLER MIT ZWEISTELLIGER
ANZEIGE 474 6.3.7 MODULO-50-ZAEHLER MIT ZWEISTELLIGER ANZEIGE 476 6.3.8
MODULO-24-ZAEHLER MIT ZWEISTELLIGER ANZEIGE 477 6.3.9 MODULO-12-ZAEHLER
MIT ZWEISTELLIGER ANZEIGE 478 6.4 SYNCHRONE ZAEHLER 480 6.4.1 SYNCHRONER
MODULO-4-VORWAERTSZAEHLER 481 6.4.2 SYNCHRONER MODULO-8-VORWAERTSZAEHLER 484
6.4.3 SYNCHRONER MODULO-16-VORWAERTSZAEHLER 484 6.4.4 SYNCHRONER
VORWAERTSZAEHLER FUER DEN BCD-CODE 488 6.4.5 SYNCHRONER VORWAERTSZAEHLER FUER
DEN AIKEN-CODE 491 6.4.6 SYNCHRONER VORWAERTSZAEHLER FUER DEN EXZESS-3-CODE
492 6.4.7 SYNCHRONER VORWAERTSZAEHLER BIS 2 494 6.4.8 SYNCHRONER
VORWAERTSZAEHLER BIS 4 494 6.4.9 SYNCHRONER VORWAERTSZAEHLER BIS 5 496
6.4.10 SYNCHRONER VORWAERTSZAEHLER BIS 6 496 6.4.11 SYNCHRONER
RUECKWAERTSZAEHLER FUER DEN DUALCODE 498 6.4.12 SYNCHRONER RUECKWAERTSZAEHLER
FUER DEN BCD-CODE 499 6.5 PROGRAMMIERBARE ZAEHLER 500 6.5.1 DEZIMALZAEHLER
74160 501 6.5.2 VORWAERTS-RUECKWAERTS-DEZIMALZAEHLER 74190 UND
4-BIT-BINAERZAEHLER 74191 507 12 ^-MMY, *-,:/:*:, ^ ^..^^..?^^^;^^MHIFLNWB
6.5.3 VORWAERTS-RUECKWAERTS-DEZIMALZAEHLER 74192 UND 4-BIT-BINAERZAEHLER 74193
514 6.6 ZAEHLER IN CMOS-TECHNIK 520 6.6.1 CMOS-ZAEHLER4017 521 6.6.2
CMOS-ZAEHLER 4024 523 6.6.3 CMOS-ZAEHLER 4040 524 6.6.4 CMOS-ZAEHLER 4510
525 6.6.5 CMOS-ZAEHLER 4516 526 6.6.6 CMOS-ZAEHLER 4518 527 7
SCHIEBEREGISTER 528 7.1 FUNKTIONEN VON SCHIEBEREGISTERN 528 7.1.1
SCHIEBEREGISTER MIT SERIELLEM EIN-UND AUSGANG 529 7.1.2 SCHIEBEREGISTER
MIT SERIELLEM EINGANG UND PARALLELEM AUSGANG 531 7.1.3 SCHIEBEREGISTER
MIT PARALLELEM EINGANG UND SERIELLEM AUSGANG 534 7.1.4 SCHIEBEREGISTER
MIT PARALLELEM EIN-UND AUSGANG 535 7.1.5 SCHIEBEREGISTER ALS RINGZAEHLER
NACH DEM LIBAW-CRAIG-CODE 536 7.2 INTEGRIERTE SCHIEBEREGISTER IN
TTL-TECHNIK 538 7.2.1 RECHTS/LINKS-4-BIT-SCHIEBEREGISTER 74194 538 7.2.2
4-BIT-SCHIEBEREGISTER 74195 MIT SERIELLER UND PARALLELER EUEWAUSGABE UND
LOESCHEN 543 7.2.3 4-BIT-SCHIEBEREGISTER 74395 MIT PARALLELER
EIN-/AUSGABE, CLEAR UND TRI-STATE- AUSGAENGEN 546 7.2.4
8-BIT-SCHIEBEREGISTER7491 548 7.2.5 8-BIT-SCHIEBEREGISTER 74164 MIT
PARALLELER AUSGABE UND CLEAR 550 7.2.6 8-BIT-SCHIEBEREGISTER 74165 MIT
PARALLELER EINGABE 551 7.2.7 8-BIT-UNIVERSAL-SCHIEBEREGISTER 74198 553
7.2.8 8-BIT-SCHIEBEREGISTER 74199 MIT SERIELLER UND PARALLELER
EIN-/AUSGABE UND CLEAR... 557 7.3 SCHIEBEREGISTER IN CMOS-TECHNIK 561
7.3.1 8-STUFEN-SCHIEBEREGISTER MIT PARALLELEINGANG UND SERIENAUSGANG
4014 561 7.3.2 STATISCHES CMOS-SCHIEBEREGISTER 4015 564 7.3.3
VIERPHASEN-TAKTGENERATOR 564 7.3.4 ZUFALLS- UND TESTGENERATOREN 567
SACHVERZEICHNIS 574
|
adam_txt |
PC & ELEKTRONIK HERBERT BERNSTEIN PC DIGITAL LABOR PRAXISNAHES LERNEN
MIT TTL- UND CMOS- BAUSTEINEN MIT 317 ABBILDUNGEN FRANZIS INHALT 1
BOOLESCHE ALGEBRA 13 1.1 MENGENALGEBRA 14 1.1.1 FESTLEGUNG UND
DARSTELLUNG VON MENGEN 15 1.1.2 RELATIONEN ZWISCHEN MENGEN 16 1.1.3
GLEICHMAECHTIGE ODER AEQUIVALENTE MENGEN 17 1.1.4 VERKNUEPFUNGEN VON MENGEN
19 1.1.5 GESETZE DER MENGENALGEBRA 26 1.1.6 ZAEHLAUFGABEN ZUR MENGENLEHRE
31 1.2 AUSSAGENALGEBRA 34 1.2.1 GRUNDBEGRIFFE DER AUSSAGENALGEBRA 35
1.2.2 ARBEITSWEISE DER AUSSAGENLOGIK 38 1.2.3 WAHRHEITSWERTETAFELN FUER
AUSSAGENLOGISCHE VERKNUEPFUNGEN 42 1.2.4 KARNAUGH-VEITCH-DIAGRAMME 48
1.2.5 AUSSAGENLOGISCHE VERKNUEPFUNGEN OHNE BEDEUTUNG FUER DIE
DIGITALTECHNIK, PC-SYSTEME UND SPS-ANLAGEN 53 1.2.6 QUANTORENLOGIK 60
1.2.7 VERGLEICH VON BEGRIFFEN 62 2 SCHALTALGEBRA 63 2.1
DARSTELLUNGSARTEN DER BOOLESCHEN FUNKTIONEN 64 2.1.1 SCHALTTERME 64
2.1.2 SCHALTNETZ UND SCHALTSYMBOLE 66 2.1.3 AXIOME, GESETZE UND THEOREME
DER SCHALTALGEBRA 69 2.1.4 VERGLEICH VON LOGISCHEN SCHALTUNGEN 71 2.1.5
TERMUMFORMUNGEN 73 2.1.6 KONJUNKTIVE UND DISJUNKTIVE NORMALFORM .' 76
2.1.7 LOGISCHE FUNKTIONEN 83 2.2 NOR- UND NAND-SCHALTUNGEN 90 2.2.1
EXOR-FUNKTION 92 2.2.2 XOR-FUNKTION 93 2.2.3 VEREINFACHUNG VON
SCHALTUNGEN 94 ^.2.4 ENTWICKLUNGSTHEOREME 99 2.2.5 VERFAHREN NACH QUINE
UND MCCLUSKEY 102 2.2.6 ENTWURF VON DIGITALEN STEUERUNGSSCHALTUNGEN 107
2.2.7 GRUNDSCHALTUNGEN FUER DIE STEUERUNGSTECHNIK 109 8 2.2.8
CODIERSCHALTUNGEN 112 2.2.9 SPEICHERSCHALTUNG 113 2.2.10
RECHENSCHALTUNGEN 114 2.2.11 ADDIERSCHALTUNG 118 3. SCHALTUNGEN MIT
LOGISCHEN GRUNDFUNKTIONEN 120 ARBEITEN MIT DER TTL-BIBLIOTHEK 125 .1
UNTERSUCHEN DES NAND-GATTERS 7400 125 .2 UNTERSUCHEN DES NAND-GATTERS
7403N 134 .3 UNTERSUCHEN DES AND-GATTERS 7408 135 .4 UNTERSUCHEN DES
ODER-GATTERS 7432 137 .5 UNTERSUCHEN DES NICHT-GATTERS 7404 138 .6
UNTERSUCHEN DES EXKLUSIV-ODER-GATTERS 7486 140 .7 UNTERSUCHEN DES
INKLUSIV-ODER-GATTERS 141 3.2 STATISCHES UND DYNAMISCHES VERHALTEN VON
DIGITALSCHALTUNGEN 142 3.2.1 KENNDATEN DER TTL-TECHNIK 142 3.2.2
KENNDATEN UEBER DIE CMOS-TECHNIK 152 3.2.3 UNTERSUCHUNG VON
VERZOEGERUNGSZEITEN 157 3.2.4 STOEREINFLUESSE AUF TTL-SCHALTUNGEN 163 3.2.5
STOERUNGEN DURCH LEITUNGSREFLEXIONEN 168 3.2.6 LEITUNGSREFLEXIONEN 170
3.2.7 STOERUNGEN DURCH MASSE- UND BETRIEBSSPANNUNGSLEITUNGEN 180 3.2.8
STUETZKONDENSATOREN 183 3.3 STATISCHE UND DYNAMISCHE EIGENSCHAFTEN VON
TTL-BAUSTEINEN 188 3.3.1 NICHT-GATTER 188 3.3.2 TREIBER (NICHT
INVERTIERENDER TTL-VERSTAERKER) 192 3.3.3 UND-VERKNUEPFUNG MIT DEM
TTL-BAUSTEIN 7408 193 3.3.4 ODER-VERKNUEPFUNG MIT DEM BAUSTEIN 7432 194
3.3.5 NAND-VERKNUEPFUNG MIT DEM BAUSTEIN 7400 197 3.3.6 NOR-VERKNUEPFUNG
MIT DEM BAUSTEIN 7402 204 3.4 BEISPIELE ZUR BOOLESCHEN ALGEBRA 205 3.4.1
VERKNUEPFUNG VON EINGANGSVARIABLEN 205 3.4.2 INHIBITION UND IMPLIKATION
208 3.4.3 AUFBAU EINER ANTIVALENZ-BZW. EXKLUSIV-ODER-FUNKTION 209 3.4.4
AUFBAU EINER AEQUIVALENZ- BZW. INKLUSIV-ODER-FUNKTION 210 3.4.5
UND/ODER/NICHT-GATTER 211 3.4.6 DIGITALER KOMPARATOR 213 3.4.7
GROESSER-GLEICH-KLEINER-VERGLEICHER 216 3.4.8 HALBADDIERER 218 3.4.9
HALBSUBTRAHIERER 219 3.4.10 VOLLADDIERER 221 3.4.11 ARITHMETISCHE
RECHENEINHEIT 223 3.4.12 ELEKTRONISCHE WEICHE 227 3.4.13 DIGITALER
POLUMSCHALTER 228 3.4.14 DIGITALER DREHSCHALTER 229 3.5 DIGITALER
ANALOGSCHALTER 232 3.5.1 BILATERALER SCHALTER (ANALOGSCHALTER) 233 3.5.2
ARBEITSWEISE VON ANALOGSCHALTERN 238 3.5.3 ANALOGE FREQUENZWEICHE 241
3.5.4 PROGRAMMIERBARE EINGANGSSTUFEN 242 3.6 SCHALTUNG MIT
CMOS-BAUSTEINEN 244 3.6.1 INVERTIERENDER CMOS-BUFFER 4049 245 3.6.2
NICHT INVERTIERENDER CMOS-BUFFER 4050 251 3.6.3 NICHT INVERTIERENDER UND
INVERTIERENDER CMOS-BUFFER 4041 253 3.6.4 CMOS-NAND-GATTER4011 254 3.6.5
CMOS-NOR-GATTER4001 256 3.6.6 ELEKTRONISCHE SCHALTER MIT MECHANISCHER
AUSLOESUNG 261 3.6.7 NOR-UNDNAND-FLIPFLOPS 262 3.6.8 SENSORENSCHALTUNG
MIT CMOS-BAUSTEINEN 265 CODIERER, DECODIERER UND UMCODIERER 268 CODIERER
274 .1 DEZIMAL- ZU BCD-CODIERER MIT ODER-GATTER 275 .2 DEZIMAL- ZU
BCD-CODIERER 74147 277 .3 DEZIMAL-ZU-AIKEN-CODIERER 281 .4
DEZIMAL-ZU-EXZESS-3-CODIERER 283 .5 DEZIMAL-ZU-JUMP-AT-2-CODIERER 285 .6
BCD-ZU-DEZIMAL-DECODER 7442 287 4.2 ANZEIGEEINHEITEN MIT DECODER 293
4.2.1 7-SEGMENT-ANZEIGE OHNE UND MIT 7-SEGMENT-DECODER 294 4.2.2
7-SEGMENT-DECODER 299 4.2.3 PEGEL- UND SIGNALAUSWERTUNG MIT
7-SEGMENT-ANZEIGE 302 4.2.4 DEZIMAL-ZU-GRAY-CODIERER 304 4.3
SCHALTKREISE IN TTL-TECHNIK 306 4.3.1
BCD-ZU-DEZIMAL-DECODER/ANZEIGENTREIBER (O.C, 30V, 80 MA) 7445 306 4.3.2
BCD-ZU-7-SEGMENT-DECODER/ANZEIGENTREIBER (O.C, 30 V) 7446 308 4.3.3
3-BIT-BINAERDECODER/DEMULTIPLEXER (3 ZU 8) 74138 310 4.3.4 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER 74139 312 4.3.5
BCD-ZU-DEZIMAL-DECODER/ANZEIGENTREIBER 74145 316 4.3.6 BINAERER
8-ZU-3-PRIORITAETSCODIERER 74148 318 4.3.7 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER 74155 320 4.3.8 ZWEI
2-BIT-BINAERDECODER/DEMULTIPLEXER (O.C, 2 ZU 4) 74156 323 4.3.9
4-BIT-BINAERDECODER/DEMULTIPLEXER (O.C, 4 ZU 16, 50 UA) 74159 325 4.3.10
BINAERER 8-ZU-3-PRIORITAETSCODIERER (TRI-STATE) 74348 328 4.4 SCHALTKREISE
IN CMOS-TECHNIK 330 4.4.1 BCD-ZU-DEZIMAL-DECODER 4028 330 4.4.2
8-ZU-3-PRIORITAETSCODIERER 4532 333 10 S SPEICHERSCHALTUNGEN UND
SPEZIELLE SCHALTFUNKTIONEN 335 5.1 BISTABILE KIPPSCHALTUNGEN BZW.
FLIPFLOPS 338 5.1.1 NAND-UNDNOR-FLIPFLOP 339 5.1.2 NAND- UND
NOR-SPEICHERFLIPFLOP 340 5.1.3 D-FLIPFLOP 343 5.1.4 JK-FLIPFLOP 344
5.1.5 MASTER-SLAVE-FLIPFLOP 351 5.1.6 JK-MASTER-SLAVE-FLIPFLOP 7472 352
5.1.7 D-FLIPFLOP MIT PRESET UND CLEAR 356 5.1.8 UNTERSUCHUNG UND
ANWENDUNGEN DES TTL-BAUSTEINS 7475 (LATCH-FUNKTION) .358 5.1.9
UNTERSUCHUNG UND ANWENDUNGEN DES TTL-BAUSTEINS 74116 (LATCH-FUNKTION)
.360 5.1.10 UNTERSUCHUNG UND ANWENDUNGEN DES TTL-BAUSTEINS 74279
(LATCH-FUNKTION 361 5.1.11 UNTERSUCHUNG UND ANWENDUNGEN DES
TTL-BAUSTEINS 74373 (LATCH-FUNKTION) .365 5.1.12 UNTERSUCHUNG UND
ANWENDUNGEN DES TTL-BAUSTEINS 74375 (LATCH-FUNKTION) .366 5.1.13
UNTERSUCHUNG DES TTL-BAUSTEINS 74173 (REGISTERFUNKTION) 368 5.1.14
UNTERSUCHUNG DES TTL-BAUSTEINS 74174 (REGISTERFUNKTION) 370 5.1.15
UNTERSUCHUNG DES TTL-BAUSTEINS 74273 (REGISTERFUNKTION) 371 5.1.16
UNTERSUCHUNG DES TTL-BAUSTEINS 74374 (REGISTERFUNKTION) 373 5.1.17
UNTERSUCHUNG DES TTL-BAUSTEINS 74377 (REGISTERFUNKTION) 375 5.2
MONOSTABILE KIPPSCHALTUNG ODER MONOFLOP 378 5.2.1 MONOFLOPS MIT NAND-
UND NOR-GATTERN 379 5.2.2 EINFACHE MONOFLOPS MIT NAND- UND NOR-GATTERN
385 5.2.3 INTEGRIERTES MONOFLOP 74121 387 5.2.4 MONOFLOPS FUER EXTREM
KURZE VERZOEGERUNGSZEITEN 390 5.2.5 MONOFLOPS MIT DEM BAUSTEIN 555 392
5.2.6 NACHTRIGGERBARES MONOFLOP MIT DEM 555 395 5.2.7 VERZOEGERUNGEN VON
IMPULSFLANKEN DURCH EIN MONOFLOP 396 5.2.8 IMPULSVERZOEGERUNGEN DURCH
ZWEI MONOFLOPS 397 5.2.9 SEQUENTIELLE LAUFZEITSCHALTUNG 399 5.3
RECHTECKGENERATOREN 401 5.3.1 GRUNDSCHALTUNGEN EINES RECHTECKGENERATORS
401 5.3.2 RECHTECKGENERATOR MIT START-STOPP-EINGANG 404 5.3.3
RECHTECKGENERATOR MIT MONOFLOP 405 5.3.4 RECHTECKGENERATOR MIT
SCHMITT-TRIGGER 408 5.3.5 RECHTECKGENERATOR MIT SIMULIERTEN
CMOS-NICHT-GATTERN 410 5.3.6 QUARZSTABILISIERTER RECHTECKGENERATOR 413
5.3.7 RECHTECKGENERATOR MIT DEM 555 419 5.3.8 SCHMITT-TRIGGER MIT DEM
555 421 5.3.9 SPANNUNGSGESTEUERTER FREQUENZGENERATOR 422 5.3.10
ASTABILER BETRIEB DES 555 MIT SYMMETRISCHEM TASTVERHAELTNIS 424 5.3.11
EINSTELLBARER RECHTECKGENERATOR 426 5.3.12 RECHTECKGENERATOR MIT
EINSTELLBAREM TASTVERHAELTNIS 427 INHALT 6 FREQUENZTEILER UND ZAEHLER 430
6.1 UNTERSCHIED ZWISCHEN ZAEHLER UND TEILER 433 6.1.1 CODES VON ZAEHLERN
434 6.1.2 DEKADISCHE CODES 437 6.1.3 TETRADISCHEN CODES 438 6.2
FREQUENZTEILER 442 6.2.1 FREQUENZTEILER 1:2 442 6.2.2 FREQUENZTEILER 1:4
443 6.2.3 FREQUENZTEILER 1:8 445 6.2.4 FREQUENZTEILER 1:16 446 6.2.5
VOR- UND RUECKWAERTSZAEHLER 448 6.2.6 TEILER MIT
NEGATIV-FLANKENGETRIGGERTEN JK-FLIPFLOPS 449 6.2.7 FREQUENZTEILER 1:3
451 6.2.8 FREQUENZTEILER 1:5 452 6.2.9 FREQUENZTEILER 1:6 454 6.2.10
FREQUENZTEILER 1:7 455 6.2.11 FREQUENZTEILER 1:10 457 6.3 INTEGRIERTE
BINAERTEILER UND BINAERZAEHLER 458 6.3.1 TTL-BAUSTEIN 7492 458 6.3.2
FREQUENZTEILER 1:16 MIT DEM 7493 461 6.3.3 FREQUENZTEILER 1:256 MIT DEM
74393 463 6.3.4 DEZIMALZAEHLER 7490 UND 74290 468 6.3.5 MODULO-100-ZAEHLER
MIT ZWEISTELLIGER ANZEIGE 473 6.3.6 MODULO-60-ZAEHLER MIT ZWEISTELLIGER
ANZEIGE 474 6.3.7 MODULO-50-ZAEHLER MIT ZWEISTELLIGER ANZEIGE 476 6.3.8
MODULO-24-ZAEHLER MIT ZWEISTELLIGER ANZEIGE 477 6.3.9 MODULO-12-ZAEHLER
MIT ZWEISTELLIGER ANZEIGE 478 6.4 SYNCHRONE ZAEHLER 480 6.4.1 SYNCHRONER
MODULO-4-VORWAERTSZAEHLER 481 6.4.2 SYNCHRONER MODULO-8-VORWAERTSZAEHLER 484
6.4.3 SYNCHRONER MODULO-16-VORWAERTSZAEHLER 484 6.4.4 SYNCHRONER
VORWAERTSZAEHLER FUER DEN BCD-CODE 488 6.4.5 SYNCHRONER VORWAERTSZAEHLER FUER
DEN AIKEN-CODE 491 6.4.6 SYNCHRONER VORWAERTSZAEHLER FUER DEN EXZESS-3-CODE
492 6.4.7 SYNCHRONER VORWAERTSZAEHLER BIS 2 494 6.4.8 SYNCHRONER
VORWAERTSZAEHLER BIS 4 494 6.4.9 SYNCHRONER VORWAERTSZAEHLER BIS 5 496
6.4.10 SYNCHRONER VORWAERTSZAEHLER BIS 6 496 6.4.11 SYNCHRONER
RUECKWAERTSZAEHLER FUER DEN DUALCODE 498 6.4.12 SYNCHRONER RUECKWAERTSZAEHLER
FUER DEN BCD-CODE 499 6.5 PROGRAMMIERBARE ZAEHLER 500 6.5.1 DEZIMALZAEHLER
74160 501 6.5.2 VORWAERTS-RUECKWAERTS-DEZIMALZAEHLER 74190 UND
4-BIT-BINAERZAEHLER 74191 507 12 ^-MMY, *-,:/:*:, ^'^.^^.?^^^;^^MHIFLNWB
6.5.3 VORWAERTS-RUECKWAERTS-DEZIMALZAEHLER 74192 UND 4-BIT-BINAERZAEHLER 74193
514 6.6 ZAEHLER IN CMOS-TECHNIK 520 6.6.1 CMOS-ZAEHLER4017 521 6.6.2
CMOS-ZAEHLER 4024 523 6.6.3 CMOS-ZAEHLER 4040 524 6.6.4 CMOS-ZAEHLER 4510
525 6.6.5 CMOS-ZAEHLER 4516 526 6.6.6 CMOS-ZAEHLER 4518 527 7
SCHIEBEREGISTER 528 7.1 FUNKTIONEN VON SCHIEBEREGISTERN 528 7.1.1
SCHIEBEREGISTER MIT SERIELLEM EIN-UND AUSGANG 529 7.1.2 SCHIEBEREGISTER
MIT SERIELLEM EINGANG UND PARALLELEM AUSGANG 531 7.1.3 SCHIEBEREGISTER
MIT PARALLELEM EINGANG UND SERIELLEM AUSGANG 534 7.1.4 SCHIEBEREGISTER
MIT PARALLELEM EIN-UND AUSGANG 535 7.1.5 SCHIEBEREGISTER ALS RINGZAEHLER
NACH DEM LIBAW-CRAIG-CODE 536 7.2 INTEGRIERTE SCHIEBEREGISTER IN
TTL-TECHNIK 538 7.2.1 RECHTS/LINKS-4-BIT-SCHIEBEREGISTER 74194 538 7.2.2
4-BIT-SCHIEBEREGISTER 74195 MIT SERIELLER UND PARALLELER EUEWAUSGABE UND
LOESCHEN 543 7.2.3 4-BIT-SCHIEBEREGISTER 74395 MIT PARALLELER
EIN-/AUSGABE, CLEAR UND TRI-STATE- AUSGAENGEN 546 7.2.4
8-BIT-SCHIEBEREGISTER7491 548 7.2.5 8-BIT-SCHIEBEREGISTER 74164 MIT
PARALLELER AUSGABE UND CLEAR 550 7.2.6 8-BIT-SCHIEBEREGISTER 74165 MIT
PARALLELER EINGABE 551 7.2.7 8-BIT-UNIVERSAL-SCHIEBEREGISTER 74198 553
7.2.8 8-BIT-SCHIEBEREGISTER 74199 MIT SERIELLER UND PARALLELER
EIN-/AUSGABE UND CLEAR. 557 7.3 SCHIEBEREGISTER IN CMOS-TECHNIK 561
7.3.1 8-STUFEN-SCHIEBEREGISTER MIT PARALLELEINGANG UND SERIENAUSGANG
4014 561 7.3.2 STATISCHES CMOS-SCHIEBEREGISTER 4015 564 7.3.3
VIERPHASEN-TAKTGENERATOR 564 7.3.4 ZUFALLS- UND TESTGENERATOREN 567
SACHVERZEICHNIS 574 |
any_adam_object | 1 |
any_adam_object_boolean | 1 |
author | Bernstein, Herbert 1946- |
author_GND | (DE-588)120171597 |
author_facet | Bernstein, Herbert 1946- |
author_role | aut |
author_sort | Bernstein, Herbert 1946- |
author_variant | h b hb |
building | Verbundindex |
bvnumber | BV021618494 |
classification_rvk | ZN 5630 |
classification_tum | ELT 352f |
ctrlnum | (OCoLC)162360324 (DE-599)BVBBV021618494 |
discipline | Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
discipline_str_mv | Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>02111nam a2200505 c 4500</leader><controlfield tag="001">BV021618494</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20060818 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">060614s2006 ad|| |||| 00||| ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3772342248</subfield><subfield code="9">3-7723-4224-8</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)162360324</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV021618494</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakwb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-92</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-210</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-29T</subfield><subfield code="a">DE-858</subfield><subfield code="a">DE-634</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5630</subfield><subfield code="0">(DE-625)157471:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 352f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Bernstein, Herbert</subfield><subfield code="d">1946-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)120171597</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">PC-Digital-Labor</subfield><subfield code="b">praxisnahes Lernen mit TTL- und CMOS-Bausteinen</subfield><subfield code="c">Herbert Bernstein</subfield></datafield><datafield tag="246" ind1="1" ind2="3"><subfield code="a">PC Digital Labor</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Poing</subfield><subfield code="b">Franzis</subfield><subfield code="c">2006</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">576 S.</subfield><subfield code="b">zahlr. Ill., graph. Darst.</subfield><subfield code="e">2 CD-ROMs (12 cm)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">PC & Elektronik</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">CD-ROM-Beil. u.d.T.: MultiSIM 7</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">CD-ROM-Beil. u.d.T.: MultiSIM 7</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitale integrierte Schaltung</subfield><subfield code="0">(DE-588)4113313-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">TTL</subfield><subfield code="0">(DE-588)4078444-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">CMOS</subfield><subfield code="0">(DE-588)4010319-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4151278-9</subfield><subfield code="a">Einführung</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">CMOS</subfield><subfield code="0">(DE-588)4010319-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Digitale integrierte Schaltung</subfield><subfield code="0">(DE-588)4113313-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">TTL</subfield><subfield code="0">(DE-588)4078444-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Digitale integrierte Schaltung</subfield><subfield code="0">(DE-588)4113313-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="2"><subfield code="a">Schaltungsentwurf</subfield><subfield code="0">(DE-588)4179389-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">http://www.ulb.tu-darmstadt.de/tocs/180169629.pdf</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">HEBIS Datenaustausch Darmstadt</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014833593&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-014833593</subfield></datafield></record></collection> |
genre | (DE-588)4151278-9 Einführung gnd-content |
genre_facet | Einführung |
id | DE-604.BV021618494 |
illustrated | Illustrated |
index_date | 2024-07-02T14:52:53Z |
indexdate | 2024-07-09T20:40:02Z |
institution | BVB |
isbn | 3772342248 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-014833593 |
oclc_num | 162360324 |
open_access_boolean | |
owner | DE-92 DE-91 DE-BY-TUM DE-210 DE-12 DE-29T DE-858 DE-634 |
owner_facet | DE-92 DE-91 DE-BY-TUM DE-210 DE-12 DE-29T DE-858 DE-634 |
physical | 576 S. zahlr. Ill., graph. Darst. 2 CD-ROMs (12 cm) |
publishDate | 2006 |
publishDateSearch | 2006 |
publishDateSort | 2006 |
publisher | Franzis |
record_format | marc |
series2 | PC & Elektronik |
spelling | Bernstein, Herbert 1946- Verfasser (DE-588)120171597 aut PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen Herbert Bernstein PC Digital Labor Poing Franzis 2006 576 S. zahlr. Ill., graph. Darst. 2 CD-ROMs (12 cm) txt rdacontent n rdamedia nc rdacarrier PC & Elektronik CD-ROM-Beil. u.d.T.: MultiSIM 7 Schaltungsentwurf (DE-588)4179389-4 gnd rswk-swf Digitale integrierte Schaltung (DE-588)4113313-4 gnd rswk-swf TTL (DE-588)4078444-7 gnd rswk-swf CMOS (DE-588)4010319-5 gnd rswk-swf (DE-588)4151278-9 Einführung gnd-content CMOS (DE-588)4010319-5 s Digitale integrierte Schaltung (DE-588)4113313-4 s Schaltungsentwurf (DE-588)4179389-4 s DE-604 TTL (DE-588)4078444-7 s http://www.ulb.tu-darmstadt.de/tocs/180169629.pdf Inhaltsverzeichnis HEBIS Datenaustausch Darmstadt application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014833593&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Bernstein, Herbert 1946- PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen Schaltungsentwurf (DE-588)4179389-4 gnd Digitale integrierte Schaltung (DE-588)4113313-4 gnd TTL (DE-588)4078444-7 gnd CMOS (DE-588)4010319-5 gnd |
subject_GND | (DE-588)4179389-4 (DE-588)4113313-4 (DE-588)4078444-7 (DE-588)4010319-5 (DE-588)4151278-9 |
title | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen |
title_alt | PC Digital Labor |
title_auth | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen |
title_exact_search | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen |
title_exact_search_txtP | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen |
title_full | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen Herbert Bernstein |
title_fullStr | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen Herbert Bernstein |
title_full_unstemmed | PC-Digital-Labor praxisnahes Lernen mit TTL- und CMOS-Bausteinen Herbert Bernstein |
title_short | PC-Digital-Labor |
title_sort | pc digital labor praxisnahes lernen mit ttl und cmos bausteinen |
title_sub | praxisnahes Lernen mit TTL- und CMOS-Bausteinen |
topic | Schaltungsentwurf (DE-588)4179389-4 gnd Digitale integrierte Schaltung (DE-588)4113313-4 gnd TTL (DE-588)4078444-7 gnd CMOS (DE-588)4010319-5 gnd |
topic_facet | Schaltungsentwurf Digitale integrierte Schaltung TTL CMOS Einführung |
url | http://www.ulb.tu-darmstadt.de/tocs/180169629.pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014833593&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT bernsteinherbert pcdigitallaborpraxisnaheslernenmitttlundcmosbausteinen AT bernsteinherbert pcdigitallabor |
Es ist kein Print-Exemplar vorhanden.
Inhaltsverzeichnis