Experimente mit programmierbarer Logik:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Poing
Franzis
2006
|
Schriftenreihe: | PC & Elektronik
|
Schlagworte: | |
Online-Zugang: | https://sisis.rz.fhtw-berlin.de/inh2006/0123653.pdf Inhaltsverzeichnis |
Beschreibung: | 312 S. Ill. 23 cm CD-ROM (12 cm) |
ISBN: | 3772340261 |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV021249212 | ||
003 | DE-604 | ||
005 | 20190403 | ||
007 | t | ||
008 | 051201s2006 gw a||| |||| 00||| ger d | ||
015 | |a 05,N50,1039 |2 dnb | ||
016 | 7 | |a 977107647 |2 DE-101 | |
020 | |a 3772340261 |9 3-7723-4026-1 | ||
024 | 3 | |a 9783772340260 | |
035 | |a (OCoLC)163436263 | ||
035 | |a (DE-599)BVBBV021249212 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
044 | |a gw |c XA-DE-BY | ||
049 | |a DE-859 |a DE-91 |a DE-12 |a DE-210 |a DE-898 |a DE-573 |a DE-92 |a DE-858 |a DE-1043 |a DE-523 |a DE-83 |a DE-1050 | ||
084 | |a ZN 5630 |0 (DE-625)157471: |2 rvk | ||
084 | |a ELT 273f |2 stub | ||
084 | |a DAT 190f |2 stub | ||
084 | |a 620 |2 sdnb | ||
100 | 1 | |a Jost, Rainer |e Verfasser |4 aut | |
245 | 1 | 0 | |a Experimente mit programmierbarer Logik |c Rainer Jost |
264 | 1 | |a Poing |b Franzis |c 2006 | |
300 | |a 312 S. |b Ill. |c 23 cm |e CD-ROM (12 cm) | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a PC & Elektronik | |
650 | 0 | 7 | |a VHDL |0 (DE-588)4254792-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Experiment |0 (DE-588)4015999-1 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4142527-3 |a Anleitung |2 gnd-content | |
689 | 0 | 0 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |D s |
689 | 0 | 1 | |a VHDL |0 (DE-588)4254792-1 |D s |
689 | 0 | 2 | |a Experiment |0 (DE-588)4015999-1 |D s |
689 | 0 | |5 DE-604 | |
856 | 4 | |u https://sisis.rz.fhtw-berlin.de/inh2006/0123653.pdf | |
856 | 4 | 2 | |m HEBIS Datenaustausch Darmstadt |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014570641&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-014570641 |
Datensatz im Suchindex
_version_ | 1804135017531572224 |
---|---|
adam_text | PC & ELEKTRONIK RAINER JOST EXPERIMENTE MIT PROGRAMMIERBARER LAGIK MIT
15 ABBILDUNGEN INHALT VORWORT 5 INHALT 7 ZUR ARBEIT MIT DIESEM BUCH 11
TEIL 1 GRUNDLAGEN 15 1 PROGRAMMIERBARE LOGIK UND VHDL IM UEBERBLICK 17
1.1 PROGRAMMIERBARE LOGIK 17 1.1.1 SYSTEMATIK UND BEGRIFFSKLAERUNG 17
1.1.2 EXKURS: KLASSISCHER HARDWAREENTWURF 18 1.1.3 ARCHITEKTUR
PROGRAMMIERBARER LOGIK 25 1.1.4 SPEICHERUNG DER HARDWAREKONFIGURATION IN
PLDS 33 1.1.5 EINSATZBEREICHE FUER CPLDS UND FPGAS 34 1.2 VHDL 35 1.2.1
ENTSTEHUNG UND ANWENDUNGSBEREICHE 35 1.2.2 MOTIVATION FUER DEN EINSATZ
VON VHDL 39 1.2.3 DESIGN ENTRY, DESIGN FLOW 40 1.2.4
VHDL-SYNTAXGRUNDLAGEN, BEZEICHNER, KOMMENTARE 47 1.2.5 ENTITY UND
ARCHITECTURE - AUFBAU DES VHDL-CODES 50 1.2.6 VERHALTENS- UND
STRUKTURBESCHREIBUNGEN 52 1.2.7 BESCHREIBUNG AUF VERSCHIEDENEN NIVEAUS
56 1.2.8 PACKAGE, LIBRARY, CONFIGURATION 59 2 EXPERIMENTIERHARDWARE 61
2.1 DAS EXPERIMENTIERBOARD PLD12 61 2.2 XC9572 - UNSER WICHTIGSTER
SCHALTKREIS 70 2.3 GRUENDE FUER DIE AUSWAHL DES CPLD XC9572PC44 FUER DEN
EINSATZ IM PLD12 73 2.4 AUFBAU UND INBETRIEBNAHME DES
EXPERIMENTIERBOARDS PLD12 74 2.4.1 MATERIALBESCHAFFUNG 74 2.4.2 AUFBAU
DES PLD12 77 2.4.3 INBETRIEBNAHME 86 8 INHALT 3 XILINX ISE WEBPACK - DIE
TOOLS 89 3.1 DOWNLOAD UND INSTALLATION 89 3.2 EIN PROJEKTDURCHLAUF 90
TEIL 2 ENTWURFSARBEIT 99 4 LISTE DER SIGNALNAMEN UND PADNUMMERN AM
XC9572 101 5 ZUR SYSTEMATIK DIGITALER SCHALTUNGEN 105 6
VERHALTENSBESCHREIBUNGEN 109 6.1 SCHALTNETZE 109 6.1.1 EINFACHE LOGISCHE
VERKNUEPFUNGEN 109 6.1.2 DER PORT-MODE BUFFER 113 6.1.3 INTERNE SIGNALE
115 6.1.4 UMCODIERER 118 6.1.5 MULTIPLEXER 121 6.1.6 DEMULTIPLEXER 124
6.1.7 BARREL-SHIFTER 127 6.1.8 ENCODER 128 6.1.9 DECODER 130 6.1.10
KOMPARATOR 132 6.1.11 PRIORITAETSENCODER 134 6.1.12 UEBUNGEN ZU WHEN-ELSE
UND WITH-SELECT 136 6.1.13 ADDIERER 140 6.1.14 DER TYP STDJOGIC 149
6.1.15 TRI-STATE 151 6.2 SCHALTWERKE 154 6.2.1 KLEINE SCHALTWERKE MIT
KOMBINATORISCHEN SCHLEIFEN 154 6.2.2 PROZESSE 162 6.2.3 D-FLIP-FLOP 166
6.2.4 8-BIT-REGISTER 169 6.2.5 8-BIT-REGISTER MIT ASYNCHRONEM
RUECKSETZEINGANG 169 6.2.6 EIN ADDIERER FUER ZWEI 8-BIT-WORTE MIT DEM
PLD12 171 6.2.7 EIN FEHLERHAFTER DEKODER 173 6.2.8 FREQUENZTEILER UND
ZAEHLER 176 6.2.9 ZEITGEFUEHRTE ABLAUFSTEUERUNG - VERKEHRSAMPEL 184 6.2.10
TONAUSGABE MIT DEM PLD12 187 6.2.11 DEZIMALZAEHLER MIT 7-SEGMENT-ANZEIGE
197 6.2.12 SCHIEBEREGISTER 212 INHALT 6.2.13 EINE FINITE STATE MACHINE
FUER EIN CODESCHLOSS 215 6.2.14 PACKAGES, FUNCTIONS, PROCEDURES 225 7
STRUKTURELLE BESCHREIBUNGEN 233 8 SCHALTPLANEINGABE 243 9 SIMULATION 249
ANHANG 259 RESERVIERTE WOERTER IN VHDL-93 261 VHDL ZUM NACHSCHLAGEN 263
SYNTAX: EINIGE VHDL-SPRACHELEMENTE 264 EINIGE MOEGLICHKEITEN IM USER
CONSTRAINTS FILE 269 FEHLERMELDUNGEN DER TOOLS 271 INHALT DER CD 273
BEZUGSQUELLEN 275 TESTDESIGN 277 WEITERE AUFGABENSTELLUNGEN 285 GLOSSAR
289 LITERATUR 307 REGISTER 309
|
adam_txt |
PC & ELEKTRONIK RAINER JOST EXPERIMENTE MIT PROGRAMMIERBARER LAGIK MIT
15 ABBILDUNGEN INHALT VORWORT 5 INHALT 7 ZUR ARBEIT MIT DIESEM BUCH 11
TEIL 1 GRUNDLAGEN 15 1 PROGRAMMIERBARE LOGIK UND VHDL IM UEBERBLICK 17
1.1 PROGRAMMIERBARE LOGIK 17 1.1.1 SYSTEMATIK UND BEGRIFFSKLAERUNG 17
1.1.2 EXKURS: KLASSISCHER HARDWAREENTWURF 18 1.1.3 ARCHITEKTUR
PROGRAMMIERBARER LOGIK 25 1.1.4 SPEICHERUNG DER HARDWAREKONFIGURATION IN
PLDS 33 1.1.5 EINSATZBEREICHE FUER CPLDS UND FPGAS 34 1.2 VHDL 35 1.2.1
ENTSTEHUNG UND ANWENDUNGSBEREICHE 35 1.2.2 MOTIVATION FUER DEN EINSATZ
VON VHDL 39 1.2.3 DESIGN ENTRY, DESIGN FLOW 40 1.2.4
VHDL-SYNTAXGRUNDLAGEN, BEZEICHNER, KOMMENTARE 47 1.2.5 ENTITY UND
ARCHITECTURE - AUFBAU DES VHDL-CODES 50 1.2.6 VERHALTENS- UND
STRUKTURBESCHREIBUNGEN 52 1.2.7 BESCHREIBUNG AUF VERSCHIEDENEN NIVEAUS
56 1.2.8 PACKAGE, LIBRARY, CONFIGURATION 59 2 EXPERIMENTIERHARDWARE 61
2.1 DAS EXPERIMENTIERBOARD PLD12 61 2.2 XC9572 - UNSER WICHTIGSTER
SCHALTKREIS 70 2.3 GRUENDE FUER DIE AUSWAHL DES CPLD XC9572PC44 FUER DEN
EINSATZ IM PLD12 73 2.4 AUFBAU UND INBETRIEBNAHME DES
EXPERIMENTIERBOARDS PLD12 74 2.4.1 MATERIALBESCHAFFUNG 74 2.4.2 AUFBAU
DES PLD12 77 2.4.3 INBETRIEBNAHME 86 8 INHALT 3 XILINX ISE WEBPACK - DIE
TOOLS 89 3.1 DOWNLOAD UND INSTALLATION 89 3.2 EIN PROJEKTDURCHLAUF 90
TEIL 2 ENTWURFSARBEIT 99 4 LISTE DER SIGNALNAMEN UND PADNUMMERN AM
XC9572 101 5 ZUR SYSTEMATIK DIGITALER SCHALTUNGEN 105 6
VERHALTENSBESCHREIBUNGEN 109 6.1 SCHALTNETZE 109 6.1.1 EINFACHE LOGISCHE
VERKNUEPFUNGEN 109 6.1.2 DER PORT-MODE BUFFER 113 6.1.3 INTERNE SIGNALE
115 6.1.4 UMCODIERER 118 6.1.5 MULTIPLEXER 121 6.1.6 DEMULTIPLEXER 124
6.1.7 BARREL-SHIFTER 127 6.1.8 ENCODER 128 6.1.9 DECODER 130 6.1.10
KOMPARATOR 132 6.1.11 PRIORITAETSENCODER 134 6.1.12 UEBUNGEN ZU WHEN-ELSE
UND WITH-SELECT 136 6.1.13 ADDIERER 140 6.1.14 DER TYP STDJOGIC 149
6.1.15 TRI-STATE 151 6.2 SCHALTWERKE 154 6.2.1 KLEINE SCHALTWERKE MIT
KOMBINATORISCHEN SCHLEIFEN 154 6.2.2 PROZESSE 162 6.2.3 D-FLIP-FLOP 166
6.2.4 8-BIT-REGISTER 169 6.2.5 8-BIT-REGISTER MIT ASYNCHRONEM
RUECKSETZEINGANG 169 6.2.6 EIN ADDIERER FUER ZWEI 8-BIT-WORTE MIT DEM
PLD12 171 6.2.7 EIN FEHLERHAFTER DEKODER 173 6.2.8 FREQUENZTEILER UND
ZAEHLER 176 6.2.9 ZEITGEFUEHRTE ABLAUFSTEUERUNG - VERKEHRSAMPEL 184 6.2.10
TONAUSGABE MIT DEM PLD12 187 6.2.11 DEZIMALZAEHLER MIT 7-SEGMENT-ANZEIGE
197 6.2.12 SCHIEBEREGISTER 212 INHALT 6.2.13 EINE FINITE STATE MACHINE
FUER EIN CODESCHLOSS 215 6.2.14 PACKAGES, FUNCTIONS, PROCEDURES 225 7
STRUKTURELLE BESCHREIBUNGEN 233 8 SCHALTPLANEINGABE 243 9 SIMULATION 249
ANHANG 259 RESERVIERTE WOERTER IN VHDL-93 261 VHDL ZUM NACHSCHLAGEN 263
SYNTAX: EINIGE VHDL-SPRACHELEMENTE 264 EINIGE MOEGLICHKEITEN IM USER
CONSTRAINTS FILE 269 FEHLERMELDUNGEN DER TOOLS 271 INHALT DER CD 273
BEZUGSQUELLEN 275 TESTDESIGN 277 WEITERE AUFGABENSTELLUNGEN 285 GLOSSAR
289 LITERATUR 307 REGISTER 309 |
any_adam_object | 1 |
any_adam_object_boolean | 1 |
author | Jost, Rainer |
author_facet | Jost, Rainer |
author_role | aut |
author_sort | Jost, Rainer |
author_variant | r j rj |
building | Verbundindex |
bvnumber | BV021249212 |
classification_rvk | ZN 5630 |
classification_tum | ELT 273f DAT 190f |
ctrlnum | (OCoLC)163436263 (DE-599)BVBBV021249212 |
discipline | Maschinenbau / Maschinenwesen Informatik Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
discipline_str_mv | Maschinenbau / Maschinenwesen Informatik Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01854nam a2200481 c 4500</leader><controlfield tag="001">BV021249212</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20190403 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">051201s2006 gw a||| |||| 00||| ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">05,N50,1039</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">977107647</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3772340261</subfield><subfield code="9">3-7723-4026-1</subfield></datafield><datafield tag="024" ind1="3" ind2=" "><subfield code="a">9783772340260</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)163436263</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV021249212</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">XA-DE-BY</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-859</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-210</subfield><subfield code="a">DE-898</subfield><subfield code="a">DE-573</subfield><subfield code="a">DE-92</subfield><subfield code="a">DE-858</subfield><subfield code="a">DE-1043</subfield><subfield code="a">DE-523</subfield><subfield code="a">DE-83</subfield><subfield code="a">DE-1050</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5630</subfield><subfield code="0">(DE-625)157471:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 273f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 190f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">620</subfield><subfield code="2">sdnb</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Jost, Rainer</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Experimente mit programmierbarer Logik</subfield><subfield code="c">Rainer Jost</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Poing</subfield><subfield code="b">Franzis</subfield><subfield code="c">2006</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">312 S.</subfield><subfield code="b">Ill.</subfield><subfield code="c">23 cm</subfield><subfield code="e">CD-ROM (12 cm)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">PC & Elektronik</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">VHDL</subfield><subfield code="0">(DE-588)4254792-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Experiment</subfield><subfield code="0">(DE-588)4015999-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4142527-3</subfield><subfield code="a">Anleitung</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">VHDL</subfield><subfield code="0">(DE-588)4254792-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Experiment</subfield><subfield code="0">(DE-588)4015999-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2=" "><subfield code="u">https://sisis.rz.fhtw-berlin.de/inh2006/0123653.pdf</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">HEBIS Datenaustausch Darmstadt</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014570641&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-014570641</subfield></datafield></record></collection> |
genre | (DE-588)4142527-3 Anleitung gnd-content |
genre_facet | Anleitung |
id | DE-604.BV021249212 |
illustrated | Illustrated |
index_date | 2024-07-02T13:38:59Z |
indexdate | 2024-07-09T20:33:49Z |
institution | BVB |
isbn | 3772340261 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-014570641 |
oclc_num | 163436263 |
open_access_boolean | |
owner | DE-859 DE-91 DE-BY-TUM DE-12 DE-210 DE-898 DE-BY-UBR DE-573 DE-92 DE-858 DE-1043 DE-523 DE-83 DE-1050 |
owner_facet | DE-859 DE-91 DE-BY-TUM DE-12 DE-210 DE-898 DE-BY-UBR DE-573 DE-92 DE-858 DE-1043 DE-523 DE-83 DE-1050 |
physical | 312 S. Ill. 23 cm CD-ROM (12 cm) |
publishDate | 2006 |
publishDateSearch | 2006 |
publishDateSort | 2006 |
publisher | Franzis |
record_format | marc |
series2 | PC & Elektronik |
spelling | Jost, Rainer Verfasser aut Experimente mit programmierbarer Logik Rainer Jost Poing Franzis 2006 312 S. Ill. 23 cm CD-ROM (12 cm) txt rdacontent n rdamedia nc rdacarrier PC & Elektronik VHDL (DE-588)4254792-1 gnd rswk-swf Programmierbare logische Anordnung (DE-588)4076369-9 gnd rswk-swf Experiment (DE-588)4015999-1 gnd rswk-swf (DE-588)4142527-3 Anleitung gnd-content Programmierbare logische Anordnung (DE-588)4076369-9 s VHDL (DE-588)4254792-1 s Experiment (DE-588)4015999-1 s DE-604 https://sisis.rz.fhtw-berlin.de/inh2006/0123653.pdf HEBIS Datenaustausch Darmstadt application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014570641&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Jost, Rainer Experimente mit programmierbarer Logik VHDL (DE-588)4254792-1 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd Experiment (DE-588)4015999-1 gnd |
subject_GND | (DE-588)4254792-1 (DE-588)4076369-9 (DE-588)4015999-1 (DE-588)4142527-3 |
title | Experimente mit programmierbarer Logik |
title_auth | Experimente mit programmierbarer Logik |
title_exact_search | Experimente mit programmierbarer Logik |
title_exact_search_txtP | Experimente mit programmierbarer Logik |
title_full | Experimente mit programmierbarer Logik Rainer Jost |
title_fullStr | Experimente mit programmierbarer Logik Rainer Jost |
title_full_unstemmed | Experimente mit programmierbarer Logik Rainer Jost |
title_short | Experimente mit programmierbarer Logik |
title_sort | experimente mit programmierbarer logik |
topic | VHDL (DE-588)4254792-1 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd Experiment (DE-588)4015999-1 gnd |
topic_facet | VHDL Programmierbare logische Anordnung Experiment Anleitung |
url | https://sisis.rz.fhtw-berlin.de/inh2006/0123653.pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=014570641&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT jostrainer experimentemitprogrammierbarerlogik |