Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Düsseldorf
VDI-Verl.
2001
|
Ausgabe: | Als Ms. gedr. |
Schriftenreihe: | Fortschritt-Berichte VDI
Reihe 10, Angewandte Informatik ; 658 |
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | Zugl.: Hannover, Univ., Diss., 2000 |
Beschreibung: | XIII, 161 S. graph. Darst. |
ISBN: | 3183658100 |
Internformat
MARC
LEADER | 00000nam a2200000 cb4500 | ||
---|---|---|---|
001 | BV013747772 | ||
003 | DE-604 | ||
005 | 20020601 | ||
007 | t | ||
008 | 010522s2001 gw d||| mm|| 00||| ger d | ||
016 | 7 | |a 961436824 |2 DE-101 | |
020 | |a 3183658100 |9 3-18-365810-0 | ||
035 | |a (OCoLC)76206090 | ||
035 | |a (DE-599)BVBBV013747772 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
044 | |a gw |c DE | ||
049 | |a DE-210 |a DE-83 | ||
100 | 1 | |a Herrmann, Klaus |e Verfasser |4 aut | |
245 | 1 | 0 | |a Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM |c Klaus Herrmann |
250 | |a Als Ms. gedr. | ||
264 | 1 | |a Düsseldorf |b VDI-Verl. |c 2001 | |
300 | |a XIII, 161 S. |b graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 1 | |a Fortschritt-Berichte VDI : Reihe 10, Angewandte Informatik |v 658 | |
500 | |a Zugl.: Hannover, Univ., Diss., 2000 | ||
650 | 0 | 7 | |a Blockcode |0 (DE-588)4146024-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Dynamisches RAM |0 (DE-588)4150935-3 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Mehrprozessorsystem |0 (DE-588)4038397-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Datenspeicherung |0 (DE-588)4332175-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Bildsignal |0 (DE-588)4122924-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Benchmark |0 (DE-588)4144457-7 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Bildsignal |0 (DE-588)4122924-1 |D s |
689 | 0 | 1 | |a Blockcode |0 (DE-588)4146024-8 |D s |
689 | 0 | 2 | |a Mehrprozessorsystem |0 (DE-588)4038397-0 |D s |
689 | 0 | 3 | |a Dynamisches RAM |0 (DE-588)4150935-3 |D s |
689 | 0 | 4 | |a Datenspeicherung |0 (DE-588)4332175-6 |D s |
689 | 0 | 5 | |a Benchmark |0 (DE-588)4144457-7 |D s |
689 | 0 | |5 DE-604 | |
830 | 0 | |a Fortschritt-Berichte VDI |v Reihe 10, Angewandte Informatik ; 658 |w (DE-604)BV000897204 |9 658 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=009397958&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-009397958 |
Datensatz im Suchindex
_version_ | 1807229232599793664 |
---|---|
adam_text |
INHALTSVERZEICHNIS
VORWORT
.
III
INHALTSVERZEICHNIS
.
V
ABKUERZUNGEN
.
VIII
FORMELZEICHEN
.
X
KURZFASSUNG
.
XII
ABSTRACT
.
XIII
1
EINLEITUNG
.
1
1.1
ZIELE
DER
ARBEIT
.
2
1.2
AUFBAU
DER
ARBEIT
.
3
2
EINFUEHRUNG
IN
DIE
PARALLELE
VIDEOSIGNALVERARBEITUNG
.
5
2.1
BILDERFASSUNG
.
6
2.2
VORVERARBEITUNG
.
7
2.3
BLOCKBASIERTE
VIDEOCODIERUNG
.
9
2.4
STRATEGIEN
ZUR
PARALLEL
VERARBEITUNG
.
10
2.4.1
PARALLELVERARBEITUNG
DURCH
PIPELINING
.
13
2.4.1.1
BEISPIEL
FUER
DIE
PARALLELVERARBEITUNG
DURCH
PIPELINING
.
15
2.4.2
PARALLELVERARBEITUNG
AUF
DATENEBENE
.
16
2.4.2.1
BEISPIELE
FUER
DIE
PARALLELVERARBEITUNG
AUF
DATENEBENE
.
17
2.5
BEWERTUNG
DER
PARALLELISIERUNGSTRATEGIEN
FUER
DIE
VIDEOSIGNALVERARBEITUNG
.
21
3
ARCHITEKTUREN
DIGITALER
BILDVERARBEITUNGSRECHNER
.
23
3.1
KLASSIFIKATION
VON
RECHNERARCHITEKTUREN
.
23
3.1.1
KOPROZESSORARCHITEKTUREN
.
24
3.1.1.1
DER
VIDEOSIGNALPROZESSOR
AXPE
.
25
3.1.2
SIMD-PARALLELE
ARCHITEKTUREN
.
26
3.1.3
MIMD-BASIERTE
MULTIPROZESSORSYSTEME
.
28
3.2
LEISTUNGSFAEHIGKEIT
SEQUENTIELLER
UND
PARALLELER
ARCHITEKTUREN
.
30
3.3
HIERARCHISCHE
SPEICHERARCHITEKTUREN
.
32
3.3.1
ORGANISATION
VON
CACHES
.
35
3.3.1.1
BLOCKPLAZIERUNG
UND
ASSOZIATIVITAET
.
35
3.3.1.2
ERSETZUNGSSTRATEGIEN
.
37
3.3.1.3
SCHREIBSTRATEGIEN
.
37
3.3.2
CACHES
IN
MULTIPROZESSORSYSTEMEN
.
37
3.3.2.1
DIRECTORY-BASIERTE
CACHE-KOHAERENZPROTOKOLLE
.
38
3.3.2.2
SNOOPING-PROTOKOLLE
ZUR
KOHAERENZSICHERUNG
.
38
3.3.2.3
SUBBLOCK-CACHES
.
39
3.3.3
PERFORMANCE-BEUTTEILUNG
VON
CACHE-SPEICHERN
.
39
3.3.4
REALISIERUNGSDATEN
AUSGEWAEHLTER
EIN-
UND
MEHRPROZESSOR-CACHES
.
40
3.4
BILDSPEICHERREALISIERUNG
.
42
3.4.1
SPEICHER-INTERFACES
VON
DRAM-BAUSTEINEN
.
42
3.4.1.1
SYNCHRONES
DRAM
.
43
3.4.1.2
SYNCHRONES
RDRAM
UND
DDR-SDRAM
.
45
3.4.2
SPEICHERANFORDERUNGEN
VON
BILDVERARBEITUNGSRECHNEM
UND
IHRE
REALISIERUNG
IN
AKTUELLEN
TECHNOLOGIEN
.
46
3.4.3
BILDSPEICHERUNG
IN
AUF
DEM
SCHALTKREIS
INTEGRIERTEM
DRAM
.
47
3.4.4
BEISPIELE
FUER
PROZESSORDESIGNS
MIT
INTEGRIERTEM
DRAM
.
48
3.5
SYSTEMREALISIERUNG
.
51
3.5.1
ANWENDUNGSSPEZIFISCHE
INTEGRIERTE
SCHALTUNG
.
53
3.5.2
MULTICHIPMODUL
.
54
3.5.3
GROSSFLAECHIG
INTEGRIERTE
SCHALTUNG
.
55
4
KONZEPTIONIERUNG
VON
SPEICHERARCHITEKTUREN
AUF
BASIS
VON
INTEGRIERTEN
DYNAMISCHEN
SPEICHERN
.
58
4.1
SKALIERBARE
MULTIPROZESSORSPEICHERARCHITEKTUREN
UND
IHRE
EIGNUNG
FUER
EINE
REDUNDANTE
SYSTEMAUSLEGUNG
.
59
4.1.1
CACHE-BASIERTE
SPEICHERARCHITEKTUR
.
60
4.1.2
SPEICHERARCHITEKTUR
AUF
BASIS
EINES
CROSSBAR-NETZWERK
.
61
4.1.3
SPEICHERARCHITEKTUR
MIT
VERTEILTEM
SPEICHER
.
62
5
ARCHITEKTUR
DER
ENTWORFENEN
SYSTEMKOMPONENTEN
.
65
5.1
VIDEOEIN-UND-AUSGANGSSCHNITTSTELLEN
.
65
5.1.1
REALISIERUNG
DER
VIDEOEINGANGSSCHNITTSTELLE
.
67
5.1.2
REALISIERUNG
DER
VIDEOAUSGANGSSCHNITTSTELLE
.
69
5.2
BILDSPEICHERREALISIERUNG
BEI
VERWENDUNG
VON
INTEGRIERTEN
DYNAMISCHEN
SPEICHERN
.
71
5.3
VIDEODATENTRANSFER
ZWISCHEN
PROZESSOR
UND
BILDSPEICHER
.
75
5.3.1
SPEICHERARCHITEKTUR
CMP
.
76
5.3.1.1
REALISIERUNG
DES
MULTIPROZESSOR-CACHE
.
78
5.3.2
SPEICHERARCHITEKTUR
VDMP
.
83
5.3.2.1
BLOCKORIENTIERTES
DATENZUGRIFFSCHEMA
.
83
5.3.2.2
ORGANISATION
DES
BILDSPEICHERS
.
86
VI
5.3.2.3
REALISIERUNG
DES
TRANSFERCONTROLERS
.
91
5.4
HOSTANBINDUNG
.
92
5.4.1
BOOTEN
DER
PROZESSOREN
.
92
5.4.2
HOSTKOMMUNIKATION
.
93
5.5
INTERPROZESSORKOMMUNIKATION
.
98
5.5.1
TOPOLOGIE
DES
VERBINDUNGSNETZWERKES
.
101
5.5.2
DIMENSIONIERUNG
DES
KOMMUNIKATIONSBUSSES
.
102
5.5.3
REALISIERUNG
DES
KOMMUNIKATIONS-INTERFACE
.
104
5.6
GESAMTDARSTELLUNG
DER
ENTWORFENEN
SPEICHERARCHITEKTUREN
.
106
6
VERGLEICH
DER
ABGELEITETEN
SPEICHERARCHITEKTUREN
UND
BEWERTUNG
DER
ERGEBNISSE
.
110
6.1
TRANSFERGESCHWINDIGKEIT
UND
LATENZZEIT
BEIM
SPEICHERZUGRIFF
.
110
6.1.1
LATENZZEIT
.
HO
6.1.2
TRANSFERGESCHWINDIGKEIT
.
115
6.1.2.1
SPEICHERARCHITEKTUR
CMP
.
115
6.1.2.2
SPEICHERARCHITEKTUR
VDMP
.
119
6.1.3
BEWERTUNG
.
121
6.2
SKALIERBARKEIT
.
123
6.2.1
SPEICHERARCHITEKTUR
CMP
.
123
6.2.2
SPEICHERARCHITEKTUR
VDMP
.
125
6.2.3
BEWERTUNG
.
127
6.3
BILDSPEICHERGROESSE
.
128
6.3.1
SPEICHERARCHITEKTUR
CMP
.
128
6.3.2
SPEICHERARCHITEKTUR
VDMP
.
129
6.3.3
BEWERTUNG
.
133
7
IMPLEMENTIERUNG
ALS
GROSSFLAECHIG
INTEGRIERTE
SCHALTUNG
UND
ANALYSE DER
HERSTELLUNGSKOSTEN
.
13S
7.1
SCHALTUNGSIMPLEMENTIERUNG
.
135
7.2
ANALYSE
UND
BEWERTUNG
DER
HERSTELLUNGSKOSTEN
.
139
8
ZUSAMMENFASSUNG
.
142
ANHANG
.
146
A
VIDEOCODIERUNG
NACH
DEN
VERFAHREN
H.263
UND
MPEG-2
.
146
B
PERFORMANCE
DES
VIDEOSIGNALPROZESSORS
AXPEL280
FUER
BLOCKBASIERTE
VIDEOCODIERUNGSVERFAHREN
.
151
LITERATURVERZEICHNIS
.
155
VII |
any_adam_object | 1 |
author | Herrmann, Klaus |
author_facet | Herrmann, Klaus |
author_role | aut |
author_sort | Herrmann, Klaus |
author_variant | k h kh |
building | Verbundindex |
bvnumber | BV013747772 |
ctrlnum | (OCoLC)76206090 (DE-599)BVBBV013747772 |
edition | Als Ms. gedr. |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 cb4500</leader><controlfield tag="001">BV013747772</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20020601</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">010522s2001 gw d||| mm|| 00||| ger d</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">961436824</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3183658100</subfield><subfield code="9">3-18-365810-0</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)76206090</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV013747772</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">DE</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-210</subfield><subfield code="a">DE-83</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Herrmann, Klaus</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM</subfield><subfield code="c">Klaus Herrmann</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">Als Ms. gedr.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Düsseldorf</subfield><subfield code="b">VDI-Verl.</subfield><subfield code="c">2001</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">XIII, 161 S.</subfield><subfield code="b">graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="1" ind2=" "><subfield code="a">Fortschritt-Berichte VDI : Reihe 10, Angewandte Informatik</subfield><subfield code="v">658</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Zugl.: Hannover, Univ., Diss., 2000</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Blockcode</subfield><subfield code="0">(DE-588)4146024-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Dynamisches RAM</subfield><subfield code="0">(DE-588)4150935-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Mehrprozessorsystem</subfield><subfield code="0">(DE-588)4038397-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Datenspeicherung</subfield><subfield code="0">(DE-588)4332175-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Bildsignal</subfield><subfield code="0">(DE-588)4122924-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Benchmark</subfield><subfield code="0">(DE-588)4144457-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Bildsignal</subfield><subfield code="0">(DE-588)4122924-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Blockcode</subfield><subfield code="0">(DE-588)4146024-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Mehrprozessorsystem</subfield><subfield code="0">(DE-588)4038397-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="3"><subfield code="a">Dynamisches RAM</subfield><subfield code="0">(DE-588)4150935-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="4"><subfield code="a">Datenspeicherung</subfield><subfield code="0">(DE-588)4332175-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="5"><subfield code="a">Benchmark</subfield><subfield code="0">(DE-588)4144457-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="830" ind1=" " ind2="0"><subfield code="a">Fortschritt-Berichte VDI</subfield><subfield code="v">Reihe 10, Angewandte Informatik ; 658</subfield><subfield code="w">(DE-604)BV000897204</subfield><subfield code="9">658</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=009397958&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-009397958</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV013747772 |
illustrated | Illustrated |
indexdate | 2024-08-13T00:15:02Z |
institution | BVB |
isbn | 3183658100 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-009397958 |
oclc_num | 76206090 |
open_access_boolean | |
owner | DE-210 DE-83 |
owner_facet | DE-210 DE-83 |
physical | XIII, 161 S. graph. Darst. |
publishDate | 2001 |
publishDateSearch | 2001 |
publishDateSort | 2001 |
publisher | VDI-Verl. |
record_format | marc |
series | Fortschritt-Berichte VDI |
series2 | Fortschritt-Berichte VDI : Reihe 10, Angewandte Informatik |
spelling | Herrmann, Klaus Verfasser aut Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM Klaus Herrmann Als Ms. gedr. Düsseldorf VDI-Verl. 2001 XIII, 161 S. graph. Darst. txt rdacontent n rdamedia nc rdacarrier Fortschritt-Berichte VDI : Reihe 10, Angewandte Informatik 658 Zugl.: Hannover, Univ., Diss., 2000 Blockcode (DE-588)4146024-8 gnd rswk-swf Dynamisches RAM (DE-588)4150935-3 gnd rswk-swf Mehrprozessorsystem (DE-588)4038397-0 gnd rswk-swf Datenspeicherung (DE-588)4332175-6 gnd rswk-swf Bildsignal (DE-588)4122924-1 gnd rswk-swf Benchmark (DE-588)4144457-7 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Bildsignal (DE-588)4122924-1 s Blockcode (DE-588)4146024-8 s Mehrprozessorsystem (DE-588)4038397-0 s Dynamisches RAM (DE-588)4150935-3 s Datenspeicherung (DE-588)4332175-6 s Benchmark (DE-588)4144457-7 s DE-604 Fortschritt-Berichte VDI Reihe 10, Angewandte Informatik ; 658 (DE-604)BV000897204 658 DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=009397958&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Herrmann, Klaus Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM Fortschritt-Berichte VDI Blockcode (DE-588)4146024-8 gnd Dynamisches RAM (DE-588)4150935-3 gnd Mehrprozessorsystem (DE-588)4038397-0 gnd Datenspeicherung (DE-588)4332175-6 gnd Bildsignal (DE-588)4122924-1 gnd Benchmark (DE-588)4144457-7 gnd |
subject_GND | (DE-588)4146024-8 (DE-588)4150935-3 (DE-588)4038397-0 (DE-588)4332175-6 (DE-588)4122924-1 (DE-588)4144457-7 (DE-588)4113937-9 |
title | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM |
title_auth | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM |
title_exact_search | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM |
title_full | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM Klaus Herrmann |
title_fullStr | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM Klaus Herrmann |
title_full_unstemmed | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM Klaus Herrmann |
title_short | Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAM |
title_sort | speicherarchitekturen fur parallele bildverarbeitungsprozessoren mit integriertem dram |
topic | Blockcode (DE-588)4146024-8 gnd Dynamisches RAM (DE-588)4150935-3 gnd Mehrprozessorsystem (DE-588)4038397-0 gnd Datenspeicherung (DE-588)4332175-6 gnd Bildsignal (DE-588)4122924-1 gnd Benchmark (DE-588)4144457-7 gnd |
topic_facet | Blockcode Dynamisches RAM Mehrprozessorsystem Datenspeicherung Bildsignal Benchmark Hochschulschrift |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=009397958&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
volume_link | (DE-604)BV000897204 |
work_keys_str_mv | AT herrmannklaus speicherarchitekturenfurparallelebildverarbeitungsprozessorenmitintegriertemdram |