Das FPGA-Kochbuch:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Bonn [u.a.]
Internat. Thomson Publ.
1998
|
Ausgabe: | 1. Aufl. |
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | 409 S. graph. Darst. 1 CD-Rom (12 cm) |
ISBN: | 3826627121 |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV011791571 | ||
003 | DE-604 | ||
005 | 20071123 | ||
007 | t | ||
008 | 980217s1998 d||| |||| 00||| ger d | ||
016 | 7 | |a 952939177 |2 DE-101 | |
020 | |a 3826627121 |c Gb. : DM 79.00 |9 3-8266-2712-1 | ||
035 | |a (OCoLC)75878483 | ||
035 | |a (DE-599)BVBBV011791571 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
049 | |a DE-29T |a DE-1050 |a DE-1046 |a DE-Aug4 |a DE-91 |a DE-860 |a DE-573 |a DE-858 |a DE-523 |a DE-634 | ||
084 | |a ZN 4960 |0 (DE-625)157426: |2 rvk | ||
084 | |a ZN 5630 |0 (DE-625)157471: |2 rvk | ||
084 | |a ELT 360f |2 stub | ||
100 | 1 | |a Wannemacher, Markus |e Verfasser |4 aut | |
245 | 1 | 0 | |a Das FPGA-Kochbuch |c Markus Wannemacher |
250 | |a 1. Aufl. | ||
264 | 1 | |a Bonn [u.a.] |b Internat. Thomson Publ. |c 1998 | |
300 | |a 409 S. |b graph. Darst. |e 1 CD-Rom (12 cm) | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
650 | 0 | 7 | |a Field programmable gate array |0 (DE-588)4347749-5 |2 gnd |9 rswk-swf |
689 | 0 | 0 | |a Field programmable gate array |0 (DE-588)4347749-5 |D s |
689 | 0 | |5 DE-604 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007960352&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-007960352 |
Datensatz im Suchindex
_version_ | 1807594061707608064 |
---|---|
adam_text |
INHALTSVERZEICHNIS
GELEITWORT
13
VORWORT
DES
AUTORS
19
1
EINLEITUNG
22
2
WAS
IST
EIN
FPGA?
28
2.1
EINE
KLEINE
GESCHICHTE
DER
LOGIKBAUSTEINE
28
2.2
ASIC-ENTWURFSSTILE
31
2.3
DIE
TYPENVIELFALT
PROGRAMMIERBARER
LOGIK
34
2.4
AUFBAU
EINES
FPGA
41
2.4.1
LOGIKBLOECKE
UND
I/O-BLOECKE
41
2.4.2
ARCHITEKTUR
UND
VERDRAHTUNG
45
2.4.3
ZUSAMMENFASSUNG
49
3
ANWENDUNGEN
54
3.1
FPGAS
VERSUS
STANDARDBAUSTEINE
54
3.2
FPGAS
VERSUS
PLDS
55
3.3
FPGAS
VERSUS
CPUS/DSPS
55
3.4
FPGAS
VERSUS
ASICS
58
3.5
FPGAS
ALS
COMPUTER-ELEMENTE
60
3.6
PROTOTYPING
61
3.7
REKONFIGURIERBARE
LOGIK
62
3.8
KOSTENVERGLEICH
62
3.9
TIME-TO-MARKET
63
4
ENTWURF
VON
FPGA-SCHALTUNGEN
68
4.1
MODERNE
ENTWURFSMETHODEN
FUER
FPGAS
68
4.2
ABSTRAKTIONSEBENEN
UND
BESCHREIBUNGS-DOMAENEN
69
4.2.1
ABSTRAKTIONSEBENEN
71
4.2.2
BESCHREIBUNGS-DOMAENEN
72
4.2.3
ENTWURFSABLAUF
IM
Y-DIAGRAMM
73
4.3
BEHERRSCHUNG
DER
KOMPLEXITAET
75
4.4
ENTWURFSABLAUF
77
4.4.1
ENTWURFSEINGABE
81
4.4.2
SIMULATION
UND
VERIFIKATION
84
4.4.3
SYNTHESE
87
4.4.4
PLACE&ROUTE
89
4.5
ENTWURFSQUALITAET
91
5
DIE
HARDWAREBESCHREIBUNGSSPRACHE
VHDL
94
5.1
WAS
IST
EINE
HARDWAREBESCHREIBUNG?
94
5.2
WAS
IST
VHDL?
96
5.3
AUFBAU
EINES
VHDL-MODELLS
98
5.4
VHDL
BESCHREIBT
STRUKTUR
100
5.5
VHDL
BESCHREIBT
VERHALTEN
101
6
PROGRAMMIERTECHNOLOGIEN
106
6.1
SRAM-ZELLEN
HO
6.2
EPROM-ZELLEN
11
5
6.3
ANTIFUSE-TECHNOLOGIEN
H7
6.4
VERGLEICH
DER
TECHNOLOGIEN
1
20
6.5
BEWERTUNG
DER
VOR
UND
NACHTEILE
1
22
6.5.1
SCHUTZ
DER
INNOVATION
122
6.5.2
REKONFIGURIERBARKEIT,
ISP
124
6.5.3
FLUECHTIGE
PROGRAMMIERUNG
VERSUS
OTP
126
6.5.4
KOSTEN
UND
SCHALTUNGSAUFWAND
127
6.5.5
TESTBARKEIT
UND
ZUVERLAESSIGKEIT
128
6.5.6
ANZAHL
DER
PROGRAMMIERELEMENTE
129
6.5.7
ZUSAMMENFASSUNG
130
6.6
TRENDS
UND
PROGNOSEN
131
7
BAUSTEINUEBERSICHT
136
7.1
DER
MARKT
DER
FPGA-BAUSTEINE
136
7.2
ANTIFUSE-FPGA
139
7.2.1
ACTEL
ANTIFUSE
FPGAS
140
7.2.2
QUICKLOGIC:
PASICI,
PASIC2,
PASIC3
152
7.2.3
CROSSPOINT
SOLUTIONS:
CP20K,
CP100K
160
7.3
SRAM-FPGA
160
7.3.1
ACTEL:
ES
EMBEDDED
SPGA
161
7.3.2
ALTERA:
ELEX
8000,
ELEX
1
0K,
ELEX
6000
165
7.3.3
ATMEL:
AT6000
UND
AT40K
173
7.3.4
DYNACHIP:
DL5000
177
7.3.5
LUCENT
TECHNOLOGIES:
ORCA-2,
ORCA-3,
ATT3000
180
7.3.6
MOTOROLA:
MPA1000
183
7.3.7
VANTIS:
VF1
187
7.3.8
XILINX:
XC2000,
XC3000,
XC4000,
XC5200,
XC6200
189
7.4
EPROM-FPGA
206
7.4.1
GATEFIELD
207
7.5
AUSWAHLHILFEN
210
7.5.1
TECHNISCHE
KENNWERTE
212
7.5.2
PREP-BENCHMARKS
216
7.5.3
PREISE
217
7.5.4
VERFUEGBARKEIT
217
7.6
KONFIGURATIONSSPEICHER
218
7.6.1
ALTERA
220
7.6.2
ATMEL
220
7.6.3
LUCENT
TECHNOLOGIES
221
7.6.4
MOTOROLA
221
7.6.5
XILINX
222
7.7
PROGRAMMIERBARE
VERBINDUNGSBAUSTEINE
222
7.7.1
APTIX
223
7.7.2
I-CUBE
225
7.7.3
LATTICE
230
7.7.4
SONSTIGE
VERBINDUNGSBAUSTEINE
234
7.8
FELDPROGRAMMIERBARE
ANALOGE
ARRAYS
234
7.8.1
ASB
VOM
FRAUNHOFER-INSTITUT
IMS
235
7.8.2
EPAC
VON
IMP
237
7.8.3
MPAA
VON
MOTOROLA
237
7.8.4
TRAG
VON
ZETEX
239
8
ENTWURFSWERKZEUGE
242
8.1
ALLGEMEINES
242
8.1.1
EINE
KLEINE
EDA-GESCHICHTE
242
8.1.2
DAS
BETRIEBSSYSTEM
244
8.1.3
AUSWAHLKRITERIEN
245
8.1.4
DIE
UEBERSICHT
247
8.2
U
N
IVERSEL
LE
FPGA-ENTWU
RFSWERKZEUGE
248
8.2.1
ACTIVE-CAD
248
8.2.2
CUPL
252
8.2.3
GALILEO
UND
LEONARDO
253
8.2.4
LOG/IC2
256
8.2.5
MICROSIM
FPGA
257
8.2.6
MINC
257
8.2.7
ORCAD
EXPRESS
259
8.2.8
PEAKVHDL
UND
PEAKFPGA
261
8.2.9
PROTEI
ADVANCED
PLD
264
8.2.10
SYNARIO
264
8.2.11
SYNPLIFY
266
8.2.12VERIBEST
267
8.3
GROSSE
EDA-SYSTEME
268
8.3.1
CADANCE
268
8.3.2
MENTOR
GRAPHICS
269
8.3.3
SYNOPSYS
271
8.3.4
VIEWLOGIC
273
8.4
HERSTELLEREIGENE
WERKZEUGE
277
8.4.1
ASICMASTER
VON
GATEFIELD
277
8.4.2
DESIGNER
SERIES
VON
ACTEL
278
8.4.3
DYNATOOL
VON
DYNACHIP
279
8.4.4
INTEGRATED
DEVELOPMENT
SYSTEM
VON
ATMEL
280
8.4.5
MAX+PLUS
II
VON
ALTERA
280
8.4.6
MPA
DESIGN
SYSTEM
VON
MOTOROLA
281
8.4.7
ORCA
FOUNDRY
VON
LUCENT
283
8.4.8
QUICKWORKS,
QUICKTOOLS
UND
QUICKCHIP
VON
QUICKLOGIC
283
8.4.9
XACTSTEP
VON
XILINX
285
8.5
EINZELNE
EDA-PROGRAMME
287
8.5.1
BETTERSTATE
287
8.5.2
COMPLIB
VON
HANTRO
288
8.5.3
EASEA/HDL
UND
EALE/HDL
289
8.5.4
FPGA-PILOT
290
8.5.5
GM
VHDL
COMPILER
290
8.5.6
HDL
TURBOWRITER
291
8.5.7
MODELSIM
292
8.5.8
SMARTVIEWER
293
8.5.9
SPEEDCHART
293
8.5.
WSTATECAD
UND
STATESIM
294
8.5.11
THEDA
VON
INCASES
295
8.5.12
VHDLCOVER
295
8.5.13
VISUAIHDL
296
8.5.14
WAVEFORMER
UND
TESTBENCHER
297
8.6
FREEWARE,
SHAREWARE,
PUBLIC
DOMAIN
298
8.6.1
ALLIANCE
298
8.6.2
IDASS
298
8.6.3
TRIANUS/HADES
299
8.7
LERNSOFTWARE
299
8.7.1
VHDLISTART
299
8.7.2
VHDL-MASTERCLASS
300
8.7.3
VHDL-ONLINE
300
8.7.4
VHDL
PACEMAKER
301
9
ENTWURFSRICHTLINIEN
UND
TIPS
304
9.1
TESTGERECHTER
ENTWURF
304
9.2
DER
JTAG
BOUNDARY
SCAN
305
9.3
KONVERTIERUNG
VON
FPGA-ENTWUERFEN
IN
ASIC-TECHNOLOGIE
306
9.3.1
ACTEL
MPGA
309
9.3.2
LPGA
VON
CHIPEXPRESS
309
9.3.3
MACO
VON
LUCENT
3LL
9.3.4
NETRANS
VON
AMI
312
9.3.5
ORBIT
SEMICONDUCTOR
312
9.3.6
QUICKASIC
VON
MICROCHIP
312
9.3.7
ULC
VON
TEMIC
313
9.3.8
XILINX
HARDWIRE
313
10
AUSBLICK
&
TRENDS
318
10.1
INVESTITIONSPLANUNG
318
10.2
NEUE
BAUSTEINE
319
10.3
ENTWICKLUNG
DER
TECHNOLOGIE
321
10.4
KLEINERE
VERSORGUNGSSPANNUNGEN
322
10.5
ASIC
VS.
FPGA
324
10.6
SYSTEM-ON-A-CHIP
325
10.7
IP-CORES,
VIRTUAL
COMPONENTS
UND
DESIGN
RE-USE
327
10.8
GENETISCHE
ALGORITHMEN
UND
EVOLUTIONAERE
HARDWARE
330
A
GLOSSAR
334
B
INHALT
DER
CD-ROM
35
1
B.1
DIENST-PROGRAMME
35
1
B.1.1
DATENBLAETTER
UND
APPLIKATIONSSCHRIFTEN
351
B.1.2
ENTWURFSWERKZEUGE
UND
DOKUMENTATIONEN
353
B.1.3
INFORMATIONSSAMMLUNGEN
356
B.1.4
VHDL-ANLEITUNGEN
UND-TUTORIEN
357
C
ADRESSEN
UND
INFORMATIONSQUELLEN
359
C.1
HERSTELLER
FPGA
359
C.2
HERSTELLER
SONSTIGER
BAUSTEINE
360
C.3
DISTRIBUTOREN
362
C.4
HERSTELLER
EDA-TOOLS
364
C.5
ANBIETER
EDA-TOOLS
367
C.6
SEMINAR-ANBIETER
370
C.7
FFPGA-DIENSTLEISTER
37
1
C.8
EMULATOREN
UND
SIMULATIONSBESCHLEUNIGER
MIT
FPGAS
373
C.9
WEITERE
INFORMATIONSMOEGLICHKEITEN
373
C.9.1
ROADSHOWS
373
C.9.
2
FACHZEITSCHRIFTEN
373'
C.9.
3
INTERNET
375
C.9.4
KONFERENZEN,
KONGRESSE,
ETC.
378
C.9.
5
MESSEN
379
D
LITERATURVERZEICHNIS
381
E
ABBILDUNGSVERZEICHNIS
391
F
TABELLENVERZEICHNIS
397
INDEX
401 |
any_adam_object | 1 |
author | Wannemacher, Markus |
author_facet | Wannemacher, Markus |
author_role | aut |
author_sort | Wannemacher, Markus |
author_variant | m w mw |
building | Verbundindex |
bvnumber | BV011791571 |
classification_rvk | ZN 4960 ZN 5630 |
classification_tum | ELT 360f |
ctrlnum | (OCoLC)75878483 (DE-599)BVBBV011791571 |
discipline | Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
edition | 1. Aufl. |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 c 4500</leader><controlfield tag="001">BV011791571</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20071123</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">980217s1998 d||| |||| 00||| ger d</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">952939177</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3826627121</subfield><subfield code="c">Gb. : DM 79.00</subfield><subfield code="9">3-8266-2712-1</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)75878483</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV011791571</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-29T</subfield><subfield code="a">DE-1050</subfield><subfield code="a">DE-1046</subfield><subfield code="a">DE-Aug4</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-860</subfield><subfield code="a">DE-573</subfield><subfield code="a">DE-858</subfield><subfield code="a">DE-523</subfield><subfield code="a">DE-634</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 4960</subfield><subfield code="0">(DE-625)157426:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5630</subfield><subfield code="0">(DE-625)157471:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 360f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Wannemacher, Markus</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Das FPGA-Kochbuch</subfield><subfield code="c">Markus Wannemacher</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">1. Aufl.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Bonn [u.a.]</subfield><subfield code="b">Internat. Thomson Publ.</subfield><subfield code="c">1998</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">409 S.</subfield><subfield code="b">graph. Darst.</subfield><subfield code="e">1 CD-Rom (12 cm)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Field programmable gate array</subfield><subfield code="0">(DE-588)4347749-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007960352&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-007960352</subfield></datafield></record></collection> |
id | DE-604.BV011791571 |
illustrated | Illustrated |
indexdate | 2024-08-17T00:53:50Z |
institution | BVB |
isbn | 3826627121 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-007960352 |
oclc_num | 75878483 |
open_access_boolean | |
owner | DE-29T DE-1050 DE-1046 DE-Aug4 DE-91 DE-BY-TUM DE-860 DE-573 DE-858 DE-523 DE-634 |
owner_facet | DE-29T DE-1050 DE-1046 DE-Aug4 DE-91 DE-BY-TUM DE-860 DE-573 DE-858 DE-523 DE-634 |
physical | 409 S. graph. Darst. 1 CD-Rom (12 cm) |
publishDate | 1998 |
publishDateSearch | 1998 |
publishDateSort | 1998 |
publisher | Internat. Thomson Publ. |
record_format | marc |
spelling | Wannemacher, Markus Verfasser aut Das FPGA-Kochbuch Markus Wannemacher 1. Aufl. Bonn [u.a.] Internat. Thomson Publ. 1998 409 S. graph. Darst. 1 CD-Rom (12 cm) txt rdacontent n rdamedia nc rdacarrier Field programmable gate array (DE-588)4347749-5 gnd rswk-swf Field programmable gate array (DE-588)4347749-5 s DE-604 DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007960352&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Wannemacher, Markus Das FPGA-Kochbuch Field programmable gate array (DE-588)4347749-5 gnd |
subject_GND | (DE-588)4347749-5 |
title | Das FPGA-Kochbuch |
title_auth | Das FPGA-Kochbuch |
title_exact_search | Das FPGA-Kochbuch |
title_full | Das FPGA-Kochbuch Markus Wannemacher |
title_fullStr | Das FPGA-Kochbuch Markus Wannemacher |
title_full_unstemmed | Das FPGA-Kochbuch Markus Wannemacher |
title_short | Das FPGA-Kochbuch |
title_sort | das fpga kochbuch |
topic | Field programmable gate array (DE-588)4347749-5 gnd |
topic_facet | Field programmable gate array |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007960352&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT wannemachermarkus dasfpgakochbuch |