Begleittexte zum Entwicklerforum: Programmierbare Logik: 5. Juni 1997
Gespeichert in:
Körperschaft: | |
---|---|
Format: | Tagungsbericht Buch |
Sprache: | German English |
Veröffentlicht: |
Haar bei München
Design & Elektronik
1997
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | Beitr. teilw. dt., teilw. engl. |
Beschreibung: | 324 S. Ill., graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV011449064 | ||
003 | DE-604 | ||
005 | 20211019 | ||
007 | t | ||
008 | 970723s1997 ad|| |||| 10||| ger d | ||
035 | |a (OCoLC)164780681 | ||
035 | |a (DE-599)BVBBV011449064 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger |a eng | |
049 | |a DE-91 |a DE-1046 |a DE-12 | ||
084 | |a ZN 5630 |0 (DE-625)157471: |2 rvk | ||
084 | |a ELT 360f |2 stub | ||
111 | 2 | |a Entwicklerforum Programmierbare Logik |n 4 |d 1997 |c München |j Verfasser |0 (DE-588)1400782-4 |4 aut | |
245 | 1 | 0 | |a Begleittexte zum Entwicklerforum: Programmierbare Logik |b 5. Juni 1997 |c hrsg. von Ina Schwabe |
246 | 1 | 3 | |a Programmierbare Logik |
264 | 1 | |a Haar bei München |b Design & Elektronik |c 1997 | |
300 | |a 324 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
500 | |a Beitr. teilw. dt., teilw. engl. | ||
650 | 0 | 7 | |a Logikbaustein |0 (DE-588)4291097-3 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)1071861417 |a Konferenzschrift |y 1997 |z München |2 gnd-content | |
689 | 0 | 0 | |a Logikbaustein |0 (DE-588)4291097-3 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |D s |
689 | 1 | |5 DE-604 | |
700 | 1 | |a Schwabe, Ina |e Sonstige |4 oth | |
856 | 4 | 2 | |m Digitalisierung TU Muenchen |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007701232&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-007701232 |
Datensatz im Suchindex
_version_ | 1804125967063449600 |
---|---|
adam_text | Inhalt
Hochsprachen basierendes Design für
High Density
Programmierbare Logik
VeriBest........................................................................................................ 13
Professionelle Logikentwicklung mit VHDLund Verilog
MTC Micro Tech Consulting............................................................................... 19
Komplette System- und Logikentwicklung
MTC Micro Tech Consulting............................................................................... 27
Von der Dokumentation zum VHDL-Entwurf
Prof. Jürgen Bäsig, Thomas Wagner; Mentor Graphics ............................................ 31
100 Kund Mehr-ein Mehr an Herausforderung für den FPGA-Designer
Bruno
Han
ßler; Mentor Graphics ........................................................................ 39
Timing
Analyse eines CPLD Designs
Vantis(AMD) ................................................................................................. 45
CPLD-Timing-Modellieren mit VHDL und VITAL 95
Jörg Siemers, Ralf Kimmelmann ; ¡Nt.................................................................... 51
High-Level
Design für komplexe programmierbare Logik
Synopsys...................................................................................................... 65
Wunderwaffe VHDL?
Prof. Dr. J. Beister, Gernot Eckstein ; Uni Kaiserslautern ........................................... 70
Die neue Generation von Synario
AKEIektronik ................................................................................................. 75
Herstellerunabhängige Synthese und Simulation für PLDs, CPLDs und FPGAs
Ralph Remme; Isdata ...................................................................................... 87
Der Schlüssel zu komplexen PLDs
Bradly
К.
Fawcett, Eugen Krassin; Xilinx............................................................... 95
Timing
berechnen
Wolfgang Fischer; Lattice.................................................................................. 100
System-Emulation
Aptix ............................................................................................................ 108
Zweisprachig zu besseren Designs
Alan Page, Anne
Cirkel;
Viewlogic....................................................................... 110
Generizität, Regularität und Designverwaltung
PeterThole, Robert List; Isdata........................................................................... 113
Die Logik des Durchschaubaren
Steve
Tsubota; Summit Design
.......................................................................... 116
Trends
und Ausblick: PLDs und Mikrocontroller/Mikroprozessoren
Prof. Dr. Christian Siemers;
Fachhochschule Westküste .......................................... 118
Paradigmenwechsel in Sicht?
Prof. Dr. Christian Siemers; FH Westküste ............................................................ 125
Wachablösung durch PLDs
Prof. Dr. Christian Siemers; FH Westküste ............................................................ 131
Systemlösungen mit den FPGAs der
ORCA
ЗС
-Serie
Barry Britton; Lucent Technologies...................................................................... 135
Intelligenz aus dem Logik-Baukasten
Craig
Lytle, Robert K. Beachler;
Altera
.................................................................. 140
Schnelle PLDs als Sparpaket
Craig
Lytle;
Altera
............................................................................................ 143
Enhanced XC4000E
FPGA
Architecture Targets
High-Performance Applications
Bradly
K.Fawcett; Xilinx
................................................................................... 147
Erfolgreich mit
Hardwire
Technologie
Rick
Padovani;
Xilinx
....................................................................................... 151
The Fastest Filter in the West
Xilinx
............................................................................................................ 156
Building High Performance FIR filters Using KCM s
Ken Chapman; Xilinx
....................................................................................... 158
Constand
Coefficient Multipliers for the XC4000(E)
Ken Chapman; Xilinx
....................................................................................... 162
Using Programmable Logic to Accelerate DSP Functions
Steven K.
Knapp;
Xilinx
.................................................................................... 175
Schnelle DSP-Lösungen auf FPGA-Basis realisieren
Greg Goslin; Xilinx........................................................................................... 183
Entwicklungsstudie eines FPGA/CPLD basierten
Prototyping
für eine
PCI-SCI Bus Bridge
С
Müller, T.Voß.H. Kurz;
AMO
.......................................................................... 190
Using LogiCore™
Modules
for PCI
Card Design
Bradly
Fawcett; Xilinx...................................................................................... 201
10
Entwurf eines LCD-Controllers mit XILINX-FPGA
G.Jorke; Fachhochschule Stralsund ................................................................... 211
Behind the Scenes of High-Density Programmable Logic
Cliff
Tong; Altera .............................................................................................
220
Introduction to Target Applications
Altera
........................................................................................................... 224
PCI Bus Master/Target MegaCore Function
Altera
........................................................................................................... 232
Altera
Announces Plans for Michelangelo
PLD
Family
Altera
........................................................................................................... 235
CPLD-.FPGA-
und ASIC-Funktionen vereint
Achim Stahl;
Lattice Semiconductor
.................................................................... 238
Überlegungen zu identischen Designabläufen bei
ASIC s
und FPGA s
Stefan Stummer; Trust Computer........................................................................ 245
Drahtlose In-System-Programmierung mit Infrarot Datenübertragung
Willy Voldan;
Lattice Semiconductor
.................................................................... 250
Vorteile und Rahmenbedingungen einer effektiven FPGA-ASIC-Konvertierung
AMI.............................................................................................................. 253
Rapid
Prototyping
eines
Transmitter-Receiver-Interface
für einen
optischen Schleifring mit Hilfe von ORCA-Bausteinen
Kay Ernst, Alexander Wörner, Jürgen Bäsig; Georg-Simon-Ohm Fachhochschule ......... 259
PROmetheus -
Prototyping
im Designprozess
Mikroelektronik Design Dresden ......................................................................... 268
Kleine Unterschiede, große Auswirkungen
Edgar Rottner; Data I/O .................................................................................... 277
Universelle und Flexible Programmierung von Speicherbausteinen,
Microcontrollern und programmierbarer Logik
SMS Holding.................................................................................................. 281
A
Designers Guide
to Selecting ISP
Mark Aaldering; Philips
Semiconductors
............................................................... 287
Auswahl und Einsatz von Programmiergeräten für die Entwicklung
Jassen
Totev; Data I/O ..................................................................................... 299
Vom »PROM-Brenner« zum Programmiergerät
Frieder Herklotz, Edgar Rottner; Data I/O.............................................................. 301
π
|
any_adam_object | 1 |
author_corporate | Entwicklerforum Programmierbare Logik München |
author_corporate_role | aut |
author_facet | Entwicklerforum Programmierbare Logik München |
author_sort | Entwicklerforum Programmierbare Logik München |
building | Verbundindex |
bvnumber | BV011449064 |
classification_rvk | ZN 5630 |
classification_tum | ELT 360f |
ctrlnum | (OCoLC)164780681 (DE-599)BVBBV011449064 |
discipline | Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Conference Proceeding Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01665nam a2200397 c 4500</leader><controlfield tag="001">BV011449064</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20211019 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">970723s1997 ad|| |||| 10||| ger d</controlfield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)164780681</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV011449064</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield><subfield code="a">eng</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-91</subfield><subfield code="a">DE-1046</subfield><subfield code="a">DE-12</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5630</subfield><subfield code="0">(DE-625)157471:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 360f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="111" ind1="2" ind2=" "><subfield code="a">Entwicklerforum Programmierbare Logik</subfield><subfield code="n">4</subfield><subfield code="d">1997</subfield><subfield code="c">München</subfield><subfield code="j">Verfasser</subfield><subfield code="0">(DE-588)1400782-4</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Begleittexte zum Entwicklerforum: Programmierbare Logik</subfield><subfield code="b">5. Juni 1997</subfield><subfield code="c">hrsg. von Ina Schwabe</subfield></datafield><datafield tag="246" ind1="1" ind2="3"><subfield code="a">Programmierbare Logik</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Haar bei München</subfield><subfield code="b">Design & Elektronik</subfield><subfield code="c">1997</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">324 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Beitr. teilw. dt., teilw. engl.</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Logikbaustein</subfield><subfield code="0">(DE-588)4291097-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)1071861417</subfield><subfield code="a">Konferenzschrift</subfield><subfield code="y">1997</subfield><subfield code="z">München</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Logikbaustein</subfield><subfield code="0">(DE-588)4291097-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Schwabe, Ina</subfield><subfield code="e">Sonstige</subfield><subfield code="4">oth</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">Digitalisierung TU Muenchen</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007701232&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-007701232</subfield></datafield></record></collection> |
genre | (DE-588)1071861417 Konferenzschrift 1997 München gnd-content |
genre_facet | Konferenzschrift 1997 München |
id | DE-604.BV011449064 |
illustrated | Illustrated |
indexdate | 2024-07-09T18:09:58Z |
institution | BVB |
institution_GND | (DE-588)1400782-4 |
language | German English |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-007701232 |
oclc_num | 164780681 |
open_access_boolean | |
owner | DE-91 DE-BY-TUM DE-1046 DE-12 |
owner_facet | DE-91 DE-BY-TUM DE-1046 DE-12 |
physical | 324 S. Ill., graph. Darst. |
publishDate | 1997 |
publishDateSearch | 1997 |
publishDateSort | 1997 |
publisher | Design & Elektronik |
record_format | marc |
spelling | Entwicklerforum Programmierbare Logik 4 1997 München Verfasser (DE-588)1400782-4 aut Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 hrsg. von Ina Schwabe Programmierbare Logik Haar bei München Design & Elektronik 1997 324 S. Ill., graph. Darst. txt rdacontent n rdamedia nc rdacarrier Beitr. teilw. dt., teilw. engl. Logikbaustein (DE-588)4291097-3 gnd rswk-swf Programmierbare logische Anordnung (DE-588)4076369-9 gnd rswk-swf (DE-588)1071861417 Konferenzschrift 1997 München gnd-content Logikbaustein (DE-588)4291097-3 s DE-604 Programmierbare logische Anordnung (DE-588)4076369-9 s Schwabe, Ina Sonstige oth Digitalisierung TU Muenchen application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007701232&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 Logikbaustein (DE-588)4291097-3 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd |
subject_GND | (DE-588)4291097-3 (DE-588)4076369-9 (DE-588)1071861417 |
title | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 |
title_alt | Programmierbare Logik |
title_auth | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 |
title_exact_search | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 |
title_full | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 hrsg. von Ina Schwabe |
title_fullStr | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 hrsg. von Ina Schwabe |
title_full_unstemmed | Begleittexte zum Entwicklerforum: Programmierbare Logik 5. Juni 1997 hrsg. von Ina Schwabe |
title_short | Begleittexte zum Entwicklerforum: Programmierbare Logik |
title_sort | begleittexte zum entwicklerforum programmierbare logik 5 juni 1997 |
title_sub | 5. Juni 1997 |
topic | Logikbaustein (DE-588)4291097-3 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd |
topic_facet | Logikbaustein Programmierbare logische Anordnung Konferenzschrift 1997 München |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007701232&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT entwicklerforumprogrammierbarelogikmunchen begleittextezumentwicklerforumprogrammierbarelogik5juni1997 AT schwabeina begleittextezumentwicklerforumprogrammierbarelogik5juni1997 AT entwicklerforumprogrammierbarelogikmunchen programmierbarelogik AT schwabeina programmierbarelogik |