Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS: Entwicklung, Aufbau und Test der Enable Machine
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
1995
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | 226 S. Ill., graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV010662157 | ||
003 | DE-604 | ||
007 | t | ||
008 | 960227s1995 gw ad|| m||| 00||| ger d | ||
016 | 7 | |a 946546118 |2 DE-101 | |
035 | |a (OCoLC)64531117 | ||
035 | |a (DE-599)BVBBV010662157 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
044 | |a gw |c DE | ||
049 | |a DE-29T |a DE-83 |a DE-11 |a DE-188 | ||
100 | 1 | |a Noffz, Klaus-Henning |e Verfasser |4 aut | |
245 | 1 | 0 | |a Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS |b Entwicklung, Aufbau und Test der Enable Machine |c vorgelegt von Klaus-Henning Noffz |
264 | 1 | |c 1995 | |
300 | |a 226 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
502 | |a Heidelberg, Univ., Diss., 1995 | ||
650 | 0 | 7 | |a LHC |0 (DE-588)4398783-7 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a ATLAS |g Teilchendetektor |0 (DE-588)4375595-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Triggern |0 (DE-588)4186132-2 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a LHC |0 (DE-588)4398783-7 |D s |
689 | 0 | 1 | |a ATLAS |g Teilchendetektor |0 (DE-588)4375595-1 |D s |
689 | 0 | 2 | |a Triggern |0 (DE-588)4186132-2 |D s |
689 | 0 | |5 DE-604 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007117054&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-007117054 |
Datensatz im Suchindex
_version_ | 1812453643681529856 |
---|---|
adam_text |
INHALTSVERZEICHNIS
3
INHALTSVERZEICHNIS
ZUSAMMENFASSUNG
.*.
1
INHALTSVERZEICHNIS
.
3
ABBILDUNGSVERZEICHNIS
.
6
VERZEICHNIS DER TABELLEN
.
. 9
1 DAS ATLAS-EXPERIMENT
.
10
1.1 DER LARGE HADRON
COLLIDER.10
1.2 DAS ATLAS-EXPERIMENT. 14
U DER TRANSITION RADIATION TRACKER.20
1.3.1 UEBERGANGSSTRAHLUNG. 20
1.3.2 AUFBAU DES DETEKTORS.22
1.3.3 DER TRT-TRIGGERALGORITHMUS.24
2 DER 2ND-LEVEL-TRIGGER DES ATLAS-EXPERIMENTS
.
30
2.1 AUFBAU DES TRIGGERSYSTEMS 31
22 DAS DATENFLUSS-PROZESSOR-KONZEPT
23
DAS PROZESSORFARM-KONZEPT.38
2.4 VERGLEICH DER TRIGGERKONZEPTE.-.-. 44
23 ANALYSE VERSCHIEDENER DATENFLUESS-PROZESSOREN.50
2.5.1 BENCHMARK-ERGEBNISSE. 50
2.5.2 ERGEBNISSE MIT FPGA-BASIERTEN PROZESSOREN. 53
BIBLIOGRAFISCHE INFORMATIONEN
HTTP://D-NB.INFO/946546118
INHALTSVERZEICHNIS
3 FIELD PROGRAMMABLE GATE ARRAYS.
.YY
5
$
3.1 EUIFBHNING IN FPGAS
_
T.M
_-.
3.1.1 DIE PROGRAMMIERUNGSEBENE. G
0
3.1.2 DIE LOGIKZELLE. GJ
3.
1
.3 DAS VERBINDUNGSNETZWERK . GG
32
FPGA-BAUSTEINFAMILIEN_. 72
3.2.1 UEBERSICHT UEBER KOMMERZIELL VERFUEGBARE FPGAS.
72
3.2.2 XILINX FPGAS.
.
3.2.2.1 DIE XILINX XC3000-FAMILIE.
75
3.2.2.2 DIE XILINX XC400OE-FAMILIE.
?G
3J PROGRAMMIERUNG VON FPGAS _
_YY.YYYYYY.YY.SO
34 KONSEQUENZEN FUER DIE ENABLE
MACHING. .
34
4 FPGA-PROZESSOREN
.
90
41 DAS KONZEPT EINES FPGA-PROZESSORS_ O
T
42
STUND DER TECHNIK_.R,,,R.
07
4.2.1 UEBERSICHT UEBER FPGA-PROZESSOREN.
93
4.2.2 APPLIKATIONEN. IQ
5
4.2.3 BEURTEILUNG UND POTENTIAL. J
09
4.2.4 EINSATZ ALS TRIGGERPROZESSOREN.J H
5 DER FPGA-PROZESSOR ENAHLE MARMN*.
.
NS
5.1 KONZEPTION DER ENABLE MACHINE
_RT R _ Y G
5.2 ARCHITEKTUR DER ENAHLE MA
CHLNE_
5.3.1 TOPOLOGIE DER FPGA-MATRIX.
12
Q
5.3.2 DER FPGA-MATRIX-PORT .
124
5.3.3 MEMORYSYSTEM.
127
5.3.4 MONITORING.
133
5.3.5 FPGA-KONFIGURATION.
135
5.3.6 CLOCKSYSTEM.
142
5.3.7 VME-INTERFACE UND ADREBRAUM. J
47
54 DM
I/O-SYSTEM
152
INHALTSVERZEICHNIS
5
5.4.1
DAS I/O-BOARD.
153
5.4.2
DER SYNCHRONE HOCHGESCHWINDIGKEITSBUS.
159
5.5 XILLIB: DIE PROGRAMMIERUNGSSOFTWARE DER ENABLE MACHINE._._166
5.6 DER XHUNX-TESTER._
_TTTTTF 7F
6 DIE IMPLEMENTIERUNG DES TRT-ALGORITHMUS.
_._
175
6.1 KE IMPLEMENTIERUNGSIDEE
- .TT.TTYYYYYYYYYY176
6.2 DIE PARTITLOIIIENIIIG DES ALGORITHMUS_179
63 DIE FPGA-DESIGNS 182
6.3.1
DIE DESIGNS DER HISTOGRAMMBILDUNG.
182
6.3.2
DIE DESIGNS DER HISTOGRAMMAUSWERTUNG.~.
189
6.4 EXPERIMENTELLE ERGEBNISSE.
MTHMTNHMHMMMMTMMMMMTMTMW
.192
7 BEWERTUNG UND
AUSBLICK.
_.
201
7.1 ANALYSE DER ENABLE MACHINE.YY.202
73 LEISTUNGSPOTENTIAL VON FPGA-PROZESSOREN.210
73 FPGA*PROZESSOREN ALS DETEKTORUNABHAENGIGE
TRIGGERSYSTEME.~.^.
MM.M^.M.212
LITERATUR
.
215
DANKSAGUNG
_
.226 |
any_adam_object | 1 |
author | Noffz, Klaus-Henning |
author_facet | Noffz, Klaus-Henning |
author_role | aut |
author_sort | Noffz, Klaus-Henning |
author_variant | k h n khn |
building | Verbundindex |
bvnumber | BV010662157 |
ctrlnum | (OCoLC)64531117 (DE-599)BVBBV010662157 |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 c 4500</leader><controlfield tag="001">BV010662157</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">960227s1995 gw ad|| m||| 00||| ger d</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">946546118</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)64531117</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV010662157</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">DE</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-29T</subfield><subfield code="a">DE-83</subfield><subfield code="a">DE-11</subfield><subfield code="a">DE-188</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Noffz, Klaus-Henning</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS</subfield><subfield code="b">Entwicklung, Aufbau und Test der Enable Machine</subfield><subfield code="c">vorgelegt von Klaus-Henning Noffz</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">1995</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">226 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Heidelberg, Univ., Diss., 1995</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">LHC</subfield><subfield code="0">(DE-588)4398783-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">ATLAS</subfield><subfield code="g">Teilchendetektor</subfield><subfield code="0">(DE-588)4375595-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Triggern</subfield><subfield code="0">(DE-588)4186132-2</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">LHC</subfield><subfield code="0">(DE-588)4398783-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">ATLAS</subfield><subfield code="g">Teilchendetektor</subfield><subfield code="0">(DE-588)4375595-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Triggern</subfield><subfield code="0">(DE-588)4186132-2</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007117054&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-007117054</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV010662157 |
illustrated | Illustrated |
indexdate | 2024-10-09T16:14:48Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-007117054 |
oclc_num | 64531117 |
open_access_boolean | |
owner | DE-29T DE-83 DE-11 DE-188 |
owner_facet | DE-29T DE-83 DE-11 DE-188 |
physical | 226 S. Ill., graph. Darst. |
publishDate | 1995 |
publishDateSearch | 1995 |
publishDateSort | 1995 |
record_format | marc |
spelling | Noffz, Klaus-Henning Verfasser aut Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine vorgelegt von Klaus-Henning Noffz 1995 226 S. Ill., graph. Darst. txt rdacontent n rdamedia nc rdacarrier Heidelberg, Univ., Diss., 1995 LHC (DE-588)4398783-7 gnd rswk-swf ATLAS Teilchendetektor (DE-588)4375595-1 gnd rswk-swf Triggern (DE-588)4186132-2 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content LHC (DE-588)4398783-7 s ATLAS Teilchendetektor (DE-588)4375595-1 s Triggern (DE-588)4186132-2 s DE-604 DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007117054&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Noffz, Klaus-Henning Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine LHC (DE-588)4398783-7 gnd ATLAS Teilchendetektor (DE-588)4375595-1 gnd Triggern (DE-588)4186132-2 gnd |
subject_GND | (DE-588)4398783-7 (DE-588)4375595-1 (DE-588)4186132-2 (DE-588)4113937-9 |
title | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine |
title_auth | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine |
title_exact_search | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine |
title_full | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine vorgelegt von Klaus-Henning Noffz |
title_fullStr | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine vorgelegt von Klaus-Henning Noffz |
title_full_unstemmed | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS Entwicklung, Aufbau und Test der Enable Machine vorgelegt von Klaus-Henning Noffz |
title_short | Ein FPGA-Prozessor als 2nd-Level-Trigger für ATLAS |
title_sort | ein fpga prozessor als 2nd level trigger fur atlas entwicklung aufbau und test der enable machine |
title_sub | Entwicklung, Aufbau und Test der Enable Machine |
topic | LHC (DE-588)4398783-7 gnd ATLAS Teilchendetektor (DE-588)4375595-1 gnd Triggern (DE-588)4186132-2 gnd |
topic_facet | LHC ATLAS Teilchendetektor Triggern Hochschulschrift |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007117054&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT noffzklaushenning einfpgaprozessorals2ndleveltriggerfuratlasentwicklungaufbauundtestderenablemachine |