Begleittexte zum Entwicklerforum: Programmierbare Logik: 30. Mai 1995
Gespeichert in:
Körperschaft: | |
---|---|
Format: | Tagungsbericht Buch |
Sprache: | Undetermined |
Veröffentlicht: |
Haar bei München
Design & Elektronik
1995
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | 387 S. Ill., graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV010658083 | ||
003 | DE-604 | ||
005 | 19960927 | ||
007 | t | ||
008 | 960315s1995 ad|| |||| 10||| und d | ||
035 | |a (OCoLC)164908367 | ||
035 | |a (DE-599)BVBBV010658083 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | |a und | ||
049 | |a DE-739 |a DE-12 |a DE-91 | ||
084 | |a ST 190 |0 (DE-625)143607: |2 rvk | ||
084 | |a ELT 360f |2 stub | ||
111 | 2 | |a Entwicklerforum Programmierbare Logik |n 2 |d 1995 |c München |j Verfasser |0 (DE-588)5156565-1 |4 aut | |
245 | 1 | 0 | |a Begleittexte zum Entwicklerforum: Programmierbare Logik |b 30. Mai 1995 |c hrsg. von Ina Schwabe |
246 | 1 | 3 | |a Programmierbare Logik |
264 | 1 | |a Haar bei München |b Design & Elektronik |c 1995 | |
300 | |a 387 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
650 | 0 | 7 | |a Logik |0 (DE-588)4036202-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Programmierung |0 (DE-588)4076370-5 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)1071861417 |a Konferenzschrift |y 1995 |z München |2 gnd-content | |
689 | 0 | 0 | |a Programmierung |0 (DE-588)4076370-5 |D s |
689 | 0 | 1 | |a Logik |0 (DE-588)4036202-4 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Programmierbare logische Anordnung |0 (DE-588)4076369-9 |D s |
689 | 1 | |5 DE-604 | |
700 | 1 | |a Schwabe, Ina |e Sonstige |4 oth | |
856 | 4 | 2 | |m Digitalisierung TU Muenchen |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007114394&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-007114394 |
Datensatz im Suchindex
_version_ | 1804125137271783424 |
---|---|
adam_text | Inhalt
Auswahl und Einsatz komplexer programmierbarer Logik-ICs
Jörg
Ciesielski,
Dr. Michael
Gude;
Cologne
Chip Desings............................................ 13
Wahlhelfer - Entscheidungskriterien für die PLD-Auswahl
GerhardStock, Peter Heusinger, Karlheinz
Ronge;
Fraunhofer-Institut........................... 21
Club Royal - Was steckt hinter PREP-Benchmarks?
Gerhard Stock, Peter Heusinger, Karlheinz
Ronge;
Fraunhofer-Institut........................... 27
Völlig logisch - Markt: Programmierbare Logikbausteine
Ulrike Kuhlmann, ELRAD .................................................................................... 33
In-Circuit Programmierung benötigt eine flexible Architektur
UweKremmin;AMD........................................................................................... 43
PCI Bus Interface
Using AMD
PLDs
Application Note; Advanced Micro Devices .............................................................. 47
E
PAC
- Das analoge Gegenstück zum FPGA
Stefan
Bäurle;Tekelec
Airtronic............................................................................ 83
Introducing EPAC
Technology;
Developing
Analog
ICs with a »Double-Click«
Dr. HansW. Klein;
IMP
........................................................................................ 89
Untersuchung der kritischen Größe des Verdrahtungsbereichs
AT&T
Microelectronics
........................................................................................ 103
juMACH445 - Ein Mikrocontroller im MACH445
Prof. Dr. Christian Siemers;FH Westküste............................................................... 109
Parallel CRC
Computation in
Altera PLDs
Joe
Killian;
Altera...............................................................................................
117
Logische Verbindungsstrukturen im Vergleich
Nigel Toon;
Altera
.............................................................................................. 129
Machen Sie Ihrem FPGA Dampf...
John
Nemec,
Klaus Piotter;
Cypress Semiconductor..................................................
133
Alternative zu Gate
Arrays
Bradly
Fawcett, Peter Schillinger; Xilinx................................................................... 149
Logic Block and Routing
Considerations in the XC5000
FPGA
Architecture
Peter Alfke,
Bradly
Faweett, Danesh
Tavana,
Wilson Yee and
Steve
Young;
Xilinx............................................................................................ 153
Gate-
Array-Design
- oder darf s etwas einfacher gehen?
Klaus Oertel; Elektronik Industrie........................................................................... 157
Komplexe
Programmierbare Logik mit 5 Volt-TTL
In-System-Programmierbarkeit
Willy Voldan; Lattice ........................................................................................... 161
Volks-PLD -Starter-Kit für die Lattice-PLDs ispLSH 016, ispGAL22V10
undisGDSI^I)
Klaus EngelhardtCELRAD) .................................................................................. 175
Lustschlösser-Architektur der ISP-Bausteine von Lattice
Klaus EngelhardtCELRAD) .................................................................................. 179
System-Level
Timing Considerations of ACT
3
I/O Macros
Application Note; Actel
........................................................................................ 183
Solutions in Time
-
High Precision TDCs Controlled by Actel FPGAs
Wolfgang Gaubatz.MSC
..................................................................................... 189
Speed Improvements of the 1200XL Family
Application Note; Actel
........................................................................................ 191
Multłchip
Simulation Using PRO Series/PROsim
Application Note; Actel
........................................................................................ 195
Guidelines for Optimal FPGA Designs
Application Note; Actel
......................................................................................... 197
Fast On and Off Chip Delays with ACT2 and
1
200XL I/O Latches
Application Note; Actel
......................................................................................... 205
PCI to Generic Memory Bus Bridge
Application Note; Actel
........................................................................................ 209
Designtips für den FPGA-Entwurf
Alfred Hesener.Atmel......................................................................................... 227
Tips für effiziente FPGA-Designs höchster Performance
Atmel..........................................................................................„.................. 231
Node Collapsing
das andere Optimierungsverfahren für
programmierbare Logik
J. Lauterbach; Mine............................................................................................ 235
AMes
easy
- PLD-EntwtekJung miteasy-ABEL
Jürgen Jäger; Data I/O ........................................................................................ 239
Komplexe Bausteinstrukturen beherrschen
Edgar Rottner; Data I/O....................................................................................... 243
Synario: Ihr persönlicher FPGA Design-Experte
Jürgen Jäger; Data I/O ........................................................................................ 247
8
Systematische Auswahl von CAD-Werkzeugen und Arbeitsplätzen
Kirsten Hess, Ute Harreiß, Karlheinz
Ronge,
Gerhard Stock, Fraunhofer-Institut
für integrierte Schaltungen................................................................................... 253
Reducing the costs of adopting high level design mehthods
through the use of LPMs
Tom Carlstedt-Duke, Intergraph Electronics
............................................................. 263
Systemverifikation von
FPGAs
und CPLDs
Synopsys
......................................................................................................... 271
Was
bringen Operatorbibliotheken im FPGA-Design-Flow?
Wolfgang Lehbrink; Synopsys .............................................................................. 277
PLD-DesignmitVHDL
Armin Schulz; Lattice.......................................................................................... 283
Die Hardware-Beschreibungssprache VHDL und deren Rolle bei
der Synthese von FPGAs
T.KIeischjHahn-Meitner-lnstitut Berlin; MSC ........................................................... 287
Hierarchische Logikentwicklung mit VHDL
Reinhold Meyer;
Cypress
.................................................................................... 291
ACTI VE-Synthesis - Eine neue Option für
ACTIVE-CAD
Norbert Ritter; Design Center Ritter........................................................................ 307
Herstellerunabhängiges CPLD/FPGA Designsystem bietet grafische
Oberfläche für
»state
machines«
Eugen Krassin;
МТС
.......................................................................................... 311
Very
High Speed Pragrammable
ASIC
Devices & Development Tools;
Quicklogic/Scantec............................................................................................ 319
Using Paradigm RP
Versus
Rolling Your Own Prototypes
Zycad
............................................................................................................. 335
PLAs, PLDs
und
CPLDs
schnell entwickelt
Buno
Han
ßler;
Mentor Graphics
.....,...................................................,.................. 347
Breites Bauteilespektrum abdecken; MSC Programmierservice
Matthias Glattfelder; MSC.................................................................................... 353
Design eines Evaluationsboards
Wolfgang Gaubatz, Stephan Staß; MSC.................................................................. 355
LOG IC2
das neue Designkonzept für die Realisierung komplexer
Designs in CPLDs und FPGAs
Isdata ............................................................................................................. 359
Rapid
Prototyping
basierend auf FPGAs am Beispiel
eines Video-Signalprozessors
Stefan
Tamme;
SICAN........................................................................................ 369
Using
JTAG (IEEE 1149.1 )
for programming
Devices
on board level
Harry Bleeker.JTAG Technologies
В.
V
................................................................... 371
FPGA Designer, Top-Down FPGA Design System; PIC Designer,
A Complete Environment for FPGA/CPLD Design
Cadenœ
Design Systems
.................................................................................... 381
10
|
any_adam_object | 1 |
author_corporate | Entwicklerforum Programmierbare Logik München |
author_corporate_role | aut |
author_facet | Entwicklerforum Programmierbare Logik München |
author_sort | Entwicklerforum Programmierbare Logik München |
building | Verbundindex |
bvnumber | BV010658083 |
classification_rvk | ST 190 |
classification_tum | ELT 360f |
ctrlnum | (OCoLC)164908367 (DE-599)BVBBV010658083 |
discipline | Informatik Elektrotechnik |
format | Conference Proceeding Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01712nam a2200409 c 4500</leader><controlfield tag="001">BV010658083</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">19960927 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">960315s1995 ad|| |||| 10||| und d</controlfield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)164908367</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV010658083</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1=" " ind2=" "><subfield code="a">und</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-739</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-91</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 190</subfield><subfield code="0">(DE-625)143607:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 360f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="111" ind1="2" ind2=" "><subfield code="a">Entwicklerforum Programmierbare Logik</subfield><subfield code="n">2</subfield><subfield code="d">1995</subfield><subfield code="c">München</subfield><subfield code="j">Verfasser</subfield><subfield code="0">(DE-588)5156565-1</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Begleittexte zum Entwicklerforum: Programmierbare Logik</subfield><subfield code="b">30. Mai 1995</subfield><subfield code="c">hrsg. von Ina Schwabe</subfield></datafield><datafield tag="246" ind1="1" ind2="3"><subfield code="a">Programmierbare Logik</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Haar bei München</subfield><subfield code="b">Design & Elektronik</subfield><subfield code="c">1995</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">387 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Logik</subfield><subfield code="0">(DE-588)4036202-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Programmierung</subfield><subfield code="0">(DE-588)4076370-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)1071861417</subfield><subfield code="a">Konferenzschrift</subfield><subfield code="y">1995</subfield><subfield code="z">München</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Programmierung</subfield><subfield code="0">(DE-588)4076370-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Logik</subfield><subfield code="0">(DE-588)4036202-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Programmierbare logische Anordnung</subfield><subfield code="0">(DE-588)4076369-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="700" ind1="1" ind2=" "><subfield code="a">Schwabe, Ina</subfield><subfield code="e">Sonstige</subfield><subfield code="4">oth</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">Digitalisierung TU Muenchen</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007114394&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-007114394</subfield></datafield></record></collection> |
genre | (DE-588)1071861417 Konferenzschrift 1995 München gnd-content |
genre_facet | Konferenzschrift 1995 München |
id | DE-604.BV010658083 |
illustrated | Illustrated |
indexdate | 2024-07-09T17:56:46Z |
institution | BVB |
institution_GND | (DE-588)5156565-1 |
language | Undetermined |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-007114394 |
oclc_num | 164908367 |
open_access_boolean | |
owner | DE-739 DE-12 DE-91 DE-BY-TUM |
owner_facet | DE-739 DE-12 DE-91 DE-BY-TUM |
physical | 387 S. Ill., graph. Darst. |
publishDate | 1995 |
publishDateSearch | 1995 |
publishDateSort | 1995 |
publisher | Design & Elektronik |
record_format | marc |
spelling | Entwicklerforum Programmierbare Logik 2 1995 München Verfasser (DE-588)5156565-1 aut Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 hrsg. von Ina Schwabe Programmierbare Logik Haar bei München Design & Elektronik 1995 387 S. Ill., graph. Darst. txt rdacontent n rdamedia nc rdacarrier Logik (DE-588)4036202-4 gnd rswk-swf Programmierbare logische Anordnung (DE-588)4076369-9 gnd rswk-swf Programmierung (DE-588)4076370-5 gnd rswk-swf (DE-588)1071861417 Konferenzschrift 1995 München gnd-content Programmierung (DE-588)4076370-5 s Logik (DE-588)4036202-4 s DE-604 Programmierbare logische Anordnung (DE-588)4076369-9 s Schwabe, Ina Sonstige oth Digitalisierung TU Muenchen application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007114394&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 Logik (DE-588)4036202-4 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd Programmierung (DE-588)4076370-5 gnd |
subject_GND | (DE-588)4036202-4 (DE-588)4076369-9 (DE-588)4076370-5 (DE-588)1071861417 |
title | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 |
title_alt | Programmierbare Logik |
title_auth | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 |
title_exact_search | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 |
title_full | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 hrsg. von Ina Schwabe |
title_fullStr | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 hrsg. von Ina Schwabe |
title_full_unstemmed | Begleittexte zum Entwicklerforum: Programmierbare Logik 30. Mai 1995 hrsg. von Ina Schwabe |
title_short | Begleittexte zum Entwicklerforum: Programmierbare Logik |
title_sort | begleittexte zum entwicklerforum programmierbare logik 30 mai 1995 |
title_sub | 30. Mai 1995 |
topic | Logik (DE-588)4036202-4 gnd Programmierbare logische Anordnung (DE-588)4076369-9 gnd Programmierung (DE-588)4076370-5 gnd |
topic_facet | Logik Programmierbare logische Anordnung Programmierung Konferenzschrift 1995 München |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=007114394&sequence=000002&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT entwicklerforumprogrammierbarelogikmunchen begleittextezumentwicklerforumprogrammierbarelogik30mai1995 AT schwabeina begleittextezumentwicklerforumprogrammierbarelogik30mai1995 AT entwicklerforumprogrammierbarelogikmunchen programmierbarelogik AT schwabeina programmierbarelogik |