Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
1994
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | Erlangen-Nürnberg, Univ., Diss., 1994 |
Beschreibung: | 194 S. zahlr. graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV009569779 | ||
003 | DE-604 | ||
007 | t | ||
008 | 940504s1994 d||| m||| 00||| ger d | ||
016 | 7 | |a 941009815 |2 DE-101 | |
035 | |a (OCoLC)258131991 | ||
035 | |a (DE-599)BVBBV009569779 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
049 | |a DE-29 |a DE-29T |a DE-91 |a DE-12 |a DE-83 | ||
084 | |a ELT 359d |2 stub | ||
100 | 1 | |a Chowanetz, Michael |e Verfasser |4 aut | |
245 | 1 | 0 | |a Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen |c von Michael Chowanetz |
264 | 1 | |c 1994 | |
300 | |a 194 S. |b zahlr. graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
500 | |a Erlangen-Nürnberg, Univ., Diss., 1994 | ||
650 | 0 | 7 | |a Hybridschaltung |0 (DE-588)4026281-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Testen |0 (DE-588)4367264-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a CAT |g Prüftechnik |0 (DE-588)4226679-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Prüfautomat |0 (DE-588)4176085-2 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Digitalschaltung |0 (DE-588)4012295-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Analogschaltung |0 (DE-588)4122796-7 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a VLSI |0 (DE-588)4117388-0 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |D s |
689 | 0 | 1 | |a Testen |0 (DE-588)4367264-4 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a VLSI |0 (DE-588)4117388-0 |D s |
689 | 1 | 1 | |a Hybridschaltung |0 (DE-588)4026281-9 |D s |
689 | 1 | 2 | |a Analogschaltung |0 (DE-588)4122796-7 |D s |
689 | 1 | 3 | |a Digitalschaltung |0 (DE-588)4012295-5 |D s |
689 | 1 | 4 | |a CAT |g Prüftechnik |0 (DE-588)4226679-8 |D s |
689 | 1 | 5 | |a Prüfautomat |0 (DE-588)4176085-2 |D s |
689 | 1 | |5 DE-604 | |
689 | 2 | 0 | |a Hybridschaltung |0 (DE-588)4026281-9 |D s |
689 | 2 | 1 | |a Testen |0 (DE-588)4367264-4 |D s |
689 | 2 | |5 DE-604 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=006322473&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-006322473 |
Datensatz im Suchindex
_version_ | 1807321170646663168 |
---|---|
adam_text |
INHALT
1
EINLEITUNG
UND
MOTIVATION
.
1
1.1
ENTWICKLUNGEN
IN
DER
IC-TECHNIK
.
1
1.2
AUFBAU
UND
TEST
VON
MS-SCHALTUNGEN
.
3
1.3
GRENZEN
DER
PRUEFTECHNIK
.
7
1.4
EIGENER
BEITRAG
.
8
2
ANFORDERUNGEN
AN
EIN
OPTIMIERTES
CAD-INTEGRIERTES
TESTSYSTEM
.
10
2.1
ANFORDERUNGEN
AN
DIE
HARDWARE
DES
TESTSYSTEMS
.
10
2.1.1
ARCHITEKTUR
DES
TESTSYSTEMS
.
10
2.1.2
TESTSYSTEMCHARAKTERISIERUNG
.
12
2.1.3
TESTSYSTEMERWEITERUNGEN
.
12
2.1.4
SYNCHRONISIERUNG
UND
ZEITGENAUIGKEIT
.
13
2.1.5
ZUSAMMENFASSUNG
DER
ANFORDERUNGEN
.
14
2.2
ANFORDERUNGEN
AN
DIE
PROGRAMMSTRUKTUR
UND
-UMGEBUNG
.
15
2.2.1
TESTPROGRAMMERSTELLUNG
.
16
2.2.2
ANBINDUNG
AN
ENTWURFS
UND
SIMULATIONSDATEN
.
17
2.2.3
AUTOMATISIERTE
NACHVERARBEITUNG
UND
BEWERTUNG
DER
MESSERGEBNISSE
.
17
2.2.4
STOERUNEMPFINDLICHE
TESTALGORITHMEN
.
19
2.2.5
SOFTWARE-INTEGRATION
DER
ZUSAETZLICHEN
KOMPONENTEN
.
19
3
STAND
DER
TECHNIK
.
20
3.1
CHARAKTERISTIKA
VERFUEGBARER
MS-TESTSYSTEME
.
20
3.1.1
ARCHITEKTUREN
VERFUEGBARER
MS-TESTSYSTEME
.
20
3.1.2
LEISTUNGSDATEN
VERFUEGBARER
MS-TESTSYSTEME
.
20
3.2
MS-TESTSYSTEME
UND
-ERWEITERUNGEN
FUER
MS
&
HS-TEST
.
21
3.3
CAD-INTEGRATION
UND
CAD-ANBINDUNG
.
21
3.4
FEHLERKOMPENSIERENDE
TESTVERFAHREN
.
22
4
CHARAKTERISIERUNGSSYSTEM
FUER
TESTSYSTEME
.
23
4.1
ZIELDATEN
DES
CHARAKTERISIERUNGSSYSTEMS
.
23
4.2
STRUKTUR
DES
CHARAKTERISIERUNGSSYSTEMS
.
24
4.2.1
HARDWARE-STRUKTUR
.
24
4.2.2
ANSCHLUSS
AN
DAS
TESTSYSTEM
.
26
4.2.3
AUSWAHL
RELEVANTER
PARAMETER
.
27
4.2.4
DATENHALTUNG
.
29
4.3
NUTZUNG
DER
CHARAKTERISIERUNGSDATEN
.
29
4.3.1
ERFASSUNG
UND
BEWERTUNG
DER
LEISTUNGSFAEHIGKEIT
DES
TESTSYSTEMS
.
29
4.3.2
UNTERSTUETZUNG
DER
TESTBARKEIT
IN
DER
ENTWURFSPHASE
.
30
4.3.3
STEIGERUNG
DER
LEISTUNGSFAEHIGKEIT
.
31
4.4
SICHERSTELLUNG
DER
GENAUIGKEIT
FUER
DIE
VALIDIERUNG
DER
CHARAKTERISIERUNGSSDATEN
32
4.4.1
ANFORDERUNGEN
AN
DIE
GENAUIGKEIT
DES
CHARAKTERISIERUNGSEQUIPMENTS
.
32
4.4.2
FEHLERQUELLEN
DURCH
ELEKTRISCHES
VERHALTEN
.
32
4.4.3
STRUKTURBEDINGTE
FEHLERQUELLEN
.
36
5
LEISTUNGSSTEIGERUNG
DURCH
HARDWARE-ERWEITERUNGEN
.
37
5.1
STEIGERUNG
DER
LEISTUNGSFAEHIGKEIT
DURCH
ZUSATZPINELEKTRONIKEN
.
37
5.1.1
ERZEUGUNG
VON
DIGITALEN
HOCHGESCHWINDIGKEITSSIGNALEN
.
38
5.1.1.1
PASSIVE
ZUSAMMCNSCHALTUNG
VON
TESTSYSTEMKANAELEN
.
38
5.1.1.2
KOMBINATORISCHE
VERSCHALTUNG
MIT
HILFE
SCHNELLER
AKTIVER
BAUSTEINE
.
40
5.1.1.3
PARALLEL-SERIELL-UMSETZUNG
.
43
5.1.1.4
AUSGANGSTREIBERSTUFE
.
45
5.1.1.5
PATTERN-SERIALLISIERUNG
.
46
5.1.1.6
VERGLEICH
DER
VERFAHREN
.
46
5.1.2
EMPFAENGER
FUER
DIGITALE
HOCHGESCHWINDIGKEITSSIGNALE
.
47
5.1.2.1
PASSIVES
ZUSAMMENSCHALTEN
MEHRERER
TESTSYSTEMKANAELE
.
48
5.1.2.2
ABTASTUNG
MIT
ABTAST-HALTEGLIED
.
51
5.1.2.3
ABTASTUNG
MIT
KOMPARATORBANK
.
53
5.1.2.4
SERIELL-PARALLEL-UMSETZUNG
.
55
INHALTSVERZEICHNIS
5.1.2.5
5.1.2.6
5.1.2.7
5.1.3
5.1.4
5.1.4.1
5.1.4.2
5.1.4.3
5.1.4.4
5.1.4.5
5.1.5
5.2
5.2.1
5.2.2
5.3
6
6.1
6.1.1
6.1.2
6.1.3
6.2
6.2.1
6.2.1.1
6.2.1.2
6.2.1.3
6.2.2
6.2.2.1
6.2.2.2
6.2.2.3
6.2.2.4
6.2.3
6.3
6.3.1
6.3.1.1
6.3.1.2
6.3.1.3
6.3.2
6.3.2.1
6.3.2.2
7
7.1
7.2
7.2.1
7.2.2
7.3
7.3.1
7.3.2
7.4
7.4.1
7.4.2
7.5
7.5.1
7.5.2
7.5.3
7.6
ECHTZEITVERGLEICH
MIT
EXTERN
GENERIERTEN
REFERENZSIGNALEN
.
HISTORY-REGISTER-VERTIEFUNG
DURCH
PATTEMPARALLELISIERUNG
.
VERGLEICH
DER
VERFAHREN
.
LAUFZEITKOMPENSATION
EXTERNER
KOMPONENTEN
.
GRENZEN
DER
LEISTUNGSFAEHIGKEIT
.
DETERMINISTISCHE
FEHLER
.
STATISTISCHE
FEHLER,
JITTER
.
FEHLER
DURCH
BELASTUNG
DER
PRUEFLINGSAUSGAENGE
.
ENTWURFSVERFAHREN
ZUR
ERHOEHUNG
DER
ZEITGENAUIGKEIT
.
GRENZEN
DURCH
LIMITIERTE
TESTSYSTEMRESSOURCEN
.
TEST
VON
MS-BAUSTEINEN
MIT
DIGITALTESTSYSTEMEN
.
EINBINDUNG
EXTERNER
GERAETE
.
STRUKTUR
UND
METHODIK
.
LEISTUNGSGRENZEN
.
PRUEFLINGSKONTAKTICRUNG
.
LEISTUNGSSTEIGERUNG
DURCH
NEUE
TESTSTRATEGIEN
UND
TESTVERFAHREN
ANALYSE
DER
FEHLER
VON
MS-TESTSYSTEMEN
.
MODELLIERUNG
DER
TESTSYSTEMFEHLER
.
MODELLIERUNG
DER
PRUEFLINGSFEHLER
.
SIMULATION
VON
TESTVERFAHREN
.
MS-TESTVERFAHREN
FUER
NICHTIDEALE
PRUEFUMGEBUNGEN
.
KLASSISCHE
VERFAHREN
.
FILTERUNG
DER
STIMULI
.
AUFTEILUNG
IN
TEILBEREICHE
.
RAUSCH
UND
GERAEUSCHUNTERDRUECKUNG
.
NEUE
STOERUNGSKOMPENSIERENDE
VERFAHREN
.
ZEITBEREICHSVERFAHREN
ZUR
KENNLINIENERMITTLUNG
.
HISTOGRAMMVERFAHREN
.
DFT-VERFAHREN
ZUR
UNTERDRUECKUNG
HARMONISCHER
VERZERRUNGEN
.
NICHTHARMONISCHE
VERZERRUNGEN
.
ON-LINE
TESTSYSTEMCHARAKTERISIERUNG
.
CAD-INTEGRIERTC
TESTSET-GENERIERUNG
.
TESTMUSTERGENERIERUNG
FUER
ANALOGE
PRUEFSIGNALE
.
SIMULATIONSANKOPPLUNG
.
FEHLERABSCHAETZUNG
DER
KONVERSION
.
FEHLERKORREKTURVERFAHREN
.
TESTMUSTERGENERIERUNG
FUER
DIGITALE
PRUEFSIGNALE
.
TESTMUSTERGENERIERUNG
FUER
STANDARDDIGITALSIGNALE
.
TESTMUSTERGENERIERUNG
FUER
ERWEITERUNGEN
DER
PINELEKTRONIK
.
REALISIERUNG
UND
MESSERGEBNISSE
.
UEBERBLICK
HARDWARE-STRUKTUR
.
CHARAKTENSIERUNGSSYSTEM
FUER
MS-TESTSYSTEME
.
PROGRAMMSTRUKTUR
DES
CHARAKTERISIERUNGSSYSTEMS
.
CHARAKTERISIERUNGSERGEBNISSE
.
HG-TREIBERPINELEKTRONIKEN
.
REALISIERUNG
.
ERGEBNISSE
.
HG-EMPFAENGERPINELEKTRONIKEN
.
REALISIERUNG
.
ERGEBNISSE
.
EXTERNE
GERAETE
.
SIGNALGENERATOREN
.
SIGNALERFASSUNGSSYSTEME
.
PROGRAMMINTEGRATION
DER
ZUSATZKOMPONENTEN
.
STOERUNGSKOMPENSIERENDE
TESTVERFAHREN
.
YY57
YY59
YY60
YY61
YY61
YY62
.62
.65
.68
.69
.70
.72
.72
.73
.75
YY77
.77
.78
.82
.85
.90
.90
.90
.91
.92
.95
.95
101
107
111
116
117
117
117
117
119
119
119
120
124
.124
.124
.125
126
.136
.136
.137
.142
.142
.146
.152
.152
.153
.153
.155
7.6.1
AUFBAU
DES
ANALYSEPAKETS
ADIPEXS
.
155
7.6.2
IMPLEMENTIERUNG
DER
TESTVERFAHREN
.
155
7.6.3
ERGEBNISSE
DER
TESTVERFAHREN
.
157
7.6.3.1
ZEITBEREICHSVERFAHREN
ZUR
KENNLINIENBERECHNUNG
.
157
7.6.3.2
HISTOGRAMMVERFAHREN
.
159
7.6.3.3
DFT-VERFAHREN
FUER
HARMONISCHE
VERZERRUNGEN
.
160
7.6.3.4
DFT-VERFAHREN
FUER
NICHTHARMONISCHE
VERZERRUNGEN
.
161
7.6.3.5
ROBUSTHEIT
.
162
7.7
GENERIERUNG
VON
TESTMUSTEM
AUS
ENTWURFS
UND
SIMULATIONSDATEN
.
163
7.7.1
MODUL
SIMLINK
.
163
7.7.2
MODUL
HISSIC
.
164
8
ZUSAMMENFASSUNG
UND
AUSBLICK.
.
168
ANH.
A
LITERATURVERZEICHNIS
.
170
ANH.
B
VERZEICHNIS
DER
FORMELZEICHEN
.
176
ANH.
C
ABBILDUNGEN
DER
AUFBAUTEN
.
178
ANH.
D
WEITERE
MESSERGEBNISSE
.
180
1
MESSREIHEN
DER
HISTOGRAMMTESTVERFAHREN
.
180
2
ABTASTSICHERHEIT
DER
DEMULTIPLEXER
.
187
ANH.
E
HERLEITUNGEN
.
190
1
STOERFREQUENZEN
DURCH
SKEW-FEHLER
.
190
2
AMPLITUDENVERTEILUNG
VON
SINUSSIGNALEN
.
191
3
OFFSET
UND
AMPLITUDE
VON
UEBERSTEUERTEN
SINUSSIGNALEN
.
192
4
FEHLER
BEI
HISTOGRAMMTESTVERFAHREN
.
193 |
any_adam_object | 1 |
author | Chowanetz, Michael |
author_facet | Chowanetz, Michael |
author_role | aut |
author_sort | Chowanetz, Michael |
author_variant | m c mc |
building | Verbundindex |
bvnumber | BV009569779 |
classification_tum | ELT 359d |
ctrlnum | (OCoLC)258131991 (DE-599)BVBBV009569779 |
discipline | Elektrotechnik |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 c 4500</leader><controlfield tag="001">BV009569779</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">940504s1994 d||| m||| 00||| ger d</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">941009815</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)258131991</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV009569779</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-29</subfield><subfield code="a">DE-29T</subfield><subfield code="a">DE-91</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-83</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 359d</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Chowanetz, Michael</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen</subfield><subfield code="c">von Michael Chowanetz</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">1994</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">194 S.</subfield><subfield code="b">zahlr. graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Erlangen-Nürnberg, Univ., Diss., 1994</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Hybridschaltung</subfield><subfield code="0">(DE-588)4026281-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Testen</subfield><subfield code="0">(DE-588)4367264-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">CAT</subfield><subfield code="g">Prüftechnik</subfield><subfield code="0">(DE-588)4226679-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Prüfautomat</subfield><subfield code="0">(DE-588)4176085-2</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Analogschaltung</subfield><subfield code="0">(DE-588)4122796-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Testen</subfield><subfield code="0">(DE-588)4367264-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Hybridschaltung</subfield><subfield code="0">(DE-588)4026281-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="2"><subfield code="a">Analogschaltung</subfield><subfield code="0">(DE-588)4122796-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="3"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="4"><subfield code="a">CAT</subfield><subfield code="g">Prüftechnik</subfield><subfield code="0">(DE-588)4226679-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="5"><subfield code="a">Prüfautomat</subfield><subfield code="0">(DE-588)4176085-2</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">Hybridschaltung</subfield><subfield code="0">(DE-588)4026281-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2="1"><subfield code="a">Testen</subfield><subfield code="0">(DE-588)4367264-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=006322473&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-006322473</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV009569779 |
illustrated | Illustrated |
indexdate | 2024-08-14T00:36:20Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-006322473 |
oclc_num | 258131991 |
open_access_boolean | |
owner | DE-29 DE-29T DE-91 DE-BY-TUM DE-12 DE-83 |
owner_facet | DE-29 DE-29T DE-91 DE-BY-TUM DE-12 DE-83 |
physical | 194 S. zahlr. graph. Darst. |
publishDate | 1994 |
publishDateSearch | 1994 |
publishDateSort | 1994 |
record_format | marc |
spelling | Chowanetz, Michael Verfasser aut Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen von Michael Chowanetz 1994 194 S. zahlr. graph. Darst. txt rdacontent n rdamedia nc rdacarrier Erlangen-Nürnberg, Univ., Diss., 1994 Hybridschaltung (DE-588)4026281-9 gnd rswk-swf Testen (DE-588)4367264-4 gnd rswk-swf Integrierte Schaltung (DE-588)4027242-4 gnd rswk-swf CAT Prüftechnik (DE-588)4226679-8 gnd rswk-swf Prüfautomat (DE-588)4176085-2 gnd rswk-swf Digitalschaltung (DE-588)4012295-5 gnd rswk-swf Analogschaltung (DE-588)4122796-7 gnd rswk-swf VLSI (DE-588)4117388-0 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Integrierte Schaltung (DE-588)4027242-4 s Testen (DE-588)4367264-4 s DE-604 VLSI (DE-588)4117388-0 s Hybridschaltung (DE-588)4026281-9 s Analogschaltung (DE-588)4122796-7 s Digitalschaltung (DE-588)4012295-5 s CAT Prüftechnik (DE-588)4226679-8 s Prüfautomat (DE-588)4176085-2 s DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=006322473&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Chowanetz, Michael Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen Hybridschaltung (DE-588)4026281-9 gnd Testen (DE-588)4367264-4 gnd Integrierte Schaltung (DE-588)4027242-4 gnd CAT Prüftechnik (DE-588)4226679-8 gnd Prüfautomat (DE-588)4176085-2 gnd Digitalschaltung (DE-588)4012295-5 gnd Analogschaltung (DE-588)4122796-7 gnd VLSI (DE-588)4117388-0 gnd |
subject_GND | (DE-588)4026281-9 (DE-588)4367264-4 (DE-588)4027242-4 (DE-588)4226679-8 (DE-588)4176085-2 (DE-588)4012295-5 (DE-588)4122796-7 (DE-588)4117388-0 (DE-588)4113937-9 |
title | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen |
title_auth | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen |
title_exact_search | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen |
title_full | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen von Michael Chowanetz |
title_fullStr | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen von Michael Chowanetz |
title_full_unstemmed | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen von Michael Chowanetz |
title_short | Beiträge zum CAD-integrierten Test gemischt analog-digitaler Hochgeschwindigkeitsschaltungen auf VLSI-Testsystemen |
title_sort | beitrage zum cad integrierten test gemischt analog digitaler hochgeschwindigkeitsschaltungen auf vlsi testsystemen |
topic | Hybridschaltung (DE-588)4026281-9 gnd Testen (DE-588)4367264-4 gnd Integrierte Schaltung (DE-588)4027242-4 gnd CAT Prüftechnik (DE-588)4226679-8 gnd Prüfautomat (DE-588)4176085-2 gnd Digitalschaltung (DE-588)4012295-5 gnd Analogschaltung (DE-588)4122796-7 gnd VLSI (DE-588)4117388-0 gnd |
topic_facet | Hybridschaltung Testen Integrierte Schaltung CAT Prüftechnik Prüfautomat Digitalschaltung Analogschaltung VLSI Hochschulschrift |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=006322473&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT chowanetzmichael beitragezumcadintegriertentestgemischtanalogdigitalerhochgeschwindigkeitsschaltungenaufvlsitestsystemen |