Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
1993
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | XVI, 352 S. graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV008887958 | ||
003 | DE-604 | ||
007 | t | ||
008 | 940216s1993 d||| m||| 00||| gerod | ||
016 | 7 | |a 940350637 |2 DE-101 | |
035 | |a (OCoLC)75393652 | ||
035 | |a (DE-599)BVBBV008887958 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
049 | |a DE-91 |a DE-91G |a DE-12 |a DE-634 | ||
084 | |a ST 170 |0 (DE-625)143602: |2 rvk | ||
084 | |a ST 340 |0 (DE-625)143665: |2 rvk | ||
084 | |a DAT 217d |2 stub | ||
084 | |a DAT 516d |2 stub | ||
084 | |a DAT 780d |2 stub | ||
100 | 1 | |a Luksch, Peter |d 1963- |e Verfasser |0 (DE-588)137014341 |4 aut | |
245 | 1 | 0 | |a Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher |c Peter Luksch |
264 | 1 | |c 1993 | |
300 | |a XVI, 352 S. |b graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
502 | |a Zugl.: München, Techn. Univ., Diss., 1993 | ||
650 | 0 | 7 | |a Verteilter Speicher |0 (DE-588)4263487-8 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Automatische Parallelisierung |0 (DE-588)4203963-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Logiksimulation |0 (DE-588)4305935-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Diskretes Ereignissystem |0 (DE-588)4196828-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Mehrprozessorsystem |0 (DE-588)4038397-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Parallelverarbeitung |0 (DE-588)4075860-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Computersimulation |0 (DE-588)4148259-1 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Computersimulation |0 (DE-588)4148259-1 |D s |
689 | 0 | 1 | |a Parallelverarbeitung |0 (DE-588)4075860-6 |D s |
689 | 0 | 2 | |a Mehrprozessorsystem |0 (DE-588)4038397-0 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Logiksimulation |0 (DE-588)4305935-1 |D s |
689 | 1 | 1 | |a Diskretes Ereignissystem |0 (DE-588)4196828-1 |D s |
689 | 1 | 2 | |a Mehrprozessorsystem |0 (DE-588)4038397-0 |D s |
689 | 1 | 3 | |a Verteilter Speicher |0 (DE-588)4263487-8 |D s |
689 | 1 | 4 | |a Automatische Parallelisierung |0 (DE-588)4203963-0 |D s |
689 | 1 | |5 DE-604 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=005879833&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-005879833 |
Datensatz im Suchindex
_version_ | 1812454131144589312 |
---|---|
adam_text |
INHALTSVERZEICHNIS
1 PARALLELRECHNER UND IHRE PROGRAMMIERUNG 1
1.1 KLASSIFIKATION PARALLELER RECHNERARCHITEKTUREN. 1
1.2 PROGRAMMIERUNG PARALLELER RECHNERARCHITEKTUREN. 2
1.2.1 PARALLELE PROGRAMMIERMODELLE. 6
1.2.2 EXPLIZIT PARALLELE PROGRAMMIERMODELLE. 7
1.3 MEHRPROZESSORSYSTEME MIT VERTEILTEM SPEICHER. 8
1.3.1 ARCHITEKTUR . G
1.3.2 PROGRAMMIERMODELL. 10
1.3.3
ENGGEKOPPELTE PARALLELRECHNER UND VERTEILTE SYSTEME. 12
2 MODELLIERUNG VON SYSTEMVERHALTEN DURCH SIMULATION 17
2.1 SYSTEMMODELLIERUNG. 17
2.2 MODELLIERUNGSMETHODEN. 19
2.2.1 DISKRETE MODELLE . 19
2.2.2
EINE MODELLIERUNGSMETHODE FUER DISKRETE SYSTEME.20
2.3 SIMULATIONSANSAETZE FUER DISKRETE SYSTEME.22
2.3.1 AKTIVITAETSORIENTIERTE SIMULATION.23
2.3.2 PROZEOE-INTERAKTIONS-ANSATZ.24
2.3.3 TRANSAKTIONSORIENTIERTE SIMULATION .24
2.3.4 EREIGNISORIENTIERTE SIMULATION.25
2.3.5 VERGLEICH DER ANSAETZE.25
2.4 SIMULATIONSWERKZEUGE . . 26
2.4.1 ALLGEMEINE PROGRAMMIERSPRACHEN.26
2.4.2 SIMULATIONSPAKETE.26
2.4.3 SIMULATIONSSPRACHEN.27
2.4.4 SIMULATOREN.27
2.5 DER EREIGNISGETRIEBENE SIMULATIONSALGORITHMUS.28
2.6 DISKRETE SIMULATION IM VLSI-ENTWURF.30
2.6.1 ENTWURFSVERIFIKATION.32
2.6.2 PARALLELE ENTWICKLUNG VON HARDWARE UND SYSTEMSOFTWARE .34
I
BIBLIOGRAFISCHE INFORMATIONEN
HTTP://D-NB.INFO/940350637
U
INHALTSVERZEICHNIS
2.6.3 ARCHITEKTUREVALUIERUNG DURCH SIMULATION.35
2.6.4 FEHLERSIMULATION. 35
2.7 METHODEN DER LOGIKSIMULATION AUF DER GATTER- UND
REGISTERTRANSFEREBENE
. 36
2.7.1 ABLAUFSTEUERUNG. 36
2.7.2 MODELLBESCHREIBUNG. 39
2.7.3 SIGNALWERTMODELLIERUNG.41
2.7.4 MODELLIERUNG DES ZEITVERHALTENS.42
2.7.5 EREIGNISVERWALTUNG.43
2.8 STEIGERUNG DER LEISTUNGSFAEHIGKEIT DER LOGIKSIMULATION.45
2.8.1 PROBLEMANGEPASSTE ABSTRAKTION UND MODELLIERUNGSGENAUIGKEIT.45
2.8.2 OPTIMIERUNGEN DES SIMULATIONSALGORITHMUS.46
2.8.3 HARDWAREMODELLIERUNG .49
2.8.4 SIMULATIONSBESCHLEUNIGER.51
2.8.5 PARALLELISIERUNG.51
3 PARALLELISMUS IN DER EREIGNISGETRIEBENEN SIMULATION 53
3.1 DAS PARALLELITAETSPOTENTIAL DER LOGIKSIMULATION.53
3.1.1 PARALLELITAET AUF DER PROGRAMMEBENE.53
3.1.2 PARALLELITAET AUF DER PROZESSEBENE.54
3.1.3 PARALLELITAET AUF DER SCHLEIFENEBENE.55
3.1.4 UNTERSUCHUNG VON COMPILER-OPTIMIERUNGEN AUF EIN- UND MEHRPROZES
SORSYSTEMEN AM BEISPIEL DES LOGIKSIMULATORS LDSIM .55
3.1.5 ZUSAMMENFASSENDE BEWERTUNG.57
3.2 KLASSIFIZIERUNG DER PARALLELISIERUNGSANSAETZE.57
3.2.1 ABLAUFSTEUERUNG. 58
3.2.2 PARALLELISIERUNGSMETHODE.60
3.2.3 KLASSIFIKATION NACH VERTEILUNG VON TEILALGORITHMEN UND
DATENSTRUKTUREN 60
3.2.4 EIN KLASSIFIKATIONSSCHEMA FUER PARALLELE EREIGNISGETRIEBENE
SIMULATOREN . 61
3.3 SIMULATIONSBESCHLEUNIGER.63
3.3.1 BOEING COMPUTER SIMULATOR .64
3.3.2 TEGAS.66
3.3.3 MEGALOGICIAN.67
3.3.4 REALFAST/REALMODEL.67
3.3.5 EINE DATENFLUSSARCHITEKTUR FUER DIE LOGIKSIMULATION .67
3.3.6 HARDWARE LOGIC SIMULATOR (HAL).69
3.3.7 ZYCAD LOGIC EVALUATOR .70
3.3.8 DAS MARS-SYSTEM.71
3.3.9 PROTHEUS-1.73
INHALTS VERZEICHNIS
III
3.3.10 DIE IBM SIMULATIONSBESCHLEUNIGER.74
3.3.11 VERGLEICH .75
4 ANSAETZE ZUR PARALLELISIERUNG EREIGNISGETRIEBENER SIMULATIONSVERFAHREN
77
4.1 PARALLELISIERUNG DURCH PARTITIONIERUNG DER MODELLBESCHREIBUNG.77
4.1.1 ZENTRALE SYNCHRONISATION .78
4.1.2 DEZENTRALE SYNCHRONISATION.81
4.2 KONSERVATIVE SYNCHRONISATIONSVERFAHREN .86
4.2.1 URSACHEN VON BLOCKIERUNGEN .89
4.2.2 VERKLEMMUNGSVERMEIDUNG .90
4.2.3 VERKLEMMUNGSBEHANDLUNG.95
4.3 OPTIMISTISCHE SYNCHRONISATIONSVERFAHREN.106
4.3.1 DER TIME-WARP-ANSATZ.106
4.3.2 OPTIMIERUNGEN UND VARIANTEN DER TIME-WARP-METHODE.119
4.4 WEITERE SYNCHRONISATIONSVERFAHREN .126
4.4.1 BOUNDED LAG SIMULATION [LUB88].126
4.4.2 CONCURRENT SIMULATION [JON86B] .127
4.4.3 DAS APPOINTMENT-PROTOKOLL [NIC88].127
4.4.4 CHANDY/SHERMAN 'S RAUM-/ZEIT-METHODE UND TIME WARP MIT PHASEN-
AUFTEILUNG. . 127
4.5 VERGLEICH VON PARALLELISIERUNGSANSAETZEN.129
4.5.1 ANALYSE DES PARALLELISMUS BEI DER MODELLAUFTEILUNG.129
4.5.2 ANALYTISCHE MODELLE.130
4.5.3 SIMULATION DER PARALLELEN AUSFUEHRUNG EINER VERTEILTEN SIMULATION .
. .
.132
4.5.4 EMPIRISCHE UNTERSUCHUNGEN.133
5 PARTITIONIERUNG DES SIMULATIONSMODELLS 141
5.1 AUFGABENSTELLUNG .141
5.2 OPTIMIERUNGSZIELE DER MODELLPARTITIONIERUNG.143
5.2.1 GLEICHMAESSIGE LASTVERTEILUNG .143
5.2.2 MAXIMALE PARALLELARBEIT.144
5.2.3 MINIMIERUNG DER KOMMUNIKATIONSKOSTEN.144
5.2.4 MINIMIERUNG DES SYNCHRONISATIONSAUFWANDES.145
5.2.5 MAXIMIERUNG DER FAEHIGKEIT ZUR VORAUSSCHAU .145
5.2.6 WECHSELWIRKUNG ZWISCHEN DEN OPTIMIERUNGSZIELEN.145
5.3 VERFAHREN ZUR STATISCHEN MODELLPARTITIONIERUNG.146
5.3.1 SCHALTUNGSSPEZIFISCHE PARTITIONIERUNG.147
5.3.2 MATHEMATISCHE UND GRAPHENTHEORETISCHE METHODEN.148
5.3.3 ZUFALLSVERFAHREN.149
IV
INHALTSVERZEICHNIS
5.3.4 HEURISTISCHE VERFAHREN.
5.3.5 BEWERTUNG UND VERGLEICH.^
5.4 DYNAMISCHER LASTAUSGLEICH IN DER DURCH MODELLAUFTEILUNG
PARALLELISIERTEN SI
MULATION .^
5.4.1 ANSAETZE ZUM LASTAUSGLEICH BEI DER DURCH MODELLAUFTEILUNG
PARALLELI
SIERTEN SIMULATION.^
5.4.2 MESSUNG DER RECHENLAST.^
5.4.3 VERSCHIEBEN VON TEILEN DER MODELLBESCHREIBUNG.163
5.4.4 EINHEITEN DER REPARTITIONIERUNG.165
5.4.5 BEWERTUNG DER LASTAUSGLEICHSMETHODEN.166
6 EINE TESTUMGEBUNG ZUR BEWERTUNG VON PARALLELISIERUNGSVERFAHREN FUER DIE
LOGIKSI-
MULATION ^
171
6.1 FUNKTIONSPARTITIONIERUNG VON LDSIM.
6.1.1 FESTLEGUNG DER PROZESSSTRUKTUR.1^^
6.1.2 SYNCHRONISATION DER PROZESSE.1^
6.1.3 BESCHREIBUNG DER PROZESSE .1^
6.1.4 IMPLEMENTIERUNG DES HALBSCHRITTVERFAHRENS.179
6.1.5 IMPLEMENTIERUNG DER KOMMUNIKATION.180
6.2 PARALLELISIERUNG VON LDSIM DURCH MODELLAUFTEILUNG.180
6.2.1 FESTLEGUNG DER EREIGNISSCHNITTSTELLE.180
6.2.2 REALISIERUNG DER SUBSIMULATOREN .182
6.2.3 EFFIZIENTE NUTZUNG DER KOMMUNIKATIONSBETRIEBSMITTEL.184
6.2.4 ZEITLICHE ORDNUNG DER EREIGNISSE IN LDSIM.186
6.2.5 STATISCHE SCHALTUNGSPARTITIONIERUNG. 187
6.3 PARALLELISIERUNG DURCH KONSERVATIVE VERKLEMMUNGSVERMEIDENDE
SYNCHRONISATI
ON MITTELS ZEITANFRAGEN .188
6.3.1 SIMULATION.189
6.3.2 KOMMUNIKATION.191
6.3.3 SYNCHRONISATION.192
6.4 PARALLELISIERUNG MIT DER TIME-WARP-METHODE.192
6.4.1 ANWENDUNG DER TIME-WARP-METHODE AUF LDSIM.193
6.4.2 OPTIMIERTE RE-SIMULATION.197
6.4.3 LASTAUSGLEICH DURCH VERSCHIEBEN VON ELEMENTEN ZUR LAUFZEIT.200
6.5 PARALLELISIERUNG DURCH KONSERVATIVE VERKLEMMUNGSBEHANDELNDE
SYNCHRONISATION 205
6.6 ERGEBNISSE.207
6.6.1 FUNKTIONSPARTITIONIERUNG.211
6.6.2 MODELLAUFTEILUNG MIT KONSERVATIVER VERKLEMMUNGSVERMEIDENDER SYN
CHRONISATION .215
INHALTS VERZEICHNIS
V
6.6.3 OPTIMISTISCHE SYNCHRONISATION MIT DER TIME-WARP-METHODE.218
6.6.4 MODELLAUFTEILUNG MIT KONSERVATIVER VERKLEMMUNGSBEHANDELNDER SYN
CHRONISATION .225
7 ZUSAMMENFASSUNG UND AUSBLICK 233
7.1 ZUSAMMENFASSUNG DER ERGEBNISSE.233
7.2 AUSBLICK AUF WEITERE ARBEITEN.237
A DIE IMPLEMENTIERUNGSUMGEBUNG 239
A.L IPSC/2 UND IPSC/860 . 239
A.L.L NUTZUNG.239
A.L.2 ARCHITEKTUR .240
A.L.3 EIN-/AUSGABE.241
A.1.4 PROGRAMMIERUNG.241
A. 2 DIE PARALLELE PROGRAMMIERBIBLIOTHEK MMK.241
A.2.1 PARALLELE PROGRAMMIERUNG MIT MMK.242
A. 2.2 KOMMUNIKATIONSLEISTUNG.245
B DER LOGIKSIMULATOR LDSIM 251
B. L DER SIMULATIONSALGORITHMUS.251
B. L.L ABLAUFSTEUERUNG.251
B.1.2 SIGNALWERTE.255
B.1.3 MODELLIERUNG VON BUSSIGNALEN . 257
B.L.4 VERZOEGERUNGSMODELLE.259
B.1.5 HAZARD-ERKENNUNG MITTELS HALBSCHRITTVERFAHREN.263
B.1.6 OSZILLATIONSERKENNUNG.265
B.1.7 SIMULATION MIT INDIVIDUELLEN VERZOEGERUNGSZEITEN.266
B.1.8 SIMULATIONSPRIMITIVE .266
B.2 LAUFZEITMESSUNGEN.270
C DIE TESTSCHALTUNGEN 273
D WEITERE LAUFZEITMESSUNGEN 275
D.L FUNKTIONSPARTITIONIERUNG.275
D.2 TIME WARP.277
D.3 PARTITIONIERUNGSINFORMATION ZU DEN MESSUNGEN
(MM-ATF-PARTITIONIERUNG)
. 298
D.3.1 SCHALTUNG C 1355 . 299
D.3.2 SCHALTUNG C6288 . 306
D.3.3 SCHALTUNG C7552 . 313
D.4 AKTIVITAET DER ELEMENTE UND SIGNALE IN DEN UNTERSUCHTEN
SCHALTUNGEN.321
VI
INHALTS VERZEICHNIS
LITERATURVERZEICHNIS
328 |
any_adam_object | 1 |
author | Luksch, Peter 1963- |
author_GND | (DE-588)137014341 |
author_facet | Luksch, Peter 1963- |
author_role | aut |
author_sort | Luksch, Peter 1963- |
author_variant | p l pl |
building | Verbundindex |
bvnumber | BV008887958 |
classification_rvk | ST 170 ST 340 |
classification_tum | DAT 217d DAT 516d DAT 780d |
ctrlnum | (OCoLC)75393652 (DE-599)BVBBV008887958 |
discipline | Informatik |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 c 4500</leader><controlfield tag="001">BV008887958</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">940216s1993 d||| m||| 00||| gerod</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">940350637</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)75393652</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV008887958</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-91</subfield><subfield code="a">DE-91G</subfield><subfield code="a">DE-12</subfield><subfield code="a">DE-634</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 170</subfield><subfield code="0">(DE-625)143602:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 340</subfield><subfield code="0">(DE-625)143665:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 217d</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 516d</subfield><subfield code="2">stub</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 780d</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Luksch, Peter</subfield><subfield code="d">1963-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)137014341</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher</subfield><subfield code="c">Peter Luksch</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">1993</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">XVI, 352 S.</subfield><subfield code="b">graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Zugl.: München, Techn. Univ., Diss., 1993</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Verteilter Speicher</subfield><subfield code="0">(DE-588)4263487-8</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Automatische Parallelisierung</subfield><subfield code="0">(DE-588)4203963-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Logiksimulation</subfield><subfield code="0">(DE-588)4305935-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Diskretes Ereignissystem</subfield><subfield code="0">(DE-588)4196828-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Mehrprozessorsystem</subfield><subfield code="0">(DE-588)4038397-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Parallelverarbeitung</subfield><subfield code="0">(DE-588)4075860-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Computersimulation</subfield><subfield code="0">(DE-588)4148259-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Computersimulation</subfield><subfield code="0">(DE-588)4148259-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Parallelverarbeitung</subfield><subfield code="0">(DE-588)4075860-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Mehrprozessorsystem</subfield><subfield code="0">(DE-588)4038397-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Logiksimulation</subfield><subfield code="0">(DE-588)4305935-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Diskretes Ereignissystem</subfield><subfield code="0">(DE-588)4196828-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="2"><subfield code="a">Mehrprozessorsystem</subfield><subfield code="0">(DE-588)4038397-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="3"><subfield code="a">Verteilter Speicher</subfield><subfield code="0">(DE-588)4263487-8</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="4"><subfield code="a">Automatische Parallelisierung</subfield><subfield code="0">(DE-588)4203963-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=005879833&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-005879833</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV008887958 |
illustrated | Illustrated |
indexdate | 2024-10-09T16:22:33Z |
institution | BVB |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-005879833 |
oclc_num | 75393652 |
open_access_boolean | |
owner | DE-91 DE-BY-TUM DE-91G DE-BY-TUM DE-12 DE-634 |
owner_facet | DE-91 DE-BY-TUM DE-91G DE-BY-TUM DE-12 DE-634 |
physical | XVI, 352 S. graph. Darst. |
publishDate | 1993 |
publishDateSearch | 1993 |
publishDateSort | 1993 |
record_format | marc |
spelling | Luksch, Peter 1963- Verfasser (DE-588)137014341 aut Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher Peter Luksch 1993 XVI, 352 S. graph. Darst. txt rdacontent n rdamedia nc rdacarrier Zugl.: München, Techn. Univ., Diss., 1993 Verteilter Speicher (DE-588)4263487-8 gnd rswk-swf Automatische Parallelisierung (DE-588)4203963-0 gnd rswk-swf Logiksimulation (DE-588)4305935-1 gnd rswk-swf Diskretes Ereignissystem (DE-588)4196828-1 gnd rswk-swf Mehrprozessorsystem (DE-588)4038397-0 gnd rswk-swf Parallelverarbeitung (DE-588)4075860-6 gnd rswk-swf Computersimulation (DE-588)4148259-1 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Computersimulation (DE-588)4148259-1 s Parallelverarbeitung (DE-588)4075860-6 s Mehrprozessorsystem (DE-588)4038397-0 s DE-604 Logiksimulation (DE-588)4305935-1 s Diskretes Ereignissystem (DE-588)4196828-1 s Verteilter Speicher (DE-588)4263487-8 s Automatische Parallelisierung (DE-588)4203963-0 s DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=005879833&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Luksch, Peter 1963- Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher Verteilter Speicher (DE-588)4263487-8 gnd Automatische Parallelisierung (DE-588)4203963-0 gnd Logiksimulation (DE-588)4305935-1 gnd Diskretes Ereignissystem (DE-588)4196828-1 gnd Mehrprozessorsystem (DE-588)4038397-0 gnd Parallelverarbeitung (DE-588)4075860-6 gnd Computersimulation (DE-588)4148259-1 gnd |
subject_GND | (DE-588)4263487-8 (DE-588)4203963-0 (DE-588)4305935-1 (DE-588)4196828-1 (DE-588)4038397-0 (DE-588)4075860-6 (DE-588)4148259-1 (DE-588)4113937-9 |
title | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher |
title_auth | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher |
title_exact_search | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher |
title_full | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher Peter Luksch |
title_fullStr | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher Peter Luksch |
title_full_unstemmed | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher Peter Luksch |
title_short | Parallelisierung ereignisgetriebener Simulationsverfahren auf Mehrprozessorsystemen mit verteiltem Speicher |
title_sort | parallelisierung ereignisgetriebener simulationsverfahren auf mehrprozessorsystemen mit verteiltem speicher |
topic | Verteilter Speicher (DE-588)4263487-8 gnd Automatische Parallelisierung (DE-588)4203963-0 gnd Logiksimulation (DE-588)4305935-1 gnd Diskretes Ereignissystem (DE-588)4196828-1 gnd Mehrprozessorsystem (DE-588)4038397-0 gnd Parallelverarbeitung (DE-588)4075860-6 gnd Computersimulation (DE-588)4148259-1 gnd |
topic_facet | Verteilter Speicher Automatische Parallelisierung Logiksimulation Diskretes Ereignissystem Mehrprozessorsystem Parallelverarbeitung Computersimulation Hochschulschrift |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=005879833&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT lukschpeter parallelisierungereignisgetriebenersimulationsverfahrenaufmehrprozessorsystemenmitverteiltemspeicher |