Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | Undetermined |
Veröffentlicht: |
1989
|
Schlagworte: | |
Beschreibung: | Darmstadt, Techn. Hochsch., Diss. |
Beschreibung: | IV, 167 S. Ill., graph. Darst. |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV006115587 | ||
003 | DE-604 | ||
005 | 00000000000000.0 | ||
007 | t | ||
008 | 921030s1989 ad|| m||| 00||| und d | ||
035 | |a (OCoLC)256025989 | ||
035 | |a (DE-599)BVBBV006115587 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | |a und | ||
049 | |a DE-703 |a DE-355 | ||
100 | 1 | |a Wehn, Norbert |e Verfasser |0 (DE-588)112295908 |4 aut | |
245 | 1 | 0 | |a Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors |c vorgelegt von Norbert Wehn |
264 | 1 | |c 1989 | |
300 | |a IV, 167 S. |b Ill., graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
500 | |a Darmstadt, Techn. Hochsch., Diss. | ||
650 | 0 | 7 | |a Mikroprozessor |0 (DE-588)4039232-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a MOS-Schaltung |0 (DE-588)4135571-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a VLSI |0 (DE-588)4117388-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Entwurf |0 (DE-588)4121208-3 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Mikroprozessor |0 (DE-588)4039232-6 |D s |
689 | 0 | 1 | |a Entwurf |0 (DE-588)4121208-3 |D s |
689 | 0 | |5 DE-604 | |
689 | 1 | 0 | |a Integrierte Schaltung |0 (DE-588)4027242-4 |D s |
689 | 1 | 1 | |a Entwurf |0 (DE-588)4121208-3 |D s |
689 | 1 | |5 DE-604 | |
689 | 2 | 0 | |a MOS-Schaltung |0 (DE-588)4135571-4 |D s |
689 | 2 | 1 | |a VLSI |0 (DE-588)4117388-0 |D s |
689 | 2 | 2 | |a Entwurf |0 (DE-588)4121208-3 |D s |
689 | 2 | |8 1\p |5 DE-604 | |
999 | |a oai:aleph.bib-bvb.de:BVB01-003863410 | ||
883 | 1 | |8 1\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk |
Datensatz im Suchindex
_version_ | 1804120339702087680 |
---|---|
any_adam_object | |
author | Wehn, Norbert |
author_GND | (DE-588)112295908 |
author_facet | Wehn, Norbert |
author_role | aut |
author_sort | Wehn, Norbert |
author_variant | n w nw |
building | Verbundindex |
bvnumber | BV006115587 |
ctrlnum | (OCoLC)256025989 (DE-599)BVBBV006115587 |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>01730nam a2200457 c 4500</leader><controlfield tag="001">BV006115587</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">00000000000000.0</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">921030s1989 ad|| m||| 00||| und d</controlfield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)256025989</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV006115587</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1=" " ind2=" "><subfield code="a">und</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-703</subfield><subfield code="a">DE-355</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Wehn, Norbert</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)112295908</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors</subfield><subfield code="c">vorgelegt von Norbert Wehn</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="c">1989</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">IV, 167 S.</subfield><subfield code="b">Ill., graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="500" ind1=" " ind2=" "><subfield code="a">Darmstadt, Techn. Hochsch., Diss.</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Mikroprozessor</subfield><subfield code="0">(DE-588)4039232-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">MOS-Schaltung</subfield><subfield code="0">(DE-588)4135571-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Mikroprozessor</subfield><subfield code="0">(DE-588)4039232-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="1" ind2="0"><subfield code="a">Integrierte Schaltung</subfield><subfield code="0">(DE-588)4027242-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2="1"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="1" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="689" ind1="2" ind2="0"><subfield code="a">MOS-Schaltung</subfield><subfield code="0">(DE-588)4135571-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2="1"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2="2"><subfield code="a">Entwurf</subfield><subfield code="0">(DE-588)4121208-3</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="2" ind2=" "><subfield code="8">1\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-003863410</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV006115587 |
illustrated | Illustrated |
indexdate | 2024-07-09T16:40:31Z |
institution | BVB |
language | Undetermined |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-003863410 |
oclc_num | 256025989 |
open_access_boolean | |
owner | DE-703 DE-355 DE-BY-UBR |
owner_facet | DE-703 DE-355 DE-BY-UBR |
physical | IV, 167 S. Ill., graph. Darst. |
publishDate | 1989 |
publishDateSearch | 1989 |
publishDateSort | 1989 |
record_format | marc |
spelling | Wehn, Norbert Verfasser (DE-588)112295908 aut Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors vorgelegt von Norbert Wehn 1989 IV, 167 S. Ill., graph. Darst. txt rdacontent n rdamedia nc rdacarrier Darmstadt, Techn. Hochsch., Diss. Mikroprozessor (DE-588)4039232-6 gnd rswk-swf MOS-Schaltung (DE-588)4135571-4 gnd rswk-swf VLSI (DE-588)4117388-0 gnd rswk-swf Integrierte Schaltung (DE-588)4027242-4 gnd rswk-swf Entwurf (DE-588)4121208-3 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Mikroprozessor (DE-588)4039232-6 s Entwurf (DE-588)4121208-3 s DE-604 Integrierte Schaltung (DE-588)4027242-4 s MOS-Schaltung (DE-588)4135571-4 s VLSI (DE-588)4117388-0 s 1\p DE-604 1\p cgwrk 20201028 DE-101 https://d-nb.info/provenance/plan#cgwrk |
spellingShingle | Wehn, Norbert Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors Mikroprozessor (DE-588)4039232-6 gnd MOS-Schaltung (DE-588)4135571-4 gnd VLSI (DE-588)4117388-0 gnd Integrierte Schaltung (DE-588)4027242-4 gnd Entwurf (DE-588)4121208-3 gnd |
subject_GND | (DE-588)4039232-6 (DE-588)4135571-4 (DE-588)4117388-0 (DE-588)4027242-4 (DE-588)4121208-3 (DE-588)4113937-9 |
title | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors |
title_auth | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors |
title_exact_search | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors |
title_full | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors vorgelegt von Norbert Wehn |
title_fullStr | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors vorgelegt von Norbert Wehn |
title_full_unstemmed | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors vorgelegt von Norbert Wehn |
title_short | Effiziente Verfahren für den physikalischen Entwurf von MOS-VLSI Schaltungen und ihre Anwendung beim Entwurf eines defekttoleranten Mikroprozessors |
title_sort | effiziente verfahren fur den physikalischen entwurf von mos vlsi schaltungen und ihre anwendung beim entwurf eines defekttoleranten mikroprozessors |
topic | Mikroprozessor (DE-588)4039232-6 gnd MOS-Schaltung (DE-588)4135571-4 gnd VLSI (DE-588)4117388-0 gnd Integrierte Schaltung (DE-588)4027242-4 gnd Entwurf (DE-588)4121208-3 gnd |
topic_facet | Mikroprozessor MOS-Schaltung VLSI Integrierte Schaltung Entwurf Hochschulschrift |
work_keys_str_mv | AT wehnnorbert effizienteverfahrenfurdenphysikalischenentwurfvonmosvlsischaltungenundihreanwendungbeimentwurfeinesdefekttolerantenmikroprozessors |