Digitaltechnik:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Buch |
Sprache: | German |
Veröffentlicht: |
Würzburg
Vogel
1985
|
Ausgabe: | 4., überarb. Aufl. |
Schriftenreihe: | Elektronik
4 |
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | 530 S. zahlr. graph. Darst. |
ISBN: | 3802305841 |
Internformat
MARC
LEADER | 00000nam a2200000 cb4500 | ||
---|---|---|---|
001 | BV005546332 | ||
003 | DE-604 | ||
005 | 20190704 | ||
007 | t | ||
008 | 920915s1985 d||| |||| 00||| ger d | ||
016 | 7 | |a 850547873 |2 DE-101 | |
020 | |a 3802305841 |9 3-8023-0584-1 | ||
035 | |a (OCoLC)74691322 | ||
035 | |a (DE-599)BVBBV005546332 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
049 | |a DE-91 |a DE-Aug4 |a DE-862 |a DE-210 | ||
084 | |a ZN 4000 |0 (DE-625)157336: |2 rvk | ||
084 | |a ZN 5600 |0 (DE-625)157468: |2 rvk | ||
084 | |a DAT 195f |2 stub | ||
100 | 1 | |a Beuth, Klaus |e Verfasser |0 (DE-588)110031590X |4 aut | |
245 | 1 | 0 | |a Digitaltechnik |c Klaus Beuth |
250 | |a 4., überarb. Aufl. | ||
264 | 1 | |a Würzburg |b Vogel |c 1985 | |
300 | |a 530 S. |b zahlr. graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 1 | |a Elektronik |v 4 | |
490 | 0 | |a Vogel-Fachbuch : Elektronik : Grundwissen | |
650 | 0 | 7 | |a Schaltung |0 (DE-588)4052056-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Elektronik |0 (DE-588)4014346-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Digitaltechnik |0 (DE-588)4012303-0 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4151278-9 |a Einführung |2 gnd-content | |
689 | 0 | 0 | |a Digitaltechnik |0 (DE-588)4012303-0 |D s |
689 | 0 | 1 | |a Elektronik |0 (DE-588)4014346-6 |D s |
689 | 0 | 2 | |a Schaltung |0 (DE-588)4052056-0 |D s |
689 | 0 | |8 1\p |5 DE-604 | |
830 | 0 | |a Elektronik |v 4 |w (DE-604)BV004127977 |9 4 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=003477850&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
883 | 1 | |8 1\p |a cgwrk |d 20201028 |q DE-101 |u https://d-nb.info/provenance/plan#cgwrk | |
943 | 1 | |a oai:aleph.bib-bvb.de:BVB01-003477850 |
Datensatz im Suchindex
_version_ | 1808051255377920000 |
---|---|
adam_text |
INHALTSVERZEICHNIS
1
GRUNDBEGRIFFE
.
15
1.1
ANALOGE
UND
DIGITALE
GROESSENDARSTELLUNG
.
15
1.1.1
ANALOGE
GROESSENDARSTELLUNG
.
15
1.1.2
DIGITALE
GROESSENDARSTELLUNG
.
17
1.2
BINAERE
UND
LOGISCHE
ZUSTAENDE
.
18
1.3
LERNZIEL-TEST
.
21
2
LOGISCHE
VERKNUEPFUNGEN
.
23
2.1
GRUNDFUNKTIONEN
UND
GRUNDGLIEDER
.
23
2.1.1
UND-VERKNUEPFUNG
(KONJUNKTION)
UND
UND-GLIED
.
23
2.1.2
ODER-VERKNUEPFUNG
(DISJUNKTION)
UND
ODER-GLIED
.
24
2.1.3
VERNEINUNG
(NEGATION)
UND
NICHT-GLIED
.
25
2.1.4
GRUNDGLIEDER
.
26
2.2
ZUSAMMENGESETZTE
GLIEDER
.
27
2.2.1
NAND-GLIED
.
27
2.2.2
NOR-GLIED
.
28
2.2.3
AEQUIVALENZ-GLIED
.
29
2.2.4
ANTIVALENZ-GLIED
(EXKLUSIV-ODER-GLIED)
.
30
2.2.5
VERKNUEPFUNGSMOEGLICHKEITEN
BEI
GLIEDERN
MIT
2
EINGAENGEN
.
32
2.3
GLIEDER
MIT
DREI
UND
MEHR
EINGAENGEN
.
33
2.4
LERNZIEL-TEST
.
35
3
SCHALTUNGSANALYSE
.
37
3.1
WAHRHEITSTABELLE
UND
DIGITALSCHALTUNG
.
37
3.1.1
WAHRHEITSTABELLE
EINER
DIGITALSCHALTUNG
MIT
2
EINGAENGEN
.
37
3.1.2
WAHRHEITSTABELLE
EINER
DIGITALSCHALTUNG
MIT
3
EINGAENGEN
.
38
3.2
FUNKTIONSGLEICHUNG
UND
DIGITALSCHALTUNG
.
40
3.2.1
BESTIMMUNG
DER
FUNKTIONSGLEICHUNG
EINER
GEGEBENEN
DIGITALSCHALTUNG
.
40
3.2.2
DARSTELLUNG
EINER
DIGITALSCHALTUNG
NACH
GEGEBENER
FUNKTIONSGLEICHUNG.
.
42
3.3
SOLL-VERKNUEPFUNG
UND
IST-VERKNUEPFUNG
.
43
3.3.1
BESTIMMUNG
DER
IST-VERKNUEPFUNG
.
43
3.3.2
FEHLERBESTIMMUNG
.
45
3.4
LERNZIEL-TEST
.
46
4
SCHALTALGEBRA
.
49
4.1
VARIABLE
UND
KONSTANTE
.
49
4.2
GRUNDGESETZE
DER
SCHALTALGEBRA
.
50
4.3
RECHENREGELN
DER
SCHALTALGEBRA
.
51
4.3.1
THEOREME
.
51
4.3.2
KOMMUTATIVGESETZ
UND
ASSOZIATIVGESETZ
.
53
4.3.3
DISTRIBUTIVGESETZ
.
54
4.3.4
MORGANSCHE
GESETZE
.
56
4.3.5
BINDUNGSREGEL
.
58
4.4
NAND
UND
NOR-FUNKTION
.
59
4.5
RECHENBEISPIELE
.
64
4.6
LERNZIEL-TEST
.
69
5
SCHALTUNGSSYNTHESE
.
71
5.1
AUFBAU
VON
VERKNUEPFUNGSSCHALTUNGEN
NACH
VORGEGEBENEN
BEDINGUNGEN
.
71
5.2
NORMALFORM
.
74
5.2.1
ODER-NORMALFORM
.
74
5.2.2
UND-NORMALFORM
.
78
5.3
VEREINFACHUNG
UND
UMFORMUNG
DER
ODER-NORMALFORM
MIT
HILFE
DER
SCHALT
ALGEBRA
.
79
5.3.1
VEREINFACHUNG
DER
ODER-NORMALFORM
.
79
5.3.2
UMFORMUNG
DER
ODER-NORMALFORM
.
80
5.4
KV-DIAGRAMME
.
82
5.4.1
KV-DIAGRAMME
FUER
2
VARIABLE
.
82
5.4.2
KV-DIAGRAMME
FUER
3
VARIABLE
.
87
5.4.3
KV-DIAGRAMME
FUER
4
VARIABLE
.
90
5.4.4
KV-DIAGRAMME
FUER
5
VARIABLE
.
94
5.4.5
KV-DIAGRAMME
FUER
MEHR
ALS
5
VARIABLE
.
97
5.5
BERECHNUNG
VON
VERKNUEPFUNGSSCHALTUNGEN
.
99
5.5.1
ALLGEMEINE
HINWEISE
.
99
5.5.2
DIGITALE
WECHSELSCHALTUNG
.
99
5.5.3
ZWEI-AUS-DREI-SCHALTUNG
.
101
5.5.4
GERADESCHALTUNG
.
103
5.5.5
SCHWELLWERTSCHALTUNG
.
105
5.5.6
VERGLEICHSSCHALTUNG
(KOMPARATOR)
.
106
5.5.7
TRANSISTOR-SORTIERSCHALTUNG
.
107
5.6
AUFGABEN
ZUM
SCHALTUNGSENTWURF
.
109
5.6.1
STEUERSCHALTUNG
.
109
5.6.2
UNGERADESCHALTUNG
.
109
5.6.3
MAJORITAETSSCHALTUNG
.
110
5.6.4
VERRIEGELUNGSSCHALTUNG
.
110
5.6.5
FLUGABWEHR-AUSLOESESCHALTUNG
.
111
5.7
LERNZIEL-TEST
.
111
6
SCHALTKREISFAMILIEN
.
113
6.1
ALLGEMEINES
.
113
6.2
BINAERE
PEGEL
.
115
6.3
POSITIVE
UND
NEGATIVE
LOGIK
.
117
6.4
SCHALTUNGSEIGENSCHAFTEN
.
119
6.4.1
LEISTUNGSAUFNAHME
.
119
6.4.2
PEGELBEREICHE
UND
UEBERTRAGUNGSKENNLINIE
.
119
6.4.3
SCHALTZEITEN
.
121
6.4.4
LASTFAKTOREN
.
122
6.4.5
STOERSICHERHEITEN
.
123
6.4.6
WIRED-VERKNUEPFUNGEN
.
125
6.5
DTL-SCHALTUNGEN
.
127
6.5.1
ALLGEMEINES
.
127
6.5.2
STANDARD-DTL-SCHALTUNGEN
.
127
6.5.3
LSL-SCHALTUNGEN
.
130
6.6
TTL-SCHALTUNGEN
.
133
6.6.1
AUFBAU
UND
ARBEITSWEISE
VON
TTL-GLIEDERN
.
133
6.6.2
STANDARD-TTL
.
140
6.6.2.1
SCHALTUNGEN
.
140
6.6.2.2
GRENZDATEN
UND
KENNDATEN
.
143
6.6.2.3
KENNLINIEN
.
146
6.6.2.4
LEISTUNGSBEDARF
.
152
8
6.6.3
LOW-POWER-TTL
.
152
6.6.4
HIGH-SPEED-TTL
.
153
6.6.5
SCHOTTKY-TTL
.
153
6.6.6
LOWER-POWER-SCHOTTKY-TTL.
155
6.6.7
ZUSAMMENSTELLUNG
WICHTIGER
EIGENSCHAFTEN
.
156
6.7
ECL-SCHALTUNGEN
.
157
6.8
MOS-SCHALTUNGEN
.
161
6.8.1
GEFAHR
DURCH
STATISCHE
AUFLADUNG
.
162
6.8.2
P-MOS
.
162
6.8.3
N-MOS
.
165
6.8.4
C-MOS
(COS-MOS)
.
167
6.9
LERNZIEL-TEST
.
175
7
ZEITABHAENGIGE
BINAERE
SCHALTUNGEN
.
177
7.1
ALLGEMEINES
.
177
7.2
KLASSIFIZIERUNG
DER
FLIPFLOP-ARTEN
.
181
7.3
NICHT-TAKTGESTEUERTE
FLIPFLOPS
.
184
7.3.1
NOR-FLIPFLOP
(NOR-LATCH)
.
184
7.3.2
NAND-FLIPFLOP
(NAND-LATCH)
.
184
7.4
TAKTZUSTANDSGESTEUERTE
FLIPFLOPS
.
186
7.4.1
SR-FLIPFLOP
.
186
7.4.2
SR-FLIPFLOP
MIT
DOMINIERENDEM
EINGANG
.
188
7.4.3
E-FLIPFLOP
.
189
7.4.4
D-FLIPFLOP
.
190
7.4.5
DATENBLAETTER
.
191
7.5
TAKTFLANKENGESTEUERTE
FLIPFLOPS
.
193
7.5.1
IMPULSGLIEDER
.
196
7.5.2
EINFLANKENGESTEUERTE
SR-FLIPFLOPS
.
197
7.5.3
EINFLANKENGESTEUERTE
T-FLIPFLOPS
.
199
7.5.4
EINFLANKENGESTEUERTE
JK-FLIPFLOPS
.
201
7.5.5
EINFLANKENGESTEUERTE
D-FLIPFLOPS
.
205
7.5.6
ZWEIFLANKENGESTEUERTE
SR-FLIPFLOPS
.
207
7.5.7
ZWEIFLANKENGESTEUERTE
JK-FLIPFLOPS
.
209
7.5.8
WEITERE
FLIPFLOP-SCHALTUNGEN
.
213
7.6
ZEITABLAUF-DIAGRAMME
.
214
7.7
CHARAKTERISTISCHE
GLEICHUNGEN
.
218
7.8
MONOSTABILE
KIPPSTUFEN
.
224
7.9
VERZOEGERUNGSGLIEDER
.
229
7.10
LERNZIEL-TEST
.
233
8
BINAERE
KODES
UND
ZAHLENSYSTEME
.
237
8.1
ALLGEMEINES
.
237
8.2
DUALES
ZAHLENSYSTEM
.
237
8.2.1
AUFBAU
DES
DUALEN
ZAHLENSYSTEMS
.
237
8.2.2
UMWANDLUNG
VON
DUALZAHLEN
IN
DEZIMALZAHLEN
.
239
8.2.3
UMWANDLUNG
VON
DEZIMALZAHLEN
IN
DUALZAHLEN
.
239
8.2.4
DUALZAHLEN
MIT
KOMMASTELLEN
.
240
8.2.5
ADDITION
VON
DUALZAHLEN
.
241
8.2.6
SUBTRAKTION
VON
DUALZAHLEN
.
243
8.2.6.1
DIREKTE
SUBTRAKTION
.
243
8.2.6.2
SUBTRAKTION
DURCH
ADDITION
DES
KOMPLEMENTS
.
244
8.2.7
NEGATIVE
DUALZAHLEN
.
247
9
8.3
BCD-KODE
.
249
8.3.1
ZAHLENDARSTELLUNG
IM
BCD-KODE
.
249
8.3.2
ADDITION
IM
BCD-KODE
.
251
8.3.3
SUBTRAKTION
IM
BCD-KODE
.
252
8.4
WEITERE
TETRADEN-KODES
.
254
8.4.1
3-EXZESS-KODE.
255
8.4.2
AIKEN-KODE
.
256
8.4.3
GRAY-KODE
.
258
8.5
HEXADEZIMALES
ZAHLENSYSTEM
.
260
8.5.1
AUFBAU
DES
HEXADEZIMALSYSTEMS
.
260
8.5.2
UMWANDLUNG
VON
HEXADEZIMALZAHLEN
IN
DEZIMALZAHLEN
.
261
8.5.3
UMWANDLUNG
VON
DEZIMALZAHLEN
IN
HEXADEZIMALZAHLEN
.
262
8.5.4
UMWANDLUNG
VON
DUALZAHLEN
IN
HEXADEZIMALZAHLEN
.
264
8.5.5
UMWANDLUNG
VON
HEXADEZIMALZAHLEN
IN
DUALZAHLEN
.
267
8.6
OKTALES
ZAHLENSYSTEM
.
267
8.6.1
AUFBAU
DES
OKTALSYSTEMS
.
267
8.6.2
UMWANDLUNG
VON
OKTALZAHLEN
.
268
8.7
FEHLERERKENNENDE
KODES
.
271
8.7.1
BEGRIFF
DER
REDUNDANZ
.
271
8.7.2
DUALERGAENZTER
KODE
.
271
8.7.3
ZWEI-AUS-FUENF-KODES
.
273
8.7.4
DREI-AUS-FUENF-KODES
.
274
8.7.5
ZWEI-AUS-SIEBEN-KODES.
275
8.8
FEHLERKORRIGIERENDE
KODES
.
276
8.8.1
ARBEITSWEISE
.
276
8.8.2
HAMMING-KODE
.
277
8.9
LERNZIEL-TEST
.
281
9
KODE
UND
PEGEL-WANDLERSCHALTUNGEN
.
285
9.1
KODEWANDLER
.
285
9.1.1
BERECHNUNG
VON
KODEWANDLERN
.
285
9.1.2
DEZIMAL-BCD-KODEWANDLER
.
287
9.1.3
BCD-DEZIMAL-KODEWANDLER
.
290
9.1.4
DEZIMAL-3-EXZESS-KODEWANDLER
.
293
9.1.5
3-EXZESS-KODEWANDIER
.
294
9.1.6
DEZIMAL-7-SEGMENT-KODEWANDLER
.
295
9.1.7
BCD-7-SEGMENT-KODEWANDLER.
297
9.2
PEGELWANDLER
.
303
9.2.1
ALLGEMEINES
.
303
9.2.2
AUFBAU
VON
PEGELWANDLERN
.
304
9.2.3
PEGELWANDLER
ALS
INTEGRIERTE
SCHALTUNGEN
.
308
9.3
LERNZIEL-TEST
.
308
10
ZAEHLER
UND
FREQUENZTEILER
.
309
10.1
ZAEHLEN
UND
ZAEHLERARTEN
.
309
10.2
ASYNCHRONZAEHLER
.
311
10.2.1
ASYNCHRONE
DUALZAEHLER
.
311
10.2.1.1
DUAL-VORWAERTSZAEHLER
.
311
10.2.1.2
DUAL-RUECKWAERTSZAEHLER
.
318
10.2.1.3
DUALZAEHLER
MIT
UMSCHALTBARER
ZAEHLRICHTUNG
.
321
10.2.2
ASYNCHRONE
BCD-ZAEHLER
.
323
10.2.2.1
BCD-VORWAERTSZAEHLER
.
323
10.2.2.2
BCD-RUECKWAERTSZAEHLER
.
326
10
10.2.2.3
BCD-ZAEHLER
MIT
UMSCHALTBARER
ZAEHLRICHTUNG
.
327
10.2.3
ASYNCHRONE
DEKADENZAEHLER
.
329
10.2.3.1
BCD-DEKADENZAEHLER
.
329
10.2.3.2
ANDERE
DEKADENZAEHLER
.
329
10.2.4
ASYNCHRONE
MODULO-N-ZAEHLER
.
330
10.2.4.1;
PRINZIP
DER
MODULO-N-ZAEHLER
.
330
10.2.4.2
MODULO-5-ZAEHLER
.
330
10.2.4.3
MODULO-60-ZAEHLER
.
332
10.2.5
ASYNCHRONE
VORWAHLZAEHLER
.
333
10.2.6
ASYNCHRONZAEHLER
FUER
DEN
AIKEN-KODE
.
334
10.2.7
ASYNCHRONZAEHLER
FUER
DEN
3-EXZESS-KODE
.
334
10.3
SYNCHRONZAEHLER
.
335
10.3.1
DAS
SYNCHRONPRINZIP
.
335
10.3.2
SYNCHRONE
DUALZAEHLER
.
336
10.3.2.1
DUAL-VORWAERTSZAEHLER
.
337
10.3.2.2
DUAL-RUECKWAERTSZAEHLER
.
338
10.3.2.3
DUALZAEHLER
MIT
UMKEHRBARER
ZAEHLRICHTUNG
.
341
10.3.3
BERECHNUNG
VON
SYNCHRONZAEHLERN
.
341
10.3.3.1
BERECHNUNGSVERFAHREN
.
341
10.3.3.2
BERECHNUNGSBEISPIEL
.
342
10.3.4
SYNCHRONE
BCD-ZAEHLER
.
347
10.3.4.1
BERECHNUNG
EINES
SYNCHRON-BCD-VORWAERTSZAEHLERS
.
347
10.3.4.2
SYNCHRON-BCD-VORWAERTSZAEHLER
ALS
INTEGRIERTE
SCHALTUNG
.
353
10.4
FREQUENZTEILER
.
353
10.4.1
ASYNCHRONE
FREQUENZTEILER
MIT
FESTEM
TEILERVERHAELTNIS
.
354
10.4.2
SYNCHRONE
FREQUENZTEILER
MIT
FESTEM
TEILERVERHAELTNIS
.
357
10.4.3
FREQUENZTEILER
MIT
EINSTELLBAREM
TEILERVERHAELTNIS
.
358
10.5
LERNZIEL-TEST
.
362
11
DIGITALE
AUSWAHL
UND
VERBINDUNGSSCHALTUNGEN
.
363
11.1
DATENSELEKTOR
-
MULTIPLEXER
-
DEMULTIPLEXER
.
363
11.1.1
3-BIT-ZU-L-BIT-DATENSELEKTOR
.
363
11.1.2
2
X
4-BIT-ZU-4-BIT-DATENSELEKTOR
.
364
11.1.3
4
X
8-BIT-ZU-8-BIT-DATENSELEKTOR
.
365
11.1.4
16-BIT-ZU-L-BIT-DATENSELEKTOR-MULTIPLEXER
.
366
11.1.5
L-BIT-ZU-4-BIT-DEMULTIPLEXER
.
366
11.2
ADRESSDEKODIERER
.
369
11.2.1
2-BIT-ADRESSDEKODIERER
.
369
11.2.2
4-BIT-ADRESSDEKODIERER
.
370
11.3
DIGITALER
KOMPARATOR
.
370
11.3.1
1-BIT-KOMPARATOR
.
371
11.3.2
3-BIT-KOMPARATOR
FUER
DEN
BCD-KODE
.
372
11.3.3
4-BIT-KOMPARATOR
FUER
DEN
DUAL-KODE
.
375
11.4
BUS-SCHALTUNGEN
.
377
11.4.1
AUFBAU
UND
ARBEITSWEISE
.
377
11.4.2
BUS-STANDARDS
.
379
11.5
LERNZIEL-TEST
.
380
12
REGISTER
UND
SPEICHERSCHALTUNGEN
.
381
12.1
SCHIEBEREGISTER
.
381
12.1.1
SCHIEBEREGISTER
FUER
SERIELLE
EIN
UND
AUSGABE
.
381
12.1.2
SCHIEBEREGISTER
MIT
PARALLELAUSGABE
.
385
12.1.3
SCHIEBEREGISTER
MIT
PARALLELAUSGABE
UND
PARALLELEINGABE
.
386
11
12.1.4
RINGREGISTER
.
387
12.1.5
SCHIEBEREGISTER
MIT
UMSCHALTBARER
SCHIEBERICHTUNG
.
388
12.2
SPEICHERREGISTER
.
389
12.3
SCHREIB-LESE-SPEICHER
(RAM)
.
391
12.3.1
STATISCHE
RAM
.
392
12.3.1.1
RAM-SPEICHERELEMENT
IN
TTL-TECHNIK
.
392
12.3.1.2
RAM-SPEICHERELEMENT
IN
N-MOS-TECHNIK
.
394
12.3.1.3
AUFBAU
EINER
RAM-SPEICHERMATRIX
.
395
12.3.2
DYNAMISCHE
RAM
.
396
12.3.2.1
SPEICHERELEMENT
EINES
DYNAMISCHEN
RAM
.
396
12.3.2.2
BESONDERHEITEN
DYNAMISCHER
RAM
.
397
12.3.3
SPEICHERAUFBAU
UND
SPEICHERKENNGROESSEN
.
398
12.3.3.1
SPEICHERAUFBAU
.
398
12.3.3.2
SPEICHERKENNGROESSEN
.
400
12.3.3.3
AUSGEWAEHLTE
RAM
.
401
12.4
FESTWERTSPEICHER
(ROM)
.
411
12.5
PROGRAMMIERBARE
FESTWERTSPEICHER
(PROM)
.
416
12.6
LOESCHBARE
PROGRAMMIERBARE
FESTWERTSPEICHER
.
417
12.6.1
FESTSPEICHER
EPROM
UND
REPROM
.
417
12.6.2
FESTSPEICHER
EEROM
UND
EAROM
.
425
12.7
MAGNETKERNSPEICHER
.
426
12.7.1
SPEICHERRINGKERNE
.
426
12.7.2
MAGNETKERNSPEICHERMATRIX
.
427
12.7.3
SCHREIB
UND
LESEVORGANG
.
428
12.8
MAGNETBLASENSPEICHER
.
429
12.8.1
MAGNETBLASEN
.
429
12.8.2
MAGNETBLASENSCHLEIFEN
.
430
12.8.3
EINSCHREIBEN
EINER
INFORMATION
.
433
12.8.4
LESEN
EINER
INFORMATION
.
434
12.8.5
AUFBAU
EINES
MAGNETBLASENSPEICHERS
.
434
12.9
LERNZIEL-TEST
.
436
13
DIGITAL-ANALOG-WANDLER,
ANALOG-DIGITAL-WANDLER
.
439
13.1
DIGITAL-ANALOG-WANDLER
.
439
13.1.1
PRINZIP
DER
DIGITAL-ANALOG-WANDLUNG
.
439
13.1.2
DA-WANDLER
MIT
GESTUFTEN
WIDERSTAENDEN
.
440
13.1.3
R/2R-DA-WANDLER
.
442
13.2
ANALOG-DIGITAL-WANDLER
.
444
13.2.1
PRINZIP
DER
ANALOG-DIGITAL-WANDLUNG
.
444
13.2.2
AD-WANDLER
NACH
DEM
SAEGEZAHNVERFAHREN
.
447
13.2.3
AD-WANDLER
NACH
DEM
DUAL-SLOPE-VERFAHREN
.
449
13.2.4
AD-WANDLER
NACH
DEM
KOMPENSATIONSVERFAHREN
.
451
13.2.5
AD-WANDLER
NACH
DEM
SPANNUNGS-FREQUENZ-VERFAHREN
.
453
13.2.6
AD-WANDLER
NACH
DEM
DIREKTVERFAHREN
.
455
13.3
LERNZIEL-TEST
.
456
14
RECHENSCHALTUNGEN
.
457
14.1
HALBADDIERER
.
457
14.2
VOLLADDIERER
.
459
14.3
PARALLELADDIERSCHALTUNG
.
462
14.4
SERIELLE
ADDIERSCHALTUNG
.
463
14.5
SUBTRAHIERSCHALTUNGEN
.
465
14.5.1
HALBSUBTRAHIERER
.
466
12
14.5.2
VOLLSUBTRAHIERER
.
466
14.5.3
4-BIT-SUBTRAHIERSCHALTUNG
.
469
14.5.4
SUBTRAHIERSCHALTUNG
MIT
VOLLADDIERERN
.
470
14.6
ADDIER-SUBTRAHIER-WERK
.
471
14.7
MULTIPLIKATIONSSCHALTUNGEN
.
474
14.7.1
PARALLEL-MULTIPLIKATIONSSCHALTUNG
.
475
14.7.2
SERIELLE
MULTIPLIKATIONSSCHALTUNG
.
478
14.8
LERNZIEL-TEST
.
480
15
MIKROPROZESSOREN
UND
MIKROCOMPUTER
.
481
15.1
DER
MIKROPROZESSOR
ALS
UNIVERSALSCHALTUNG
.
481
15.2
ARITHMETISCH-LOGISCHE
EINHEIT
(ALU)
.
481
15.3
AKKUMULATOR
.
485
15.4
AKKUMULATOR
MIT
DATENSPEICHER
.
487
15.5
PROGRAMMGESTEUERTER
VEREINFACHTER
RECHNER
.
489
15.6
MIKROPROZESSORBAUSTEINE
.
492
15.6.1
MIKROPROZESSORTYPEN
.
492
15.6.2
MIKROPROZESSOR
SAB
8080A
.
493
15.6.3
ZUSATZBAUSTEINE
FUER
MIKROPROZESSOREN
.
496
15.7
MIKROCOMPUTER
.
499
15.8
LERNZIEL-TEST
.
501
16
LOESUNGEN
DER
AUFGABEN
DER
LERNZIEL-TESTS
.
503
STICHWORTVERZEICHNIS
.
525
13 |
any_adam_object | 1 |
author | Beuth, Klaus |
author_GND | (DE-588)110031590X |
author_facet | Beuth, Klaus |
author_role | aut |
author_sort | Beuth, Klaus |
author_variant | k b kb |
building | Verbundindex |
bvnumber | BV005546332 |
classification_rvk | ZN 4000 ZN 5600 |
classification_tum | DAT 195f |
ctrlnum | (OCoLC)74691322 (DE-599)BVBBV005546332 |
discipline | Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
edition | 4., überarb. Aufl. |
format | Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>00000nam a2200000 cb4500</leader><controlfield tag="001">BV005546332</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20190704</controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">920915s1985 d||| |||| 00||| ger d</controlfield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">850547873</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3802305841</subfield><subfield code="9">3-8023-0584-1</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)74691322</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV005546332</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-91</subfield><subfield code="a">DE-Aug4</subfield><subfield code="a">DE-862</subfield><subfield code="a">DE-210</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 4000</subfield><subfield code="0">(DE-625)157336:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 5600</subfield><subfield code="0">(DE-625)157468:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">DAT 195f</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Beuth, Klaus</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)110031590X</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Digitaltechnik</subfield><subfield code="c">Klaus Beuth</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">4., überarb. Aufl.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Würzburg</subfield><subfield code="b">Vogel</subfield><subfield code="c">1985</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">530 S.</subfield><subfield code="b">zahlr. graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="1" ind2=" "><subfield code="a">Elektronik</subfield><subfield code="v">4</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Vogel-Fachbuch : Elektronik : Grundwissen</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Schaltung</subfield><subfield code="0">(DE-588)4052056-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Elektronik</subfield><subfield code="0">(DE-588)4014346-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4151278-9</subfield><subfield code="a">Einführung</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Digitaltechnik</subfield><subfield code="0">(DE-588)4012303-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Elektronik</subfield><subfield code="0">(DE-588)4014346-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Schaltung</subfield><subfield code="0">(DE-588)4052056-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="8">1\p</subfield><subfield code="5">DE-604</subfield></datafield><datafield tag="830" ind1=" " ind2="0"><subfield code="a">Elektronik</subfield><subfield code="v">4</subfield><subfield code="w">(DE-604)BV004127977</subfield><subfield code="9">4</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=003477850&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="883" ind1="1" ind2=" "><subfield code="8">1\p</subfield><subfield code="a">cgwrk</subfield><subfield code="d">20201028</subfield><subfield code="q">DE-101</subfield><subfield code="u">https://d-nb.info/provenance/plan#cgwrk</subfield></datafield><datafield tag="943" ind1="1" ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-003477850</subfield></datafield></record></collection> |
genre | (DE-588)4151278-9 Einführung gnd-content |
genre_facet | Einführung |
id | DE-604.BV005546332 |
illustrated | Illustrated |
indexdate | 2024-08-22T04:00:44Z |
institution | BVB |
isbn | 3802305841 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-003477850 |
oclc_num | 74691322 |
open_access_boolean | |
owner | DE-91 DE-BY-TUM DE-Aug4 DE-862 DE-BY-FWS DE-210 |
owner_facet | DE-91 DE-BY-TUM DE-Aug4 DE-862 DE-BY-FWS DE-210 |
physical | 530 S. zahlr. graph. Darst. |
publishDate | 1985 |
publishDateSearch | 1985 |
publishDateSort | 1985 |
publisher | Vogel |
record_format | marc |
series | Elektronik |
series2 | Elektronik Vogel-Fachbuch : Elektronik : Grundwissen |
spellingShingle | Beuth, Klaus Digitaltechnik Elektronik Schaltung (DE-588)4052056-0 gnd Elektronik (DE-588)4014346-6 gnd Digitaltechnik (DE-588)4012303-0 gnd |
subject_GND | (DE-588)4052056-0 (DE-588)4014346-6 (DE-588)4012303-0 (DE-588)4151278-9 |
title | Digitaltechnik |
title_auth | Digitaltechnik |
title_exact_search | Digitaltechnik |
title_full | Digitaltechnik Klaus Beuth |
title_fullStr | Digitaltechnik Klaus Beuth |
title_full_unstemmed | Digitaltechnik Klaus Beuth |
title_short | Digitaltechnik |
title_sort | digitaltechnik |
topic | Schaltung (DE-588)4052056-0 gnd Elektronik (DE-588)4014346-6 gnd Digitaltechnik (DE-588)4012303-0 gnd |
topic_facet | Schaltung Elektronik Digitaltechnik Einführung |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=003477850&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
volume_link | (DE-604)BV004127977 |
work_keys_str_mv | AT beuthklaus digitaltechnik |