Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
Aachen
Shaker
2009
|
Schriftenreihe: | Berichte aus der Elektrotechnik
|
Schlagworte: | |
Online-Zugang: | Inhaltsverzeichnis |
Beschreibung: | X, 173 S. graph. Darst. 21 cm, 284 gr. |
ISBN: | 9783832281694 |
Internformat
MARC
LEADER | 00000nam a2200000 c 4500 | ||
---|---|---|---|
001 | BV035852031 | ||
003 | DE-604 | ||
005 | 20100210 | ||
007 | t | ||
008 | 091130s2009 gw d||| m||| 00||| ger d | ||
015 | |a 09,H08,3473 |2 dnb | ||
016 | 7 | |a 994112629 |2 DE-101 | |
020 | |a 9783832281694 |c kart. : EUR 48.80 (DE), EUR 48.80 (AT), sfr 97.60 (freier Pr.) |9 978-3-8322-8169-4 | ||
024 | 3 | |a 9783832281694 | |
035 | |a (OCoLC)552031791 | ||
035 | |a (DE-599)DNB994112629 | ||
040 | |a DE-604 |b ger |e rakddb | ||
041 | 0 | |a ger | |
044 | |a gw |c XA-DE-NW | ||
049 | |a DE-384 |a DE-29T |a DE-19 | ||
082 | 0 | |a 621.3976 |2 22/ger | |
082 | 0 | |a 621.397622 | |
084 | |a ST 170 |0 (DE-625)143602: |2 rvk | ||
084 | |a 620 |2 sdnb | ||
100 | 1 | |a Kneip, Sascha |d 1974- |e Verfasser |0 (DE-588)138219931 |4 aut | |
245 | 1 | 0 | |a Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards |c Sascha Kneip |
264 | 1 | |a Aachen |b Shaker |c 2009 | |
300 | |a X, 173 S. |b graph. Darst. |c 21 cm, 284 gr. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 0 | |a Berichte aus der Elektrotechnik | |
502 | |a Zugl.: Bremen, Univ., Diss., 2008 | ||
650 | 4 | |a Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie | |
650 | 0 | 7 | |a Chipkarte |0 (DE-588)4147723-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Kryptosystem |0 (DE-588)4209132-9 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Multiplizierer |0 (DE-588)4211355-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Modularithmetik |0 (DE-588)4325008-7 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Inversionstheorie |0 (DE-588)4162240-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Coprozessor |0 (DE-588)4232569-9 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Chipkarte |0 (DE-588)4147723-6 |D s |
689 | 0 | 1 | |a Coprozessor |0 (DE-588)4232569-9 |D s |
689 | 0 | 2 | |a Kryptosystem |0 (DE-588)4209132-9 |D s |
689 | 0 | 3 | |a Modularithmetik |0 (DE-588)4325008-7 |D s |
689 | 0 | 4 | |a Multiplizierer |0 (DE-588)4211355-6 |D s |
689 | 0 | 5 | |a Inversionstheorie |0 (DE-588)4162240-6 |D s |
689 | 0 | |5 DE-604 | |
856 | 4 | 2 | |m DNB Datenaustausch |q application/pdf |u http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=018710049&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |3 Inhaltsverzeichnis |
999 | |a oai:aleph.bib-bvb.de:BVB01-018710049 |
Datensatz im Suchindex
_version_ | 1804140825944260608 |
---|---|
adam_text | INHALTSVERZEICHNIS EINLEITUNG 1 1.1 MOTIVATION UND ZIEL DER ARBEIT 3 1.2
GLIEDERUNG DER ARBEIT 4 I STRUKTUR EINES KRYPTOGRAPHISCHEIV KOPROZESSORS
EINER SMARTCARD 7 2.1 AUFBAU EINER SMARTCARD 7 2.2 ANFORDERUNGEN AN DEN
KRYPTOGRAPIBSCHEN KOPROZESSOR _ 8 2.3 GRUNDLAGEN ZUR MODULO-OPERATION 11
2.4 DESIGN-FLOW DES KOPROZESSORS 12 2.5 KOPROZESSORARCHITEETUR 13 2.5.1
DAS WORTSYSTEM 14 2.5.2 UEBERSICHT DER GRUNDLEGENDEN
KOPROZESSORARCHITEKTUR. 15 ANALYSE VERSCHIEDENER VERFAHREN ZUR
MODULO-MULTIPLIKATION 17 3.1 MULTIPLIKATION VON LANGZAHLEN * 17 3.1.1
*SCHULMETHODE (DOUBLE AND ADD) 18 3.1.2 ALLGEMEINES KARATSUBA-VERFAHREN
* 19 3.1.3 REKURSIVES KARATSUBA-VERFAHREN * 21 3.1.4 ITERATIVES
KARATSUBA-VERFAHREN 22 3.2 MODULO-MULTIPUKATION 26 3.2.1 DIE
BARRETT-REDUKTION 27 3.2.2 DAS VERSCHACHTELTE BARREN-VERFAHREN 28 3.2.3
DAS QUISQUATER-VERFAHREN _ 29 3.2.4 MONTGOMERY-VERFAHREN * * 30 3.2.5
KOMBINATION AUS KARATSUBA-MULTIPLIKATION UND BARRETT-VERFAHREN 33 3.2.6
KOMBINATION AUS KARATSUBA-MULTIPLIKATION UND MONTGOMERY-VERFAHREN 35
3.2.7 VERWENDUNG DER RESTKLASSENARITHMETIK ZUR
MODULO-MULTIPLIKATION..... 39 3.2.8 BIBLIOGRAFISCHE INFORMATIONEN
HTTP://D-NB.INFO/994112629 DIGITALISIERT DURCH II INHALTSVERZEICHNIS 5
DESIGN DES KRYPTOGRAPHISCHEN KOPROZESSORS 73 5.1 PROBLEME UND LOESUNGEN
DES DATENFLUSSES 73 5.2 VERGLEICH UND BEWERTUNG VERSCHIEDENER
KOPROZESSORARCHITEKTUREN 76 5.2.1 DAS DATA-INTERFACE 77 5.2.2 UEBERSICHT
VERSCHIEDENER DATENFLUESSE 78 5.2.3 AUSWERTUNG DER DATENFLUSSVARIANTEN
UND FESTLEGUNG DES KOPROZESSORDESIGNS 94 6 REALISIERUNG DES
MULTIPLIKATIONS- UND ADDITIONSKERNS (MAC) 99 6.1 MULTTPLIKATIONSVERF
AEHREN 100 6.1.1 *SCHULMETHODE (DOUBLE AND ADD) 101 6.1.2
KARATSUBA-VERFAHREN 101 6.1.3 LOOKUP-MULTIPLIZIERER 101 6.1.4
NEGATIVE-LOOKVP-MUHIPLIZIERER. 103 6.2 VERFAHREN ZUR
MULTI-OPERANDEN-ADDITION 106 6.2.1 MULTI-OPERANDEN-ADDITION MIT HILFE
VON ZWEI-OPERANDEN-ADDIERERN 106 6.2.2 CARRY-SAVE-ADDIERER 106 6.2.3
MAC-ANGEPASSTE WEITERENTWICKLUNG DER VERFAHREN ZUR
MULTI-OPERANDEN-ADDITION 111 6.3 ENTWURF EINES WERKZEUGES ZUR EINFACHEN
SYNTHESE VERSCHIEDENER MAC-VARIATIONEN .. 115 6.4 AUSWERTUNG DER
MAC-VARIATIONEN 118 7 IMPLEMENTIERUNG DES KOPROZESSORS 123 7.1
DETAILLIERTER AUFBAU DES KOPROZESSORS 124 7.2 MAC 126 7.3 DATA-INTERFACE
127 7.4 KONTROLLER DER MODULO-MULTIPLIKATION 127 7.5 LOESUNGEN ZU EINIGEN
AUSGEWAEHLTEN IMPLEMENTIERUNOSSCHWIERIGKENEN UND VERBESSERUNGEN ZUR
BERECHNUNG DES MULTIPHKATTV INVERSEN ELEMENTS 133 7.
|
any_adam_object | 1 |
author | Kneip, Sascha 1974- |
author_GND | (DE-588)138219931 |
author_facet | Kneip, Sascha 1974- |
author_role | aut |
author_sort | Kneip, Sascha 1974- |
author_variant | s k sk |
building | Verbundindex |
bvnumber | BV035852031 |
classification_rvk | ST 170 |
ctrlnum | (OCoLC)552031791 (DE-599)DNB994112629 |
dewey-full | 621.3976 621.397622 |
dewey-hundreds | 600 - Technology (Applied sciences) |
dewey-ones | 621 - Applied physics |
dewey-raw | 621.3976 621.397622 |
dewey-search | 621.3976 621.397622 |
dewey-sort | 3621.3976 |
dewey-tens | 620 - Engineering and allied operations |
discipline | Maschinenbau / Maschinenwesen Informatik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>02377nam a2200565 c 4500</leader><controlfield tag="001">BV035852031</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20100210 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">091130s2009 gw d||| m||| 00||| ger d</controlfield><datafield tag="015" ind1=" " ind2=" "><subfield code="a">09,H08,3473</subfield><subfield code="2">dnb</subfield></datafield><datafield tag="016" ind1="7" ind2=" "><subfield code="a">994112629</subfield><subfield code="2">DE-101</subfield></datafield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783832281694</subfield><subfield code="c">kart. : EUR 48.80 (DE), EUR 48.80 (AT), sfr 97.60 (freier Pr.)</subfield><subfield code="9">978-3-8322-8169-4</subfield></datafield><datafield tag="024" ind1="3" ind2=" "><subfield code="a">9783832281694</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)552031791</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)DNB994112629</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakddb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">XA-DE-NW</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-384</subfield><subfield code="a">DE-29T</subfield><subfield code="a">DE-19</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.3976</subfield><subfield code="2">22/ger</subfield></datafield><datafield tag="082" ind1="0" ind2=" "><subfield code="a">621.397622</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 170</subfield><subfield code="0">(DE-625)143602:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">620</subfield><subfield code="2">sdnb</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Kneip, Sascha</subfield><subfield code="d">1974-</subfield><subfield code="e">Verfasser</subfield><subfield code="0">(DE-588)138219931</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards</subfield><subfield code="c">Sascha Kneip</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Aachen</subfield><subfield code="b">Shaker</subfield><subfield code="c">2009</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">X, 173 S.</subfield><subfield code="b">graph. Darst.</subfield><subfield code="c">21 cm, 284 gr.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Berichte aus der Elektrotechnik</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Zugl.: Bremen, Univ., Diss., 2008</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Chipkarte</subfield><subfield code="0">(DE-588)4147723-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Kryptosystem</subfield><subfield code="0">(DE-588)4209132-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Multiplizierer</subfield><subfield code="0">(DE-588)4211355-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Modularithmetik</subfield><subfield code="0">(DE-588)4325008-7</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Inversionstheorie</subfield><subfield code="0">(DE-588)4162240-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Coprozessor</subfield><subfield code="0">(DE-588)4232569-9</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Chipkarte</subfield><subfield code="0">(DE-588)4147723-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">Coprozessor</subfield><subfield code="0">(DE-588)4232569-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Kryptosystem</subfield><subfield code="0">(DE-588)4209132-9</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="3"><subfield code="a">Modularithmetik</subfield><subfield code="0">(DE-588)4325008-7</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="4"><subfield code="a">Multiplizierer</subfield><subfield code="0">(DE-588)4211355-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="5"><subfield code="a">Inversionstheorie</subfield><subfield code="0">(DE-588)4162240-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="m">DNB Datenaustausch</subfield><subfield code="q">application/pdf</subfield><subfield code="u">http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=018710049&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA</subfield><subfield code="3">Inhaltsverzeichnis</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-018710049</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV035852031 |
illustrated | Illustrated |
indexdate | 2024-07-09T22:06:08Z |
institution | BVB |
isbn | 9783832281694 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-018710049 |
oclc_num | 552031791 |
open_access_boolean | |
owner | DE-384 DE-29T DE-19 DE-BY-UBM |
owner_facet | DE-384 DE-29T DE-19 DE-BY-UBM |
physical | X, 173 S. graph. Darst. 21 cm, 284 gr. |
publishDate | 2009 |
publishDateSearch | 2009 |
publishDateSort | 2009 |
publisher | Shaker |
record_format | marc |
series2 | Berichte aus der Elektrotechnik |
spelling | Kneip, Sascha 1974- Verfasser (DE-588)138219931 aut Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards Sascha Kneip Aachen Shaker 2009 X, 173 S. graph. Darst. 21 cm, 284 gr. txt rdacontent n rdamedia nc rdacarrier Berichte aus der Elektrotechnik Zugl.: Bremen, Univ., Diss., 2008 Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie Chipkarte (DE-588)4147723-6 gnd rswk-swf Kryptosystem (DE-588)4209132-9 gnd rswk-swf Multiplizierer (DE-588)4211355-6 gnd rswk-swf Modularithmetik (DE-588)4325008-7 gnd rswk-swf Inversionstheorie (DE-588)4162240-6 gnd rswk-swf Coprozessor (DE-588)4232569-9 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Chipkarte (DE-588)4147723-6 s Coprozessor (DE-588)4232569-9 s Kryptosystem (DE-588)4209132-9 s Modularithmetik (DE-588)4325008-7 s Multiplizierer (DE-588)4211355-6 s Inversionstheorie (DE-588)4162240-6 s DE-604 DNB Datenaustausch application/pdf http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=018710049&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA Inhaltsverzeichnis |
spellingShingle | Kneip, Sascha 1974- Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie Chipkarte (DE-588)4147723-6 gnd Kryptosystem (DE-588)4209132-9 gnd Multiplizierer (DE-588)4211355-6 gnd Modularithmetik (DE-588)4325008-7 gnd Inversionstheorie (DE-588)4162240-6 gnd Coprozessor (DE-588)4232569-9 gnd |
subject_GND | (DE-588)4147723-6 (DE-588)4209132-9 (DE-588)4211355-6 (DE-588)4325008-7 (DE-588)4162240-6 (DE-588)4232569-9 (DE-588)4113937-9 |
title | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards |
title_auth | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards |
title_exact_search | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards |
title_full | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards Sascha Kneip |
title_fullStr | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards Sascha Kneip |
title_full_unstemmed | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards Sascha Kneip |
title_short | Entwicklung effizienter Schaltungskomponenten für einen kryptographischen Koprozessor in Smartcards |
title_sort | entwicklung effizienter schaltungskomponenten fur einen kryptographischen koprozessor in smartcards |
topic | Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie Chipkarte (DE-588)4147723-6 gnd Kryptosystem (DE-588)4209132-9 gnd Multiplizierer (DE-588)4211355-6 gnd Modularithmetik (DE-588)4325008-7 gnd Inversionstheorie (DE-588)4162240-6 gnd Coprozessor (DE-588)4232569-9 gnd |
topic_facet | Chipkarte - Coprozessor - Kryptosystem - Modularithmetik - Multiplizierer - Inversionstheorie Chipkarte Kryptosystem Multiplizierer Modularithmetik Inversionstheorie Coprozessor Hochschulschrift |
url | http://bvbr.bib-bvb.de:8991/F?func=service&doc_library=BVB01&local_base=BVB01&doc_number=018710049&sequence=000001&line_number=0001&func_code=DB_RECORDS&service_type=MEDIA |
work_keys_str_mv | AT kneipsascha entwicklungeffizienterschaltungskomponentenfureinenkryptographischenkoprozessorinsmartcards |