Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen:
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Abschlussarbeit Buch |
Sprache: | German |
Veröffentlicht: |
Düsseldorf
VDI-Verl.
2000
|
Schriftenreihe: | Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI / 20]
311 Berichte der GI-Gmmm-ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf |
Schlagworte: | |
Beschreibung: | VIII, 139 S.: graph. Darst. |
ISBN: | 3183311208 |
Internformat
MARC
LEADER | 00000nam a2200000 cb4500 | ||
---|---|---|---|
001 | BV013093213 | ||
003 | DE-604 | ||
005 | 20120927 | ||
007 | t | ||
008 | 000404s2000 m||| 00||| ger d | ||
020 | |a 3183311208 |9 3-18-331120-8 | ||
035 | |a (OCoLC)76116194 | ||
035 | |a (DE-599)BVBBV013093213 | ||
040 | |a DE-604 |b ger |e rakwb | ||
041 | 0 | |a ger | |
049 | |a DE-91G |a DE-210 |a DE-83 |a DE-706 | ||
084 | |a ZN 4902 |0 (DE-625)157418: |2 rvk | ||
084 | |a ELT 349d |2 stub | ||
100 | 1 | |a Pöhl, Frank |e Verfasser |4 aut | |
245 | 1 | 0 | |a Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen |c Frank Pöhl |
264 | 1 | |a Düsseldorf |b VDI-Verl. |c 2000 | |
300 | |a VIII, 139 S.: graph. Darst. | ||
336 | |b txt |2 rdacontent | ||
337 | |b n |2 rdamedia | ||
338 | |b nc |2 rdacarrier | ||
490 | 1 | |a Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI / 20] |v 311 | |
490 | 0 | |a Berichte der GI-Gmmm-ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf | |
502 | |a Zugl.: Bremen, Univ., Diss., 1999 | ||
650 | 0 | 7 | |a Digitalschaltung |0 (DE-588)4012295-5 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Verzögerungszeit |0 (DE-588)4400439-4 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a VLSI |0 (DE-588)4117388-0 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Gattersimulation |0 (DE-588)4503138-1 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Dreizustands-Logik |0 (DE-588)4491732-6 |2 gnd |9 rswk-swf |
650 | 0 | 7 | |a Fehlererkennung |0 (DE-588)4133764-5 |2 gnd |9 rswk-swf |
655 | 7 | |0 (DE-588)4113937-9 |a Hochschulschrift |2 gnd-content | |
689 | 0 | 0 | |a Digitalschaltung |0 (DE-588)4012295-5 |D s |
689 | 0 | 1 | |a VLSI |0 (DE-588)4117388-0 |D s |
689 | 0 | 2 | |a Gattersimulation |0 (DE-588)4503138-1 |D s |
689 | 0 | 3 | |a Dreizustands-Logik |0 (DE-588)4491732-6 |D s |
689 | 0 | 4 | |a Fehlererkennung |0 (DE-588)4133764-5 |D s |
689 | 0 | 5 | |a Verzögerungszeit |0 (DE-588)4400439-4 |D s |
689 | 0 | |5 DE-604 | |
810 | 2 | |a 20] |t Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI |v 311 |w (DE-604)BV021786833 |9 311 | |
999 | |a oai:aleph.bib-bvb.de:BVB01-008917485 |
Datensatz im Suchindex
_version_ | 1804127787762581504 |
---|---|
any_adam_object | |
author | Pöhl, Frank |
author_facet | Pöhl, Frank |
author_role | aut |
author_sort | Pöhl, Frank |
author_variant | f p fp |
building | Verbundindex |
bvnumber | BV013093213 |
classification_rvk | ZN 4902 |
classification_tum | ELT 349d |
ctrlnum | (OCoLC)76116194 (DE-599)BVBBV013093213 |
discipline | Elektrotechnik Elektrotechnik / Elektronik / Nachrichtentechnik |
format | Thesis Book |
fullrecord | <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>02015nam a2200493 cb4500</leader><controlfield tag="001">BV013093213</controlfield><controlfield tag="003">DE-604</controlfield><controlfield tag="005">20120927 </controlfield><controlfield tag="007">t</controlfield><controlfield tag="008">000404s2000 m||| 00||| ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">3183311208</subfield><subfield code="9">3-18-331120-8</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)76116194</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-599)BVBBV013093213</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-604</subfield><subfield code="b">ger</subfield><subfield code="e">rakwb</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="049" ind1=" " ind2=" "><subfield code="a">DE-91G</subfield><subfield code="a">DE-210</subfield><subfield code="a">DE-83</subfield><subfield code="a">DE-706</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ZN 4902</subfield><subfield code="0">(DE-625)157418:</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ELT 349d</subfield><subfield code="2">stub</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Pöhl, Frank</subfield><subfield code="e">Verfasser</subfield><subfield code="4">aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen</subfield><subfield code="c">Frank Pöhl</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">Düsseldorf</subfield><subfield code="b">VDI-Verl.</subfield><subfield code="c">2000</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">VIII, 139 S.: graph. Darst.</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="b">n</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="b">nc</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="490" ind1="1" ind2=" "><subfield code="a">Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI / 20]</subfield><subfield code="v">311</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">Berichte der GI-Gmmm-ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf</subfield></datafield><datafield tag="502" ind1=" " ind2=" "><subfield code="a">Zugl.: Bremen, Univ., Diss., 1999</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Verzögerungszeit</subfield><subfield code="0">(DE-588)4400439-4</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Gattersimulation</subfield><subfield code="0">(DE-588)4503138-1</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Dreizustands-Logik</subfield><subfield code="0">(DE-588)4491732-6</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="650" ind1="0" ind2="7"><subfield code="a">Fehlererkennung</subfield><subfield code="0">(DE-588)4133764-5</subfield><subfield code="2">gnd</subfield><subfield code="9">rswk-swf</subfield></datafield><datafield tag="655" ind1=" " ind2="7"><subfield code="0">(DE-588)4113937-9</subfield><subfield code="a">Hochschulschrift</subfield><subfield code="2">gnd-content</subfield></datafield><datafield tag="689" ind1="0" ind2="0"><subfield code="a">Digitalschaltung</subfield><subfield code="0">(DE-588)4012295-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="1"><subfield code="a">VLSI</subfield><subfield code="0">(DE-588)4117388-0</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="2"><subfield code="a">Gattersimulation</subfield><subfield code="0">(DE-588)4503138-1</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="3"><subfield code="a">Dreizustands-Logik</subfield><subfield code="0">(DE-588)4491732-6</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="4"><subfield code="a">Fehlererkennung</subfield><subfield code="0">(DE-588)4133764-5</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2="5"><subfield code="a">Verzögerungszeit</subfield><subfield code="0">(DE-588)4400439-4</subfield><subfield code="D">s</subfield></datafield><datafield tag="689" ind1="0" ind2=" "><subfield code="5">DE-604</subfield></datafield><datafield tag="810" ind1="2" ind2=" "><subfield code="a">20]</subfield><subfield code="t">Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI</subfield><subfield code="v">311</subfield><subfield code="w">(DE-604)BV021786833</subfield><subfield code="9">311</subfield></datafield><datafield tag="999" ind1=" " ind2=" "><subfield code="a">oai:aleph.bib-bvb.de:BVB01-008917485</subfield></datafield></record></collection> |
genre | (DE-588)4113937-9 Hochschulschrift gnd-content |
genre_facet | Hochschulschrift |
id | DE-604.BV013093213 |
illustrated | Not Illustrated |
indexdate | 2024-07-09T18:38:54Z |
institution | BVB |
isbn | 3183311208 |
language | German |
oai_aleph_id | oai:aleph.bib-bvb.de:BVB01-008917485 |
oclc_num | 76116194 |
open_access_boolean | |
owner | DE-91G DE-BY-TUM DE-210 DE-83 DE-706 |
owner_facet | DE-91G DE-BY-TUM DE-210 DE-83 DE-706 |
physical | VIII, 139 S.: graph. Darst. |
publishDate | 2000 |
publishDateSearch | 2000 |
publishDateSort | 2000 |
publisher | VDI-Verl. |
record_format | marc |
series2 | Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI / 20] Berichte der GI-Gmmm-ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf |
spelling | Pöhl, Frank Verfasser aut Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen Frank Pöhl Düsseldorf VDI-Verl. 2000 VIII, 139 S.: graph. Darst. txt rdacontent n rdamedia nc rdacarrier Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI / 20] 311 Berichte der GI-Gmmm-ITG-Kooperationsgemeinschaft Rechnergestützter Schaltungs- und Systementwurf Zugl.: Bremen, Univ., Diss., 1999 Digitalschaltung (DE-588)4012295-5 gnd rswk-swf Verzögerungszeit (DE-588)4400439-4 gnd rswk-swf VLSI (DE-588)4117388-0 gnd rswk-swf Gattersimulation (DE-588)4503138-1 gnd rswk-swf Dreizustands-Logik (DE-588)4491732-6 gnd rswk-swf Fehlererkennung (DE-588)4133764-5 gnd rswk-swf (DE-588)4113937-9 Hochschulschrift gnd-content Digitalschaltung (DE-588)4012295-5 s VLSI (DE-588)4117388-0 s Gattersimulation (DE-588)4503138-1 s Dreizustands-Logik (DE-588)4491732-6 s Fehlererkennung (DE-588)4133764-5 s Verzögerungszeit (DE-588)4400439-4 s DE-604 20] Verein Deutscher Ingenieure: [Fortschritt-Berichte VDI 311 (DE-604)BV021786833 311 |
spellingShingle | Pöhl, Frank Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen Digitalschaltung (DE-588)4012295-5 gnd Verzögerungszeit (DE-588)4400439-4 gnd VLSI (DE-588)4117388-0 gnd Gattersimulation (DE-588)4503138-1 gnd Dreizustands-Logik (DE-588)4491732-6 gnd Fehlererkennung (DE-588)4133764-5 gnd |
subject_GND | (DE-588)4012295-5 (DE-588)4400439-4 (DE-588)4117388-0 (DE-588)4503138-1 (DE-588)4491732-6 (DE-588)4133764-5 (DE-588)4113937-9 |
title | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen |
title_auth | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen |
title_exact_search | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen |
title_full | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen Frank Pöhl |
title_fullStr | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen Frank Pöhl |
title_full_unstemmed | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen Frank Pöhl |
title_short | Simulation von Verzögerungsfehlern in hochintegrierten Digitalschaltungen mit Tristate-Elementen |
title_sort | simulation von verzogerungsfehlern in hochintegrierten digitalschaltungen mit tristate elementen |
topic | Digitalschaltung (DE-588)4012295-5 gnd Verzögerungszeit (DE-588)4400439-4 gnd VLSI (DE-588)4117388-0 gnd Gattersimulation (DE-588)4503138-1 gnd Dreizustands-Logik (DE-588)4491732-6 gnd Fehlererkennung (DE-588)4133764-5 gnd |
topic_facet | Digitalschaltung Verzögerungszeit VLSI Gattersimulation Dreizustands-Logik Fehlererkennung Hochschulschrift |
volume_link | (DE-604)BV021786833 |
work_keys_str_mv | AT pohlfrank simulationvonverzogerungsfehlerninhochintegriertendigitalschaltungenmittristateelementen |